Ð
þí��}ß���8��wd���(������������{��w,���������������������������������novatech,am335x-lxm�ti,am33xx������������������������������������+������������7NovaTech OrionLXm������chosen��������aliases����������=/ocp/i2c@44e0b000������������B/ocp/i2c@4802a000������������G/ocp/i2c@4819c000������������L/ocp/serial@44e09000�������������T/ocp/serial@48022000�������������\/ocp/serial@48024000�������������d/ocp/serial@481a6000�������������l/ocp/serial@481a8000�������������t/ocp/serial@481aa000�������������|/ocp/can@481cc000������������ƒ/ocp/can@481d0000������������Š/ocp/usb@47400000/usb@47401000�����������/ocp/usb@47400000/usb@47401800��������#���”/ocp/usb@47400000/usb-phy@47401300��������#���™/ocp/usb@47400000/usb-phy@47401b00��������&���ž/ocp/ethernet@4a100000/slave@4a100200���������&���¨/ocp/ethernet@4a100000/slave@4a100300���������cpus�������������������������+�������cpu@0�������������arm,cortex-a8������������²cpu����������¾���������� ���Â�
ü€�›ˆ�	'À�±(�¡ �*ˆ�28�*ˆ���������Ó������������å������������ìcpu����������ø�“à��������������������pmu�����������arm,cortex-a8-pmu��������������������soc�����������ti,omap-infra������mpu�������
����ti,omap3-mpu������������mpu����������ocp�����������simple-bus�����������������������+������������'��������l3_main����l4_wkup@44c00000��������������ti,am3-l4-wkup�simple-bus������������������������+�����������'����DÀ���(�����wkup_m3@100000������������ti,am3352-wkup-m3������������¾�����@������ �������
��.umem�dmem�����������wkup_m3���������8am335x-pm-firmware.elf����������G���%��������M���%������prcm@200000�����������ti,am3-prcm����������¾� ����@����clocks�����������������������+�������clk_32768_ck������������U��������������fixed-clock���������b��€���������G�����������M���������clk_rc32k_ck������������U��������������fixed-clock���������b��}���������G�����������M���������virt_19200000_ck������������U��������������fixed-clock���������b$ø���������G��� ��������M��� ������virt_24000000_ck������������U��������������fixed-clock���������bn6���������G���!��������M���!������virt_25000000_ck������������U��������������fixed-clock���������b}x@��������G���"��������M���"������virt_26000000_ck������������U��������������fixed-clock���������bŒº€��������G���#��������M���#������tclkin_ck�����������U��������������fixed-clock���������b�·���������G�����������M���������dpll_core_ck@490������������U��������������ti,am3-dpll-core-clock�����������å���������������¾����\��h��������G�����������M���������dpll_core_x2_ck���������U��������������ti,am3-dpll-x2-clock�������������å�����������G�����������M���������dpll_core_m4_ck@480���������U��������������ti,divider-clock�������������å�����������r������������¾��€���������}��������G�����������M���������dpll_core_m5_ck@484���������U��������������ti,divider-clock�������������å�����������r������������¾��„���������}��������G�����������M���������dpll_core_m6_ck@4d8���������U��������������ti,divider-clock�������������å�����������r������������¾��Ø���������}������dpll_mpu_ck@488���������U��������������ti,am3-dpll-clock������������å���������������¾��ˆ�� ��,��������G�����������M���������dpll_mpu_m2_ck@4a8����������U��������������ti,divider-clock�������������å�����������r������������¾��¨���������}������dpll_ddr_ck@494���������U��������������ti,am3-dpll-no-gate-clock������������å���������������¾��”��4��@��������G�����������M���������dpll_ddr_m2_ck@4a0����������U��������������ti,divider-clock�������������å�����������r������������¾�� ���������}��������G�����������M���������dpll_ddr_m2_div2_ck���������U��������������fixed-factor-clock�����������å�����������”�����������Ÿ���������dpll_disp_ck@498������������U��������������ti,am3-dpll-no-gate-clock������������å���������������¾��˜��H��T��������G���	��������M���	������dpll_disp_m2_ck@4a4���������U��������������ti,divider-clock�������������å���	��������r������������¾��¤���������}���������©��������G�����������M���������dpll_per_ck@48c���������U����������!����ti,am3-dpll-no-gate-j-type-clock�������������å���������������¾��Œ��p��œ��������G���
��������M���
������dpll_per_m2_ck@4ac����������U��������������ti,divider-clock���������������
��������r������������¾��¬���������}��������G�����������M���������dpll_per_m2_div4_wkupdm_ck����������U��������������fixed-factor-clock�����������å�����������”�����������Ÿ���������dpll_per_m2_div4_ck���������U��������������fixed-factor-clock�����������å�����������”�����������Ÿ���������cefuse_fck@a20����������U��������������ti,gate-clock������������å�����������¼������������¾��
 ������clk_24mhz�����������U��������������fixed-factor-clock�����������å�����������”�����������Ÿ�����������G�����������M���������clkdiv32k_ck������������U��������������fixed-factor-clock�����������å�����������”�����������Ÿ��Ü��������G���
��������M���
������clkdiv32k_ick@14c�����������U��������������ti,gate-clock��������������
��������¼������������¾��L��������G�����������M���������l3_gclk���������U��������������fixed-factor-clock�����������å�����������”�����������Ÿ�����������G�����������M���������pruss_ocp_gclk@530����������U����������
����ti,mux-clock�������������å���������������¾��0������mmu_fck@914���������U��������������ti,gate-clock������������å�����������¼������������¾��	������timer1_fck@528����������U����������
����ti,mux-clock�������������å������������������������¾��(������timer2_fck@508����������U����������
����ti,mux-clock�������������å������������������¾��������timer3_fck@50c����������U����������
����ti,mux-clock�������������å������������������¾��������timer4_fck@510����������U����������
����ti,mux-clock�������������å������������������¾��������timer5_fck@518����������U����������
����ti,mux-clock�������������å������������������¾��������timer6_fck@51c����������U����������
����ti,mux-clock�������������å������������������¾��������timer7_fck@504����������U����������
����ti,mux-clock�������������å������������������¾��������usbotg_fck@47c����������U��������������ti,gate-clock������������å���
��������¼������������¾��|������dpll_core_m4_div2_ck������������U��������������fixed-factor-clock�����������å�����������”�����������Ÿ�����������G�����������M���������ieee5000_fck@e4���������U��������������ti,gate-clock������������å�����������¼������������¾���ä������wdt1_fck@538������������U����������
����ti,mux-clock�������������å���������������¾��8������l4_rtc_gclk���������U��������������fixed-factor-clock�����������å�����������”�����������Ÿ���������l4hs_gclk�����������U��������������fixed-factor-clock�����������å�����������”�����������Ÿ���������l3s_gclk������������U��������������fixed-factor-clock�����������å�����������”�����������Ÿ���������l4fw_gclk�����������U��������������fixed-factor-clock�����������å�����������”�����������Ÿ���������l4ls_gclk�����������U��������������fixed-factor-clock�����������å�����������”�����������Ÿ�����������G���$��������M���$������sysclk_div_ck�����������U��������������fixed-factor-clock�����������å�����������”�����������Ÿ���������cpsw_125mhz_gclk������������U��������������fixed-factor-clock�����������å�����������”�����������Ÿ�����������G���=��������M���=������cpsw_cpts_rft_clk@520�����������U����������
����ti,mux-clock�������������å���������������¾�� ��������G���>��������M���>������gpio0_dbclk_mux_ck@53c����������U����������
����ti,mux-clock�������������å������������������¾��<��������G�����������M���������gpio0_dbclk@408���������U��������������ti,gate-clock������������å�����������¼������������¾��������gpio1_dbclk@ac����������U��������������ti,gate-clock������������å�����������¼������������¾���¬������gpio2_dbclk@b0����������U��������������ti,gate-clock������������å�����������¼������������¾���°������gpio3_dbclk@b4����������U��������������ti,gate-clock������������å�����������¼������������¾���´������lcd_gclk@534������������U����������
����ti,mux-clock�������������å������������������¾��4���������©��������G�����������M���������mmc_clk���������U��������������fixed-factor-clock�����������å�����������”�����������Ÿ���������gfx_fclk_clksel_ck@52c����������U����������
����ti,mux-clock�������������å��������������¼������������¾��,��������G�����������M���������gfx_fck_div_ck@52c����������U��������������ti,divider-clock�������������å������������¾��,��������r���������sysclkout_pre_ck@700������������U����������
����ti,mux-clock�������������å������������������������¾�����������G�����������M���������clkout2_div_ck@700����������U��������������ti,divider-clock�������������å�����������¼�����������r������������¾�����������G�����������M���������dbg_sysclk_ck@414�����������U��������������ti,gate-clock������������å�����������¼������������¾����������G�����������M���������dbg_clka_ck@414���������U��������������ti,gate-clock������������å�����������¼������������¾����������G�����������M���������stm_pmd_clock_mux_ck@414������������U����������
����ti,mux-clock�������������å��������������¼������������¾����������G�����������M���������trace_pmd_clk_mux_ck@414������������U����������
����ti,mux-clock�������������å��������������¼������������¾����������G�����������M���������stm_clk_div_ck@414����������U��������������ti,divider-clock�������������å�����������¼�����������r���@���������¾�����������É������trace_clk_div_ck@414������������U��������������ti,divider-clock�������������å�����������¼�����������r���@���������¾�����������É������clkout2_ck@700����������U��������������ti,gate-clock������������å�����������¼������������¾������������clockdomains�������clk_24mhz_clkdm�����������ti,clockdomain�����������å���������������scm@210000������������ti,am3-scm�simple-bus������������¾�!���� ����������������������+�����������'�����!���� ����pinmux@800������������pinctrl-single�����������¾�����8���������������������+������������ß��� ��������ý������pinmux_mmc1_pins����������0�����ð���0���ô���0���ø���0���ü���0������0�����0��������G���0��������M���0������pinmux_i2c0_pins��������������ˆ���(��Œ���(��������G���-��������M���-������cpsw_default���������������d���'�����!�����!�������$�����(�����<���!��@���!��D��� ���@������P������T������h���#���l���#���p���#���t���#���x���'�����!��������G���?��������M���?������cpsw_sleep�������������d���'�����'�����'�����'��$���'��(���'��<���'��@���'��D���'���@���'���P���'���T���'���h���'���l���'���p���'���t���'���x���'�����'��������G���@��������M���@������davinci_mdio_default��������������H���0��L�����������G���A��������M���A������davinci_mdio_sleep������������H���'��L���'��������G���B��������M���B������pinmux_emmc_pins����������P�����€���2���„���2�������1������1������1������1������1������1������1������1��������G���2��������M���2������pinmux_uart0_pins�������������p���0��t������������G���,��������M���,���������scm_conf@0������������syscon�simple-bus������������¾����������������������������+�����������'�������������������G���4��������M���4���clocks�����������������������+�������sys_clkin_ck@40���������U����������
����ti,mux-clock�������������å��� ���!���"���#��������¼������������¾���@��������G�����������M���������adc_tsc_fck���������U��������������fixed-factor-clock�����������å�����������”�����������Ÿ���������dcan0_fck�����������U��������������fixed-factor-clock�����������å�����������”�����������Ÿ�����������G���3��������M���3������dcan1_fck�����������U��������������fixed-factor-clock�����������å�����������”�����������Ÿ�����������G���5��������M���5������mcasp0_fck����������U��������������fixed-factor-clock�����������å�����������”�����������Ÿ���������mcasp1_fck����������U��������������fixed-factor-clock�����������å�����������”�����������Ÿ���������smartreflex0_fck������������U��������������fixed-factor-clock�����������å�����������”�����������Ÿ���������smartreflex1_fck������������U��������������fixed-factor-clock�����������å�����������”�����������Ÿ���������sha0_fck������������U��������������fixed-factor-clock�����������å�����������”�����������Ÿ���������aes0_fck������������U��������������fixed-factor-clock�����������å�����������”�����������Ÿ���������rng_fck���������U��������������fixed-factor-clock�����������å�����������”�����������Ÿ���������ehrpwm0_tbclk@44e10664����������U��������������ti,gate-clock������������å���$��������¼�������������¾��d��������G���:��������M���:������ehrpwm1_tbclk@44e10664����������U��������������ti,gate-clock������������å���$��������¼������������¾��d��������G���;��������M���;������ehrpwm2_tbclk@44e10664����������U��������������ti,gate-clock������������å���$��������¼������������¾��d��������G���<��������M���<������������wkup_m3_ipc@1324��������������ti,am3352-wkup-m3-ipc������������¾��$���$�����������N��������.���%��������7���&���'������dma-router@f90������������ti,am335x-edma-crossbar����������¾�����@��������>�����������I��� ��������V���(��������G���/��������M���/������clockdomains����������������interrupt-controller@48200000�������������ti,am33xx-intc�����������b��������w������������¾H �������������G�����������M���������edma@49000000�������������ti,edma3-tpcc�����������tpcc�������������¾I������������	��.edma3_cc������������������
���������'��ˆedma3_ccint�edma3_mperr�edma3_ccerrint����������I���@��������>�����������˜���)������*������+������������¡��������������G���(��������M���(������tptc@49800000�������������ti,edma3-tptc�����������tptc0������������¾I€����������������p��������ˆedma3_tcerrint����������G���)��������M���)������tptc@49900000�������������ti,edma3-tptc�����������tptc1������������¾I����������������q��������ˆedma3_tcerrint����������G���*��������M���*������tptc@49a00000�������������ti,edma3-tptc�����������tptc2������������¾I ����������������r��������ˆedma3_tcerrint����������G���+��������M���+������gpio@44e07000�������������ti,omap4-gpio�����������gpio1������������¹��������É������������b��������w������������¾Dàp���������������`������gpio@4804c000�������������ti,omap4-gpio�����������gpio2������������¹��������É������������b��������w������������¾HÀ���������������b������gpio@481ac000�������������ti,omap4-gpio�����������gpio3������������¹��������É������������b��������w������������¾HÀ��������������� ������gpio@481ae000�������������ti,omap4-gpio�����������gpio4������������¹��������É������������b��������w������������¾Hà���������������>������serial@44e09000�����������ti,am3352-uart�ti,omap3-uart������������uart1�����������bÜl����������¾Dà��� ������������H��������Õokay������������Ü���(����������(���������������átx�rx�����������ëdefault���������ù���,������serial@48022000�����������ti,am3352-uart�ti,omap3-uart������������uart2�����������bÜl����������¾H ��� ������������I������	��Õdisabled������������Ü���(����������(���������������átx�rx���������serial@48024000�����������ti,am3352-uart�ti,omap3-uart������������uart3�����������bÜl����������¾H@��� ������������J������	��Õdisabled������������Ü���(����������(���������������átx�rx���������serial@481a6000�����������ti,am3352-uart�ti,omap3-uart������������uart4�����������bÜl����������¾H`��� ������������,������	��Õdisabled����������serial@481a8000�����������ti,am3352-uart�ti,omap3-uart������������uart5�����������bÜl����������¾H€��� ������������-������	��Õdisabled����������serial@481aa000�����������ti,am3352-uart�ti,omap3-uart������������uart6�����������bÜl����������¾H ��� ������������.������	��Õdisabled����������i2c@44e0b000����������
����ti,omap4-i2c�������������������������+������������i2c1�������������¾Dà°���������������F��������Õokay������������ëdefault���������ù���-��������b�€���serial_config1@20�������������nxp,pca9539����������¾��� ������serial_config2@21�������������nxp,pca9539����������¾���!������tps@2d������������ti,tps65910����������¾���-�����������.�����������.�����������.��������'���.��������3���.��������?���.��������K���.��������W���.���regulators�����������������������+�������regulator@0����������¾������������dvrtc����������regulator@1����������¾�����������dvio���������yvio_1v5,ddr���������ˆ�ã`�������� �ã`���������¸���������Ê������regulator@2����������¾�����������dvdd1����������	��yvdd1,mpu������������ˆ�	'À�������� �ã`���������¸���������Ê��������G�����������M���������regulator@3����������¾�����������dvdd2������������yvdd2_1v1,core�����������ˆ�Èà�������� �Èà���������¸���������Ê������regulator@4����������¾�����������dvdd3����������regulator@5����������¾�����������dvdig1���������regulator@6����������¾�����������dvdig2�����������yvdig2_1v8,vdds_pll����������ˆ�w@�������� �w@���������¸���������Ê������regulator@7����������¾�����������dvpll����������regulator@8����������¾�����������dvdac������������yvdac_1v8,vdds�����������ˆ�w@�������� �w@���������¸���������Ê������regulator@9����������¾���	��������dvaux1�����������yvaux1_1v8,usb�����������ˆ�w@�������� �w@���������¸���������Ê������regulator@10�������������¾���
��������dvaux2���������
��yvaux2_3v3,io������������ˆ�2Z �������� �2Z ���������¸���������Ê������regulator@11�������������¾�����������dvaux33����������yvaux33_3v3,usb����������ˆ�2Z �������� �2Z ���������¸���������Ê������regulator@12�������������¾�����������dvmmc������������yvmmc_3v3,io���������ˆ�2Z �������� �2Z ���������¸���������Ê������regulator@13�������������¾���
��������dvbb����������������i2c@4802a000����������
����ti,omap4-i2c�������������������������+������������i2c2�������������¾H ���������������G������	��Õdisabled����������i2c@4819c000����������
����ti,omap4-i2c�������������������������+������������i2c3�������������¾HÀ���������������������	��Õdisabled����������mmc@48060000��������������ti,omap4-hsmmc����������mmc1�������������Þ���������ë��������������� ��Ü���/��������������/�������������������átx�rx��������������@���������������������¾H�������������Õokay������������ëdefault���������ù���0�����������1��������+���������mmc@481d8000��������������ti,omap4-hsmmc����������mmc2�������������ë��������Ü���(����������(���������������átx�rx�����������������������������������¾H€������������Õokay������������ëdefault���������ù���2�����������1��������+������������5������mmc@47810000��������������ti,omap4-hsmmc����������mmc3�������������ë��������������������������������¾G�����������	��Õdisabled����������spinlock@480ca000�������������ti,omap4-hwspinlock����������¾H ����������	��spinlock������������F���������wdt@44e35000����������
����ti,omap3-wdt����������
��wd_timer2������������¾DãP���������������[������can@481cc000��������������ti,am3352-d_can���������d_can0�����������¾HÀ��� ����������å���3���������ìfck���������T���4��D���������������4������	��Õdisabled����������can@481d0000��������������ti,am3352-d_can���������d_can1�����������¾H���� ����������å���5���������ìfck���������T���4��D��������������7������	��Õdisabled����������mailbox@480C8000��������������ti,omap4-mailbox�������������¾H€���������������M��������mailbox���������c�����������o����������������������G���&��������M���&���wkup_m3����������“��������¦��������������������±�������������������G���'��������M���'���������timer@44e31000������������ti,am335x-timer-1ms����������¾Dã���������������C��������timer1�����������¼������timer@48040000������������ti,am335x-timer����������¾H����������������D��������timer2��������timer@48042000������������ti,am335x-timer����������¾H ���������������E��������timer3��������timer@48044000������������ti,am335x-timer����������¾H@���������������\��������timer4�����������Ë������timer@48046000������������ti,am335x-timer����������¾H`���������������]��������timer5�����������Ë������timer@48048000������������ti,am335x-timer����������¾H€���������������^��������timer6�����������Ë������timer@4804a000������������ti,am335x-timer����������¾H ���������������_��������timer7�����������Ë������rtc@44e3e000��������������ti,am3352-rtc�ti,da830-rtc�����������¾Dãà���������������K���L��������rtc�������spi@48030000��������������ti,omap4-mcspi�����������������������+�������������¾H����������������A��������Ø�����������spi0����������0��Ü���(����������(����������(����������(���������������átx0�rx0�tx1�rx1�������	��Õdisabled����������spi@481a0000��������������ti,omap4-mcspi�����������������������+�������������¾H����������������}��������Ø�����������spi1����������0��Ü���(���*�������(���+�������(���,�������(���-������������átx0�rx0�tx1�rx1�������	��Õdisabled����������usb@47400000��������������ti,am33xx-usb������������¾G@��������������'���������������������+�����������usb_otg_hs����������Õokay�������control@44e10620��������������ti,am335x-usb-ctrl-module������������¾Dá ���DáH�����������.phy_ctrl�wakeup���������Õokay������������G���6��������M���6������usb-phy@47401300��������������ti,am335x-usb-phy������������¾G@������������.phy���������Õokay������������æ���6��������G���7��������M���7������usb@47401000��������������ti,musb-am33xx����������Õokay�������������¾G@����G@������������.mc�control���������������������ˆmc����������òhost������������ú���������������������������������+��ô��������8���7�����h��Ü���8�����������8����������8����������8����������8����������8����������8����������8����������8����������8���	�������8���
�������8����������8����������8���
�������8����������8����������8���������8���������8���������8���������8���������8���������8���������8���������8���	������8���
������8���������8���������8���
������8������������„��árx1�rx2�rx3�rx4�rx5�rx6�rx7�rx8�rx9�rx10�rx11�rx12�rx13�rx14�rx15�tx1�tx2�tx3�tx4�tx5�tx6�tx7�tx8�tx9�tx10�tx11�tx12�tx13�tx14�tx15�������usb-phy@47401b00��������������ti,am335x-usb-phy������������¾G@������������.phy���������Õokay������������æ���6��������G���9��������M���9������usb@47401800��������������ti,musb-am33xx����������Õokay�������������¾G@����G@������������.mc�control���������������������ˆmc����������òhost������������ú���������������������������������+��ô��������8���9�����h��Ü���8����������8����������8����������8����������8����������8����������8����������8����������8����������8����������8����������8����������8����������8����������8����������8���������8���������8���������8���������8���������8���������8���������8���������8���������8���������8���������8���������8���������8���������8������������„��árx1�rx2�rx3�rx4�rx5�rx6�rx7�rx8�rx9�rx10�rx11�rx12�rx13�rx14�rx15�tx1�tx2�tx3�tx4�tx5�tx6�tx7�tx8�tx9�tx10�tx11�tx12�tx13�tx14�tx15�������dma-controller@47402000�����������ti,am3359-cppi41���������� ���¾G@�����G@ ����G@0����G@@���@�������#��.glue�controller�scheduler�queuemgr���������������������ˆglue������������>�����������=�����������K�����������Õokay������������G���8��������M���8���������epwmss@48300000�����������ti,am33xx-pwmss����������¾H0�������������epwmss0����������������������+���������	��Õdisabled����������$��'H0�H0����€H0€H0€���€H0�H0����€���ecap@48300100�������������ti,am3352-ecap�ti,am33xx-ecap�����������Y������������¾H0����€���������å���$���������ìfck��������������������ˆecap0���������	��Õdisabled����������pwm@48300200����������"����ti,am3352-ehrpwm�ti,am33xx-ehrpwm�����������Y������������¾H0����€���������å���:���$������
���ìtbclk�fck���������	��Õdisabled�������������epwmss@48302000�����������ti,am33xx-pwmss����������¾H0 ������������epwmss1����������������������+���������	��Õdisabled����������$��'H0!�H0!����€H0!€H0!€���€H0"�H0"����€���ecap@48302100�������������ti,am3352-ecap�ti,am33xx-ecap�����������Y������������¾H0!����€���������å���$���������ìfck������������/��������ˆecap1���������	��Õdisabled����������pwm@48302200����������"����ti,am3352-ehrpwm�ti,am33xx-ehrpwm�����������Y������������¾H0"����€���������å���;���$������
���ìtbclk�fck���������	��Õdisabled�������������epwmss@48304000�����������ti,am33xx-pwmss����������¾H0@������������epwmss2����������������������+���������	��Õdisabled����������$��'H0A�H0A����€H0A€H0A€���€H0B�H0B����€���ecap@48304100�������������ti,am3352-ecap�ti,am33xx-ecap�����������Y������������¾H0A����€���������å���$���������ìfck������������=��������ˆecap2���������	��Õdisabled����������pwm@48304200����������"����ti,am3352-ehrpwm�ti,am33xx-ehrpwm�����������Y������������¾H0B����€���������å���<���$������
���ìtbclk�fck���������	��Õdisabled�������������ethernet@4a100000�������������ti,am335x-cpsw�ti,cpsw����������cpgmac0����������å���=���>������	���ìfck�cpts������������d�����������s������������� ���������‹������������•��� ��������¡�����������¨������������µ€�����������Å������������¾J�����J�������������������������+��������������������������(���)���*���+���������'��������Ö���4��������Õokay������������ëdefault�sleep�����������ù���?��������Ý���@��������ç������mdio@4a101000�������������ti,cpsw-mdio�ti,davinci_mdio�������������������������+����������
��davinci_mdio������������ñ�B@���������¾J������������Õokay������������ëdefault�sleep�����������ù���A��������Ý���B��������G���C��������M���C������slave@4a100200����������ú�������������������C�����������
rmii���������������������slave@4a100300����������ú�������������������C�����������
rmii���������������������cpsw-phy-sel@44e10650�������������ti,am3352-cpsw-phy-sel�����������¾DáP���������	��.gmii-sel�������������)���������ocmcram@40300000����������
����mmio-sram������������¾@0�����������elm@48080000��������������ti,am3352-elm������������¾H���� ��������������������elm�������	��Õdisabled����������lcdc@4830e000�������������ti,am33xx-tilcdc�������������¾H0à���������������������������$��������lcdc����������	��Õdisabled����������tscadc@44e0d000�����������ti,am3359-tscadc�������������¾DàÐ�����������������������������������adc_tsc�������	��Õdisabled�������tsc�����������ti,am3359-tsc���������adc���������8�������������ti,am3359-adc������������gpmc@50000000�������������ti,am3352-gpmc����������gpmc�������������J���������¾P����� ������������d��������Ü���(���4������������árxtx������������]�����������i������������������������+������������b��������w������������¹��������É���������	��Õdisabled����������sham@53100000�������������ti,omap4-sham�����������sham�������������¾S����������������m��������Ü���(���$������������árx����������Õokay����������aes@53500000����������
����ti,omap4-aes������������aes����������¾SP����� �����������g��������Ü���(����������(���������������átx�rx�����������Õokay����������mcasp@48038000������������ti,am33xx-mcasp-audio�����������mcasp0�����������¾H€��� �F����@����������.mpu�dat������������P���Q��������ˆtx�rx���������	��Õdisabled������������Ü���(���������(���	�����������átx�rx���������mcasp@4803C000������������ti,am33xx-mcasp-audio�����������mcasp1�����������¾HÀ��� �F@���@����������.mpu�dat������������R���S��������ˆtx�rx���������	��Õdisabled������������Ü���(���
������(��������������átx�rx���������rng@48310000����������
����ti,omap4-rng������������rng����������¾H1���� ������������o���������memory@80000000����������²memory�����������¾€��� ���������fixedregulator0�����������regulator-fixed���������yvbat������������ˆ�LK@�������� �LK@���������¸��������G���.��������M���.������fixedregulator1�����������regulator-fixed�������
��yvmmcsd_fixed������������ˆ�2Z �������� �2Z ���������¸��������G���1��������M���1���������	compatible�interrupt-parent�#address-cells�#size-cells�model�i2c0�i2c1�i2c2�serial0�serial1�serial2�serial3�serial4�serial5�d_can0�d_can1�usb0�usb1�phy0�phy1�ethernet0�ethernet1�device_type�reg�operating-points�voltage-tolerance�clocks�clock-names�clock-latency�cpu0-supply�interrupts�ti,hwmods�ranges�reg-names�ti,pm-firmware�linux,phandle�#clock-cells�clock-frequency�ti,max-div�ti,index-starts-at-one�clock-mult�clock-div�ti,set-rate-parent�ti,bit-shift�ti,index-power-of-two�pinctrl-single,register-width�pinctrl-single,function-mask�pinctrl-single,pins�ti,rproc�mboxes�#dma-cells�dma-requests�dma-masters�interrupt-controller�#interrupt-cells�interrupt-names�ti,tptcs�ti,edma-memcpy-channels�gpio-controller�#gpio-cells�status�dmas�dma-names�pinctrl-names�pinctrl-0�vcc1-supply�vcc2-supply�vcc3-supply�vcc4-supply�vcc5-supply�vcc6-supply�vcc7-supply�vccio-supply�regulator-compatible�regulator-name�regulator-min-microvolt�regulator-max-microvolt�regulator-boot-on�regulator-always-on�ti,dual-volt�ti,needs-special-reset�ti,needs-special-hs-handling�vmmc-supply�bus-width�ti,non-removable�#hwlock-cells�syscon-raminit�#mbox-cells�ti,mbox-num-users�ti,mbox-num-fifos�ti,mbox-send-noirq�ti,mbox-tx�ti,mbox-rx�ti,timer-alwon�ti,timer-pwm�ti,spi-num-cs�ti,ctrl_mod�dr_mode�mentor,multipoint�mentor,num-eps�mentor,ram-bits�mentor,power�phys�#dma-channels�#dma-requests�#pwm-cells�cpdma_channels�ale_entries�bd_ram_size�no_bd_ram�mac_control�slaves�active_slave�cpts_clock_mult�cpts_clock_shift�syscon�pinctrl-1�dual_emac�bus_freq�mac-address�phy_id�phy-mode�dual_emac_res_vlan�rmii-clock-ext�#io-channel-cells�ti,no-idle-on-init�gpmc,num-cs�gpmc,num-waitpins�