Ð þí��!���8��y���(������������ ��xà����������������������������� ����ti,am33xx������������������������������������+������������7Newflow AM335x NanoBone����chosen��������aliases����������=/ocp/i2c@44e0b000������������B/ocp/i2c@4802a000������������G/ocp/i2c@4819c000������������L/ocp/serial@44e09000�������������T/ocp/serial@48022000�������������\/ocp/serial@48024000�������������d/ocp/serial@481a6000�������������l/ocp/serial@481a8000�������������t/ocp/serial@481aa000�������������|/ocp/can@481cc000������������ƒ/ocp/can@481d0000������������Š/ocp/usb@47400000/usb@47401000�����������/ocp/usb@47400000/usb@47401800��������#���”/ocp/usb@47400000/usb-phy@47401300��������#���™/ocp/usb@47400000/usb-phy@47401b00��������&���ž/ocp/ethernet@4a100000/slave@4a100200���������&���¨/ocp/ethernet@4a100000/slave@4a100300���������cpus�������������������������+�������cpu@0�������������arm,cortex-a8������������²cpu����������¾���������� ���Â� ü€�›ˆ� 'À�±(�¡ �*ˆ�28�*ˆ���������Ó������������å������������ìcpu����������ø�“à��������������������pmu�����������arm,cortex-a8-pmu��������������������soc�����������ti,omap-infra������mpu������� ����ti,omap3-mpu������������mpu����������ocp�����������simple-bus�����������������������+������������'��������l3_main����l4_wkup@44c00000��������������ti,am3-l4-wkup�simple-bus������������������������+�����������'����DÀ���(�����wkup_m3@100000������������ti,am3352-wkup-m3������������¾�����@������ ������� ��.umem�dmem�����������wkup_m3���������8am335x-pm-firmware.elf����������G���&��������M���&������prcm@200000�����������ti,am3-prcm����������¾� ����@����clocks�����������������������+�������clk_32768_ck������������U��������������fixed-clock���������b��€���������G�����������M���������clk_rc32k_ck������������U��������������fixed-clock���������b��}���������G�����������M���������virt_19200000_ck������������U��������������fixed-clock���������b$ø���������G���!��������M���!������virt_24000000_ck������������U��������������fixed-clock���������bn6���������G���"��������M���"������virt_25000000_ck������������U��������������fixed-clock���������b}x@��������G���#��������M���#������virt_26000000_ck������������U��������������fixed-clock���������bŒº€��������G���$��������M���$������tclkin_ck�����������U��������������fixed-clock���������b�·���������G�����������M���������dpll_core_ck@490������������U��������������ti,am3-dpll-core-clock�����������å���������������¾����\��h��������G�����������M���������dpll_core_x2_ck���������U��������������ti,am3-dpll-x2-clock�������������å�����������G�����������M���������dpll_core_m4_ck@480���������U��������������ti,divider-clock�������������å�����������r������������¾��€���������}��������G�����������M���������dpll_core_m5_ck@484���������U��������������ti,divider-clock�������������å�����������r������������¾��„���������}��������G�����������M���������dpll_core_m6_ck@4d8���������U��������������ti,divider-clock�������������å�����������r������������¾��Ø���������}������dpll_mpu_ck@488���������U��������������ti,am3-dpll-clock������������å���������������¾��ˆ�� ��,��������G�����������M���������dpll_mpu_m2_ck@4a8����������U��������������ti,divider-clock�������������å�����������r������������¾��¨���������}������dpll_ddr_ck@494���������U��������������ti,am3-dpll-no-gate-clock������������å���������������¾��”��4��@��������G�����������M���������dpll_ddr_m2_ck@4a0����������U��������������ti,divider-clock�������������å�����������r������������¾�� ���������}��������G�����������M���������dpll_ddr_m2_div2_ck���������U��������������fixed-factor-clock�����������å�����������”�����������Ÿ���������dpll_disp_ck@498������������U��������������ti,am3-dpll-no-gate-clock������������å���������������¾��˜��H��T��������G��� ��������M��� ������dpll_disp_m2_ck@4a4���������U��������������ti,divider-clock�������������å��� ��������r������������¾��¤���������}���������©��������G�����������M���������dpll_per_ck@48c���������U����������!����ti,am3-dpll-no-gate-j-type-clock�������������å���������������¾��Œ��p��œ��������G��� ��������M��� ������dpll_per_m2_ck@4ac����������U��������������ti,divider-clock�������������å��� ��������r������������¾��¬���������}��������G�����������M���������dpll_per_m2_div4_wkupdm_ck����������U��������������fixed-factor-clock�����������å�����������”�����������Ÿ���������dpll_per_m2_div4_ck���������U��������������fixed-factor-clock�����������å�����������”�����������Ÿ���������cefuse_fck@a20����������U��������������ti,gate-clock������������å�����������¼������������¾�� ������clk_24mhz�����������U��������������fixed-factor-clock�����������å�����������”�����������Ÿ�����������G�����������M���������clkdiv32k_ck������������U��������������fixed-factor-clock�����������å�����������”�����������Ÿ��Ü��������G��� ��������M��� ������clkdiv32k_ick@14c�����������U��������������ti,gate-clock������������å��� ��������¼������������¾��L��������G�����������M���������l3_gclk���������U��������������fixed-factor-clock�����������å�����������”�����������Ÿ�����������G�����������M���������pruss_ocp_gclk@530����������U���������� ����ti,mux-clock�������������å���������������¾��0������mmu_fck@914���������U��������������ti,gate-clock������������å�����������¼������������¾�� ������timer1_fck@528����������U���������� ����ti,mux-clock�������������å������������������������¾��(������timer2_fck@508����������U���������� ����ti,mux-clock�������������å������������������¾��������timer3_fck@50c����������U���������� ����ti,mux-clock�������������å������������������¾��������timer4_fck@510����������U���������� ����ti,mux-clock�������������å������������������¾��������timer5_fck@518����������U���������� ����ti,mux-clock�������������å������������������¾��������timer6_fck@51c����������U���������� ����ti,mux-clock�������������å������������������¾��������timer7_fck@504����������U���������� ����ti,mux-clock�������������å������������������¾��������usbotg_fck@47c����������U��������������ti,gate-clock������������å��� ��������¼������������¾��|������dpll_core_m4_div2_ck������������U��������������fixed-factor-clock�����������å�����������”�����������Ÿ�����������G�����������M���������ieee5000_fck@e4���������U��������������ti,gate-clock������������å�����������¼������������¾���ä������wdt1_fck@538������������U���������� ����ti,mux-clock�������������å���������������¾��8������l4_rtc_gclk���������U��������������fixed-factor-clock�����������å�����������”�����������Ÿ���������l4hs_gclk�����������U��������������fixed-factor-clock�����������å�����������”�����������Ÿ���������l3s_gclk������������U��������������fixed-factor-clock�����������å�����������”�����������Ÿ���������l4fw_gclk�����������U��������������fixed-factor-clock�����������å�����������”�����������Ÿ���������l4ls_gclk�����������U��������������fixed-factor-clock�����������å�����������”�����������Ÿ�����������G���%��������M���%������sysclk_div_ck�����������U��������������fixed-factor-clock�����������å�����������”�����������Ÿ���������cpsw_125mhz_gclk������������U��������������fixed-factor-clock�����������å�����������”�����������Ÿ�����������G���D��������M���D������cpsw_cpts_rft_clk@520�����������U���������� ����ti,mux-clock�������������å���������������¾�� ��������G���E��������M���E������gpio0_dbclk_mux_ck@53c����������U���������� ����ti,mux-clock�������������å������������������¾��<��������G�����������M���������gpio0_dbclk@408���������U��������������ti,gate-clock������������å�����������¼������������¾��������gpio1_dbclk@ac����������U��������������ti,gate-clock������������å�����������¼������������¾���¬������gpio2_dbclk@b0����������U��������������ti,gate-clock������������å�����������¼������������¾���°������gpio3_dbclk@b4����������U��������������ti,gate-clock������������å�����������¼������������¾���´������lcd_gclk@534������������U���������� ����ti,mux-clock�������������å������������������¾��4���������©��������G�����������M���������mmc_clk���������U��������������fixed-factor-clock�����������å�����������”�����������Ÿ���������gfx_fclk_clksel_ck@52c����������U���������� ����ti,mux-clock�������������å��������������¼������������¾��,��������G�����������M���������gfx_fck_div_ck@52c����������U��������������ti,divider-clock�������������å������������¾��,��������r���������sysclkout_pre_ck@700������������U���������� ����ti,mux-clock�������������å������������������������¾�����������G�����������M���������clkout2_div_ck@700����������U��������������ti,divider-clock�������������å�����������¼�����������r������������¾�����������G�����������M���������dbg_sysclk_ck@414�����������U��������������ti,gate-clock������������å�����������¼������������¾����������G�����������M���������dbg_clka_ck@414���������U��������������ti,gate-clock������������å�����������¼������������¾����������G�����������M���������stm_pmd_clock_mux_ck@414������������U���������� ����ti,mux-clock�������������å��������������¼������������¾����������G�����������M���������trace_pmd_clk_mux_ck@414������������U���������� ����ti,mux-clock�������������å��������������¼������������¾����������G�����������M���������stm_clk_div_ck@414����������U��������������ti,divider-clock�������������å�����������¼�����������r���@���������¾�����������É������trace_clk_div_ck@414������������U��������������ti,divider-clock�������������å�����������¼�����������r���@���������¾�����������É������clkout2_ck@700����������U��������������ti,gate-clock������������å�����������¼������������¾������������clockdomains�������clk_24mhz_clkdm�����������ti,clockdomain�����������å���������������scm@210000������������ti,am3-scm�simple-bus������������¾�!���� ����������������������+�����������'�����!���� ����pinmux@800������������pinctrl-single�����������¾�����8���������������������+������������ß��� ��������ý�����������default���������(��� ���misc_pins�����������2��\�����������G��� ��������M��� ������gpmc_pins����������2�������0������0������0������0������0������0������0������0��� ���0���$���0���(���0���,���0���0���0���4���0���8���0���<���0���p���0���|������€������„������ˆ������������”������˜������œ������¤��� ���¨��� ���¬��� ���°��� ���´��� ���¸��� ���¼��� ���à��� ���ä��� ���è��� ��������G���G��������M���G������i2c0_pins�����������2��ˆ��� ��Œ��� ��������G���5��������M���5������uart0_pins����������2��p���0��t�����������G���-��������M���-������uart1_pins�������� ��2��x�����|�����€���0��„�����������G���.��������M���.������uart2_pins�������� ��2���À���7���Ä�����P���)��T��� ��������G���0��������M���0������uart3_pins�������� ��2���È���6���Ì�����`���)��d��� ��������G���2��������M���2������uart4_pins�������� ��2���Ð���6���Ô�����h���)��l��� ��������G���3��������M���3������uart5_pins����������2���Ø���,��D�����������G���4��������M���4������mmc1_pins���������@��2���ð���0���ô���0���ø���0���ü���0������0�����0��è���7�� ���7��������G���8��������M���8���������scm_conf@0������������syscon�simple-bus������������¾����������������������������+�����������'�������������������G���;��������M���;���clocks�����������������������+�������sys_clkin_ck@40���������U���������� ����ti,mux-clock�������������å���!���"���#���$��������¼������������¾���@��������G�����������M���������adc_tsc_fck���������U��������������fixed-factor-clock�����������å�����������”�����������Ÿ���������dcan0_fck�����������U��������������fixed-factor-clock�����������å�����������”�����������Ÿ�����������G���:��������M���:������dcan1_fck�����������U��������������fixed-factor-clock�����������å�����������”�����������Ÿ�����������G���<��������M���<������mcasp0_fck����������U��������������fixed-factor-clock�����������å�����������”�����������Ÿ���������mcasp1_fck����������U��������������fixed-factor-clock�����������å�����������”�����������Ÿ���������smartreflex0_fck������������U��������������fixed-factor-clock�����������å�����������”�����������Ÿ���������smartreflex1_fck������������U��������������fixed-factor-clock�����������å�����������”�����������Ÿ���������sha0_fck������������U��������������fixed-factor-clock�����������å�����������”�����������Ÿ���������aes0_fck������������U��������������fixed-factor-clock�����������å�����������”�����������Ÿ���������rng_fck���������U��������������fixed-factor-clock�����������å�����������”�����������Ÿ���������ehrpwm0_tbclk@44e10664����������U��������������ti,gate-clock������������å���%��������¼�������������¾��d��������G���A��������M���A������ehrpwm1_tbclk@44e10664����������U��������������ti,gate-clock������������å���%��������¼������������¾��d��������G���B��������M���B������ehrpwm2_tbclk@44e10664����������U��������������ti,gate-clock������������å���%��������¼������������¾��d��������G���C��������M���C������������wkup_m3_ipc@1324��������������ti,am3352-wkup-m3-ipc������������¾��$���$�����������N��������F���&��������O���'���(������dma-router@f90������������ti,am335x-edma-crossbar����������¾�����@��������V�����������a��� ��������n���)��������G���6��������M���6������clockdomains����������������interrupt-controller@48200000�������������ti,am33xx-intc�����������z��������������������¾H �������������G�����������M���������edma@49000000�������������ti,edma3-tpcc�����������tpcc�������������¾I������������ ��.edma3_cc������������������ ���������'�� edma3_ccint�edma3_mperr�edma3_ccerrint����������a���@��������V�����������°���*������+������,������������¹��������������G���)��������M���)������tptc@49800000�������������ti,edma3-tptc�����������tptc0������������¾I€����������������p�������� edma3_tcerrint����������G���*��������M���*������tptc@49900000�������������ti,edma3-tptc�����������tptc1������������¾I����������������q�������� edma3_tcerrint����������G���+��������M���+������tptc@49a00000�������������ti,edma3-tptc�����������tptc2������������¾I ����������������r�������� edma3_tcerrint����������G���,��������M���,������gpio@44e07000�������������ti,omap4-gpio�����������gpio1������������Ñ��������á������������z��������������������¾Dàp���������������`��������G���/��������M���/������gpio@4804c000�������������ti,omap4-gpio�����������gpio2������������Ñ��������á������������z��������������������¾HÀ���������������b��������G���H��������M���H������gpio@481ac000�������������ti,omap4-gpio�����������gpio3������������Ñ��������á������������z��������������������¾HÀ��������������� ��������G���1��������M���1������gpio@481ae000�������������ti,omap4-gpio�����������gpio4������������Ñ��������á������������z��������������������¾Hà���������������>��������G���9��������M���9������serial@44e09000�����������ti,am3352-uart�ti,omap3-uart������������uart1�����������bÜl����������¾Dà��� ������������H��������íokay������������ô���)����������)���������������ùtx�rx�����������default���������(���-������serial@48022000�����������ti,am3352-uart�ti,omap3-uart������������uart2�����������bÜl����������¾H ��� ������������I��������íokay������������ô���)����������)���������������ùtx�rx�����������default���������(���.�����������/��� ����������������������"��������5���������������E������serial@48024000�����������ti,am3352-uart�ti,omap3-uart������������uart3�����������bÜl����������¾H@��� ������������J��������íokay������������ô���)����������)���������������ùtx�rx�����������default���������(���0�����������1������������������������5���������������E������serial@481a6000�����������ti,am3352-uart�ti,omap3-uart������������uart4�����������bÜl����������¾H`��� ������������,��������íokay������������default���������(���2������serial@481a8000�����������ti,am3352-uart�ti,omap3-uart������������uart5�����������bÜl����������¾H€��� ������������-��������íokay������������default���������(���3������serial@481aa000�����������ti,am3352-uart�ti,omap3-uart������������uart6�����������bÜl����������¾H ��� ������������.��������íokay������������default���������(���4������i2c@44e0b000���������� ����ti,omap4-i2c�������������������������+������������i2c1�������������¾Dà°���������������F��������íokay������������default���������b�€��������(���5���gpio@20�����������microchip,mcp23017�����������Ñ��������á������������¾��� ������tps@24�����������¾���$����������ti,tps65217����regulators�����������������������+�������regulator@0����������¾������������fdcdc1�����������{� ��������“�¦°���������«���������½������regulator@1����������¾�����������fdcdc2�����������Ñvdd_mpu���������{� ö8��������“�e ���������«���������½��������G�����������M���������regulator@2����������¾�����������fdcdc3��������� ��Ñvdd_core������������{� ö8��������“�e ���������«���������½������regulator@3����������¾�����������fldo1������������{�³ð��������“�ˆ°���������«���������½������regulator@4����������¾�����������fldo2������������{�0rX��������“�4Vp���������«���������½������regulator@5����������¾�����������fldo3������������{�³ð��������“�ˆ°���������«���������½������regulator@6����������¾�����������fldo4������������{�0rX��������“�4Vp���������«���������½��������G���7��������M���7������������eeprom@53�������������microchip,24c02����������¾���S��������à���������rtc@68������������dallas,ds1307������������¾���h���������i2c@4802a000���������� ����ti,omap4-i2c�������������������������+������������i2c2�������������¾H ���������������G������ ��ídisabled����������i2c@4819c000���������� ����ti,omap4-i2c�������������������������+������������i2c3�������������¾HÀ��������������������� ��ídisabled����������mmc@48060000��������������ti,omap4-hsmmc����������mmc1�������������é���������ö��������� ������ ��ô���6��������������6�������������������ùtx�rx��������������@���������������������¾H�������������íokay������������*���7��������default���������(���8��������6�����������@���9���������������I���9�������������mmc@481d8000��������������ti,omap4-hsmmc����������mmc2�������������ö��������ô���)����������)���������������ùtx�rx�����������������������������������¾H€���������� ��ídisabled����������mmc@47810000��������������ti,omap4-hsmmc����������mmc3�������������ö��������������������������������¾G����������� ��ídisabled����������spinlock@480ca000�������������ti,omap4-hwspinlock����������¾H ���������� ��spinlock������������R���������wdt@44e35000���������� ����ti,omap3-wdt���������� ��wd_timer2������������¾DãP���������������[������can@481cc000��������������ti,am3352-d_can���������d_can0�����������¾HÀ��� ����������å���:���������ìfck���������`���;��D���������������4������ ��ídisabled����������can@481d0000��������������ti,am3352-d_can���������d_can1�����������¾H���� ����������å���<���������ìfck���������`���;��D��������������7������ ��ídisabled����������mailbox@480C8000��������������ti,omap4-mailbox�������������¾H€���������������M��������mailbox���������o�����������{����������������������G���'��������M���'���wkup_m3����������Ÿ��������²��������������������½�������������������G���(��������M���(���������timer@44e31000������������ti,am335x-timer-1ms����������¾Dã���������������C��������timer1�����������È������timer@48040000������������ti,am335x-timer����������¾H����������������D��������timer2��������timer@48042000������������ti,am335x-timer����������¾H ���������������E��������timer3��������timer@48044000������������ti,am335x-timer����������¾H@���������������\��������timer4�����������×������timer@48046000������������ti,am335x-timer����������¾H`���������������]��������timer5�����������×������timer@48048000������������ti,am335x-timer����������¾H€���������������^��������timer6�����������×������timer@4804a000������������ti,am335x-timer����������¾H ���������������_��������timer7�����������×������rtc@44e3e000��������������ti,am3352-rtc�ti,da830-rtc�����������¾Dãà���������������K���L��������rtc�������spi@48030000��������������ti,omap4-mcspi�����������������������+�������������¾H����������������A��������ä�����������spi0����������0��ô���)����������)����������)����������)���������������ùtx0�rx0�tx1�rx1������� ��ídisabled����������spi@481a0000��������������ti,omap4-mcspi�����������������������+�������������¾H����������������}��������ä�����������spi1����������0��ô���)���*�������)���+�������)���,�������)���-������������ùtx0�rx0�tx1�rx1������� ��ídisabled����������usb@47400000��������������ti,am33xx-usb������������¾G@��������������'���������������������+�����������usb_otg_hs�������� ��ídisabled�������control@44e10620��������������ti,am335x-usb-ctrl-module������������¾Dá ���DáH�����������.phy_ctrl�wakeup������� ��ídisabled������������G���=��������M���=������usb-phy@47401300��������������ti,am335x-usb-phy������������¾G@������������.phy������� ��ídisabled������������ò���=��������G���>��������M���>������usb@47401000��������������ti,musb-am33xx�������� ��ídisabled�������������¾G@����G@������������.mc�control��������������������� mc����������þotg�������������������������������'�����������7��ô��������D���>�����h��ô���?�����������?����������?����������?����������?����������?����������?����������?����������?����������?��� �������?��� �������?����������?����������?��� �������?����������?����������?���������?���������?���������?���������?���������?���������?���������?���������?��� ������?��� ������?���������?���������?��� ������?������������„��ùrx1�rx2�rx3�rx4�rx5�rx6�rx7�rx8�rx9�rx10�rx11�rx12�rx13�rx14�rx15�tx1�tx2�tx3�tx4�tx5�tx6�tx7�tx8�tx9�tx10�tx11�tx12�tx13�tx14�tx15�������usb-phy@47401b00��������������ti,am335x-usb-phy������������¾G@������������.phy������� ��ídisabled������������ò���=��������G���@��������M���@������usb@47401800��������������ti,musb-am33xx�������� ��ídisabled�������������¾G@����G@������������.mc�control��������������������� mc����������þotg�������������������������������'�����������7��ô��������D���@�����h��ô���?����������?����������?����������?����������?����������?����������?����������?����������?����������?����������?����������?����������?����������?����������?����������?���������?���������?���������?���������?���������?���������?���������?���������?���������?���������?���������?���������?���������?���������?������������„��ùrx1�rx2�rx3�rx4�rx5�rx6�rx7�rx8�rx9�rx10�rx11�rx12�rx13�rx14�rx15�tx1�tx2�tx3�tx4�tx5�tx6�tx7�tx8�tx9�tx10�tx11�tx12�tx13�tx14�tx15�������dma-controller@47402000�����������ti,am3359-cppi41���������� ���¾G@�����G@ ����G@0����G@@���@�������#��.glue�controller�scheduler�queuemgr��������������������� glue������������V�����������I�����������W��������� ��ídisabled������������G���?��������M���?���������epwmss@48300000�����������ti,am33xx-pwmss����������¾H0�������������epwmss0����������������������+��������� ��ídisabled����������$��'H0�H0����€H0€H0€���€H0�H0����€���ecap@48300100�������������ti,am3352-ecap�ti,am33xx-ecap�����������e������������¾H0����€���������å���%���������ìfck�������������������� ecap0��������� ��ídisabled����������pwm@48300200����������"����ti,am3352-ehrpwm�ti,am33xx-ehrpwm�����������e������������¾H0����€���������å���A���%������ ���ìtbclk�fck��������� ��ídisabled�������������epwmss@48302000�����������ti,am33xx-pwmss����������¾H0 ������������epwmss1����������������������+��������� ��ídisabled����������$��'H0!�H0!����€H0!€H0!€���€H0"�H0"����€���ecap@48302100�������������ti,am3352-ecap�ti,am33xx-ecap�����������e������������¾H0!����€���������å���%���������ìfck������������/�������� ecap1��������� ��ídisabled����������pwm@48302200����������"����ti,am3352-ehrpwm�ti,am33xx-ehrpwm�����������e������������¾H0"����€���������å���B���%������ ���ìtbclk�fck��������� ��ídisabled�������������epwmss@48304000�����������ti,am33xx-pwmss����������¾H0@������������epwmss2����������������������+��������� ��ídisabled����������$��'H0A�H0A����€H0A€H0A€���€H0B�H0B����€���ecap@48304100�������������ti,am3352-ecap�ti,am33xx-ecap�����������e������������¾H0A����€���������å���%���������ìfck������������=�������� ecap2��������� ��ídisabled����������pwm@48304200����������"����ti,am3352-ehrpwm�ti,am33xx-ehrpwm�����������e������������¾H0B����€���������å���C���%������ ���ìtbclk�fck��������� ��ídisabled�������������ethernet@4a100000�������������ti,am335x-cpsw�ti,cpsw����������cpgmac0����������å���D���E������ ���ìfck�cpts������������p����������������������‹�� ���������—������������¡��� �������������������´������������Á€�����������Ñ������������¾J�����J�������������������������+��������������������������(���)���*���+���������'��������â���;��������íokay�������������é���mdio@4a101000�������������ti,cpsw-mdio�ti,davinci_mdio�������������������������+���������� ��davinci_mdio������������ó�B@���������¾J������������íokay������������G���F��������M���F������slave@4a100200����������ü�������������������F������������mii������������������slave@4a100300����������ü�������������������F�����������mii������������������cpsw-phy-sel@44e10650�������������ti,am3352-cpsw-phy-sel�����������¾DáP��������� ��.gmii-sel�������������ocmcram@40300000���������� ����mmio-sram������������¾@0�����������elm@48080000��������������ti,am3352-elm������������¾H���� ��������������������elm���������íokay����������lcdc@4830e000�������������ti,am33xx-tilcdc�������������¾H0à���������������������������$��������lcdc���������� ��ídisabled����������tscadc@44e0d000�����������ti,am3359-tscadc�������������¾DàÐ�����������������������������������adc_tsc������� ��ídisabled�������tsc�����������ti,am3359-tsc���������adc���������+�������������ti,am3359-adc������������gpmc@50000000�������������ti,am3352-gpmc����������gpmc�������������=���������¾P����� ������������d��������ô���)���4������������ùrxtx������������P�����������\������������������������+������������z��������������������Ñ��������á�����������íokay������������default���������(���G��������'�����������������nor@0,0����������¾����������������� ����cfi-flash�����������nspansion,s29gl010p11t�����������}�����������ˆ�����������š������������«������������¹��� ��������Ë��� ��������Ý��� ��������ì�����������ÿ��������������(�������� ��� ��������/���(��������=��� ��������L��� ��������]��� ��������n���–��������}��� ���������—��������±�����������Ë���F��������ã���P���������������������+������partition@0���������õboot�������������¾�������������partition@1���������õenv1�������������¾������������partition@2���������õenv2�������������¾������������partition@3���������õkernel�����������¾����@��������partition@4���������õrootfs�����������¾�P��°��������partition@5���������õuser�������������¾������������partition@6���������õdata�������������¾������������������sham@53100000�������������ti,omap4-sham�����������sham�������������¾S����������������m��������ô���)���$������������ùrx��������aes@53500000���������� ����ti,omap4-aes������������aes����������¾SP����� �����������g��������ô���)����������)���������������ùtx�rx���������mcasp@48038000������������ti,am33xx-mcasp-audio�����������mcasp0�����������¾H€��� �F����@����������.mpu�dat������������P���Q�������� tx�rx��������� ��ídisabled������������ô���)���������)��� �����������ùtx�rx���������mcasp@4803C000������������ti,am33xx-mcasp-audio�����������mcasp1�����������¾HÀ��� �F@���@����������.mpu�dat������������R���S�������� tx�rx��������� ��ídisabled������������ô���)��� ������)��������������ùtx�rx���������rng@48310000���������� ����ti,omap4-rng������������rng����������¾H1���� ������������o���������memory@80000000����������²memory�����������¾€������������leds���������� ����gpio-leds������led0������������õnanobone:green:usr1���������C���H���������������ûoff������������� compatible�interrupt-parent�#address-cells�#size-cells�model�i2c0�i2c1�i2c2�serial0�serial1�serial2�serial3�serial4�serial5�d_can0�d_can1�usb0�usb1�phy0�phy1�ethernet0�ethernet1�device_type�reg�operating-points�voltage-tolerance�clocks�clock-names�clock-latency�cpu0-supply�interrupts�ti,hwmods�ranges�reg-names�ti,pm-firmware�linux,phandle�#clock-cells�clock-frequency�ti,max-div�ti,index-starts-at-one�clock-mult�clock-div�ti,set-rate-parent�ti,bit-shift�ti,index-power-of-two�pinctrl-single,register-width�pinctrl-single,function-mask�pinctrl-names�pinctrl-0�pinctrl-single,pins�ti,rproc�mboxes�#dma-cells�dma-requests�dma-masters�interrupt-controller�#interrupt-cells�interrupt-names�ti,tptcs�ti,edma-memcpy-channels�gpio-controller�#gpio-cells�status�dmas�dma-names�rts-gpio�rs485-rts-active-high�rs485-rx-during-tx�rs485-rts-delay�linux,rs485-enabled-at-boot-time�regulator-compatible�regulator-min-microvolt�regulator-max-microvolt�regulator-boot-on�regulator-always-on�regulator-name�pagesize�ti,dual-volt�ti,needs-special-reset�ti,needs-special-hs-handling�vmmc-supply�bus-width�cd-gpios�wp-gpios�#hwlock-cells�syscon-raminit�#mbox-cells�ti,mbox-num-users�ti,mbox-num-fifos�ti,mbox-send-noirq�ti,mbox-tx�ti,mbox-rx�ti,timer-alwon�ti,timer-pwm�ti,spi-num-cs�ti,ctrl_mod�dr_mode�mentor,multipoint�mentor,num-eps�mentor,ram-bits�mentor,power�phys�#dma-channels�#dma-requests�#pwm-cells�cpdma_channels�ale_entries�bd_ram_size�no_bd_ram�mac_control�slaves�active_slave�cpts_clock_mult�cpts_clock_shift�syscon�dual_emac�bus_freq�mac-address�phy_id�phy-mode�dual_emac_res_vlan�#io-channel-cells�ti,no-idle-on-init�gpmc,num-cs�gpmc,num-waitpins�linux,mtd-name�bank-width�gpmc,mux-add-data�gpmc,sync-clk-ps�gpmc,cs-on-ns�gpmc,cs-rd-off-ns�gpmc,cs-wr-off-ns�gpmc,adv-on-ns�gpmc,adv-rd-off-ns�gpmc,adv-wr-off-ns�gpmc,oe-on-ns�gpmc,oe-off-ns�gpmc,we-on-ns�gpmc,we-off-ns�gpmc,rd-cycle-ns�gpmc,wr-cycle-ns�gpmc,access-ns�gpmc,page-burst-access-ns�gpmc,cycle2cycle-samecsen�gpmc,cycle2cycle-delay-ns�gpmc,wr-data-mux-bus-ns�gpmc,wr-access-ns�label�default-state�