Ð þí��Ë���8��Ç���(������������™��ÆÜ�����������������������������!����ti,am3517-evm�ti,am3517�ti,omap3�������������������������������������+���������&���7TI AM3517 EVM (AM3517/05 TMDSEVM3517)������chosen��������aliases����������=/ocp@68000000/i2c@48070000�����������B/ocp@68000000/i2c@48072000�����������G/ocp@68000000/i2c@48060000�����������L/ocp@68000000/serial@4806a000������������T/ocp@68000000/serial@4806c000������������\/ocp@68000000/serial@49020000������������d/ocp@68000000/serial@4809e000���������cpus�������������������������+�������cpu@0�������������arm,cortex-a8������������lcpu����������x�������������|������������ƒcpu�����������“à���������pmu@54000000��������������arm,cortex-a8-pmu������������xT����€�����������������������¨debugss�������soc�����������ti,omap-infra������mpu������� ����ti,omap3-mpu�������������¨mpu�������iva������� ����ti,iva2.2������������¨iva������� ���²disabled�������dsp������� ����ti,omap3-c64����������������ocp@68000000��������������ti,omap3-l3-smx�simple-bus�����������xh������������������ ��� ���������������������+�������������¹���������¨l3_main����l4@48000000�����������ti,omap3-l4-core�simple-bus����������������������+������������¹����H���������scm@2000��������������ti,omap3-scm�simple-bus����������x�� ��� ����������������������+������������¹������ ��� ����pinmux@30��������� ����ti,omap3-padconf�pinctrl-single����������x���0��8���������������������+�������������À�������������Ñ���������æ�������������ÿ������scm_conf@270��������������syscon�simple-bus������������x��p��0���������������������+������������¹������p��0��������!�����������'������pbias_regulator@2b0�����������ti,pbias-omap3�ti,pbias-omap�������������x��°�����������/������pbias_mmc_omap2430����������6pbias_mmc_omap2430����������E�w@��������]�-ÆÀ��������!���Í��������'���Í���������clocks�����������������������+�������mcbsp5_mux_fck@68�����������u��������������ti,composite-mux-clock�����������|��������������‚������������x���h��������!�����������'���������mcbsp5_fck����������u��������������ti,composite-clock�����������|��������������!���Ó��������'���Ó������mcbsp1_mux_fck@4������������u��������������ti,composite-mux-clock�����������|��������������‚������������x�����������!��� ��������'��� ������mcbsp1_fck����������u��������������ti,composite-clock�����������|������ ��������!���Ï��������'���Ï������mcbsp2_mux_fck@4������������u��������������ti,composite-mux-clock�����������|��� �����������‚������������x�����������!�����������'���������mcbsp2_fck����������u��������������ti,composite-clock�����������|��������������!���Ð��������'���Ð������mcbsp3_mux_fck@68�����������u��������������ti,composite-mux-clock�����������|��� ������������x���h��������!�����������'���������mcbsp3_fck����������u��������������ti,composite-clock�����������|��� �����������!���Ñ��������'���Ñ������mcbsp4_mux_fck@68�����������u��������������ti,composite-mux-clock�����������|��� �����������‚������������x���h��������!�����������'���������mcbsp4_fck����������u��������������ti,composite-clock�����������|��������������!���Ò��������'���Ò������emac_ick@32c������������u��������������ti,am35xx-gate-clock�������������|������������x��,��������‚�����������!���x��������'���x������emac_fck@32c������������u��������������ti,gate-clock������������|������������x��,��������‚��� ������vpfe_ick@32c������������u��������������ti,am35xx-gate-clock�������������|������������x��,��������‚�����������!���y��������'���y������vpfe_fck@32c������������u��������������ti,gate-clock������������|������������x��,��������‚��� ������hsotgusb_ick_am35xx@32c���������u��������������ti,am35xx-gate-clock�������������|������������x��,��������‚������������!���z��������'���z������hsotgusb_fck_am35xx@32c���������u��������������ti,gate-clock������������|������������x��,��������‚�����������!���{��������'���{������hecc_ck@32c���������u��������������ti,am35xx-gate-clock�������������|������������x��,��������‚�����������!���|��������'���|������������clockdomains����������pinmux@a00�������� ����ti,omap3-padconf�pinctrl-single����������x�� ����\���������������������+�������������À�������������Ñ���������æ�������������ÿ������������aes@480c5000���������� ����ti,omap3-aes�������������¨aes����������xHP����P���������������������������A������B��������”tx�rx���������prm@48306000���������� ����ti,omap3-prm�������������xH0`���@����������������clocks�����������������������+�������virt_16_8m_ck�����������u��������������fixed-clock���������ž�Y���������!�����������'���������osc_sys_ck@d40����������u���������� ����ti,mux-clock�������������|���������������������������x�� @��������!�����������'���������sys_ck@1270���������u��������������ti,divider-clock�������������|�����������‚�����������®������������x��p���������¹��������!�����������'���������sys_clkout1@d70���������u��������������ti,gate-clock������������|������������x�� p��������‚���������dpll3_x2_ck���������u��������������fixed-factor-clock�����������|�����������Ð�����������Û���������dpll3_m2x2_ck�����������u��������������fixed-factor-clock�����������|�����������Ð�����������Û�����������!��� ��������'��� ������dpll4_x2_ck���������u��������������fixed-factor-clock�����������|�����������Ð�����������Û���������corex2_fck����������u��������������fixed-factor-clock�����������|��� ��������Ð�����������Û�����������!���!��������'���!������wkup_l4_ick���������u��������������fixed-factor-clock�����������|�����������Ð�����������Û�����������!���P��������'���P������corex2_d3_fck�����������u��������������fixed-factor-clock�����������|���!��������Ð�����������Û�����������!���q��������'���q������corex2_d5_fck�����������u��������������fixed-factor-clock�����������|���!��������Ð�����������Û�����������!���r��������'���r���������clockdomains�������������cm@48004000�����������ti,omap3-cm����������xH�@���@����clocks�����������������������+�������dummy_apb_pclk����������u��������������fixed-clock���������ž����������omap_32k_fck������������u��������������fixed-clock���������ž��€���������!���B��������'���B������virt_12m_ck���������u��������������fixed-clock���������ž�·���������!�����������'���������virt_13m_ck���������u��������������fixed-clock���������ž�Æ]@��������!�����������'���������virt_19200000_ck������������u��������������fixed-clock���������ž$ø���������!�����������'���������virt_26000000_ck������������u��������������fixed-clock���������žŒº€��������!�����������'���������virt_38_4m_ck�����������u��������������fixed-clock���������žIð���������!�����������'���������dpll4_ck@d00������������u��������������ti,omap3-dpll-per-clock����������|���������������x�� ��� �� D�� 0��������!�����������'���������dpll4_m2_ck@d48���������u��������������ti,divider-clock�������������|�����������®���?���������x�� H���������¹��������!���"��������'���"������dpll4_m2x2_mul_ck�����������u��������������fixed-factor-clock�����������|���"��������Ð�����������Û�����������!���#��������'���#������dpll4_m2x2_ck@d00�����������u��������������ti,gate-clock������������|���#��������‚������������x�� ����������å��������!���$��������'���$������omap_96m_alwon_fck����������u��������������fixed-factor-clock�����������|���$��������Ð�����������Û�����������!���+��������'���+������dpll3_ck@d00������������u��������������ti,omap3-dpll-core-clock�������������|���������������x�� ��� �� @�� 0��������!�����������'���������dpll3_m3_ck@1140������������u��������������ti,divider-clock�������������|�����������‚�����������®������������x��@���������¹��������!���%��������'���%������dpll3_m3x2_mul_ck�����������u��������������fixed-factor-clock�����������|���%��������Ð�����������Û�����������!���&��������'���&������dpll3_m3x2_ck@d00�����������u��������������ti,gate-clock������������|���&��������‚������������x�� ����������å��������!���'��������'���'������emu_core_alwon_ck�����������u��������������fixed-factor-clock�����������|���'��������Ð�����������Û�����������!���d��������'���d������sys_altclk����������u��������������fixed-clock���������ž������������!���0��������'���0������mcbsp_clks����������u��������������fixed-clock���������ž������������!�����������'���������dpll3_m2_ck@d40���������u��������������ti,divider-clock�������������|�����������‚�����������®������������x�� @���������¹��������!�����������'���������core_ck���������u��������������fixed-factor-clock�����������|�����������Ð�����������Û�����������!���(��������'���(������dpll1_fck@940�����������u��������������ti,divider-clock�������������|���(��������‚�����������®������������x�� @���������¹��������!���)��������'���)������dpll1_ck@904������������u��������������ti,omap3-dpll-clock����������|������)���������x�� �� $�� @�� 4��������!�����������'���������dpll1_x2_ck���������u��������������fixed-factor-clock�����������|�����������Ð�����������Û�����������!���*��������'���*������dpll1_x2m2_ck@944�����������u��������������ti,divider-clock�������������|���*��������®������������x�� D���������¹��������!���>��������'���>������cm_96m_fck����������u��������������fixed-factor-clock�����������|���+��������Ð�����������Û�����������!���,��������'���,������omap_96m_fck@d40������������u���������� ����ti,mux-clock�������������|���,�����������‚������������x�� @��������!���G��������'���G������dpll4_m3_ck@e40���������u��������������ti,divider-clock�������������|�����������‚�����������®��� ���������x��@���������¹��������!���-��������'���-������dpll4_m3x2_mul_ck�����������u��������������fixed-factor-clock�����������|���-��������Ð�����������Û�����������!���.��������'���.������dpll4_m3x2_ck@d00�����������u��������������ti,gate-clock������������|���.��������‚������������x�� ����������å��������!���/��������'���/������omap_54m_fck@d40������������u���������� ����ti,mux-clock�������������|���/���0��������‚������������x�� @��������!���:��������'���:������cm_96m_d2_fck�����������u��������������fixed-factor-clock�����������|���,��������Ð�����������Û�����������!���1��������'���1������omap_48m_fck@d40������������u���������� ����ti,mux-clock�������������|���1���0��������‚������������x�� @��������!���2��������'���2������omap_12m_fck������������u��������������fixed-factor-clock�����������|���2��������Ð�����������Û�����������!���I��������'���I������dpll4_m4_ck@e40���������u��������������ti,divider-clock�������������|�����������®��� ���������x��@���������¹��������!���3��������'���3������dpll4_m4x2_mul_ck�����������u��������������ti,fixed-factor-clock������������|���3��������û����������� ��������������������!���4��������'���4������dpll4_m4x2_ck@d00�����������u��������������ti,gate-clock������������|���4��������‚������������x�� ����������å�����������������!���v��������'���v������dpll4_m5_ck@f40���������u��������������ti,divider-clock�������������|�����������®���?���������x��@���������¹��������!���5��������'���5������dpll4_m5x2_mul_ck�����������u��������������ti,fixed-factor-clock������������|���5��������û����������� ��������������������!���6��������'���6������dpll4_m5x2_ck@d00�����������u��������������ti,gate-clock������������|���6��������‚������������x�� ����������å���������������dpll4_m6_ck@1140������������u��������������ti,divider-clock�������������|�����������‚�����������®���?���������x��@���������¹��������!���7��������'���7������dpll4_m6x2_mul_ck�����������u��������������fixed-factor-clock�����������|���7��������Ð�����������Û�����������!���8��������'���8������dpll4_m6x2_ck@d00�����������u��������������ti,gate-clock������������|���8��������‚������������x�� ����������å��������!���9��������'���9������emu_per_alwon_ck������������u��������������fixed-factor-clock�����������|���9��������Ð�����������Û�����������!���e��������'���e������clkout2_src_gate_ck@d70���������u���������� ����ti,composite-no-wait-gate-clock����������|���(��������‚������������x�� p��������!���;��������'���;������clkout2_src_mux_ck@d70����������u��������������ti,composite-mux-clock�����������|���(������,���:���������x�� p��������!���<��������'���<������clkout2_src_ck����������u��������������ti,composite-clock�����������|���;���<��������!���=��������'���=������sys_clkout2@d70���������u��������������ti,divider-clock�������������|���=��������‚�����������®���@���������x�� p���������)������mpu_ck����������u��������������fixed-factor-clock�����������|���>��������Ð�����������Û�����������!���?��������'���?������arm_fck@924���������u��������������ti,divider-clock�������������|���?���������x�� $��������®���������emu_mpu_alwon_ck������������u��������������fixed-factor-clock�����������|���?��������Ð�����������Û�����������!���f��������'���f������l3_ick@a40����������u��������������ti,divider-clock�������������|���(��������®������������x�� @���������¹��������!���@��������'���@������l4_ick@a40����������u��������������ti,divider-clock�������������|���@��������‚�����������®������������x�� @���������¹��������!���A��������'���A������rm_ick@c40����������u��������������ti,divider-clock�������������|���A��������‚�����������®������������x��@���������¹������gpt10_gate_fck@a00����������u��������������ti,composite-gate-clock����������|�����������‚������������x�� ���������!���C��������'���C������gpt10_mux_fck@a40�����������u��������������ti,composite-mux-clock�����������|���B�����������‚������������x�� @��������!���D��������'���D������gpt10_fck�����������u��������������ti,composite-clock�����������|���C���D������gpt11_gate_fck@a00����������u��������������ti,composite-gate-clock����������|�����������‚������������x�� ���������!���E��������'���E������gpt11_mux_fck@a40�����������u��������������ti,composite-mux-clock�����������|���B�����������‚������������x�� @��������!���F��������'���F������gpt11_fck�����������u��������������ti,composite-clock�����������|���E���F������core_96m_fck������������u��������������fixed-factor-clock�����������|���G��������Ð�����������Û�����������!�����������'���������mmchs2_fck@a00����������u��������������ti,wait-gate-clock�����������|������������x�� ���������‚�����������!���¤��������'���¤������mmchs1_fck@a00����������u��������������ti,wait-gate-clock�����������|������������x�� ���������‚�����������!���¥��������'���¥������i2c3_fck@a00������������u��������������ti,wait-gate-clock�����������|������������x�� ���������‚�����������!���¦��������'���¦������i2c2_fck@a00������������u��������������ti,wait-gate-clock�����������|������������x�� ���������‚�����������!���§��������'���§������i2c1_fck@a00������������u��������������ti,wait-gate-clock�����������|������������x�� ���������‚�����������!���¨��������'���¨������mcbsp5_gate_fck@a00���������u��������������ti,composite-gate-clock����������|�����������‚��� ���������x�� ���������!�����������'���������mcbsp1_gate_fck@a00���������u��������������ti,composite-gate-clock����������|�����������‚��� ���������x�� ���������!�����������'���������core_48m_fck������������u��������������fixed-factor-clock�����������|���2��������Ð�����������Û�����������!���H��������'���H������mcspi4_fck@a00����������u��������������ti,wait-gate-clock�����������|���H���������x�� ���������‚�����������!���©��������'���©������mcspi3_fck@a00����������u��������������ti,wait-gate-clock�����������|���H���������x�� ���������‚�����������!���ª��������'���ª������mcspi2_fck@a00����������u��������������ti,wait-gate-clock�����������|���H���������x�� ���������‚�����������!���«��������'���«������mcspi1_fck@a00����������u��������������ti,wait-gate-clock�����������|���H���������x�� ���������‚�����������!���¬��������'���¬������uart2_fck@a00�����������u��������������ti,wait-gate-clock�����������|���H���������x�� ���������‚�����������!�����������'���������uart1_fck@a00�����������u��������������ti,wait-gate-clock�����������|���H���������x�� ���������‚��� ��������!���®��������'���®������core_12m_fck������������u��������������fixed-factor-clock�����������|���I��������Ð�����������Û�����������!���J��������'���J������hdq_fck@a00���������u��������������ti,wait-gate-clock�����������|���J���������x�� ���������‚�����������!���¯��������'���¯������core_l3_ick���������u��������������fixed-factor-clock�����������|���@��������Ð�����������Û�����������!���K��������'���K������sdrc_ick@a10������������u��������������ti,wait-gate-clock�����������|���K���������x�� ��������‚�����������!���w��������'���w������gpmc_fck������������u��������������fixed-factor-clock�����������|���K��������Ð�����������Û���������core_l4_ick���������u��������������fixed-factor-clock�����������|���A��������Ð�����������Û�����������!���L��������'���L������mmchs2_ick@a10����������u��������������ti,omap3-interface-clock�������������|���L���������x�� ��������‚�����������!���°��������'���°������mmchs1_ick@a10����������u��������������ti,omap3-interface-clock�������������|���L���������x�� ��������‚�����������!���±��������'���±������hdq_ick@a10���������u��������������ti,omap3-interface-clock�������������|���L���������x�� ��������‚�����������!���²��������'���²������mcspi4_ick@a10����������u��������������ti,omap3-interface-clock�������������|���L���������x�� ��������‚�����������!���³��������'���³������mcspi3_ick@a10����������u��������������ti,omap3-interface-clock�������������|���L���������x�� ��������‚�����������!���´��������'���´������mcspi2_ick@a10����������u��������������ti,omap3-interface-clock�������������|���L���������x�� ��������‚�����������!���µ��������'���µ������mcspi1_ick@a10����������u��������������ti,omap3-interface-clock�������������|���L���������x�� ��������‚�����������!���¶��������'���¶������i2c3_ick@a10������������u��������������ti,omap3-interface-clock�������������|���L���������x�� ��������‚�����������!���·��������'���·������i2c2_ick@a10������������u��������������ti,omap3-interface-clock�������������|���L���������x�� ��������‚�����������!���¸��������'���¸������i2c1_ick@a10������������u��������������ti,omap3-interface-clock�������������|���L���������x�� ��������‚�����������!���¹��������'���¹������uart2_ick@a10�����������u��������������ti,omap3-interface-clock�������������|���L���������x�� ��������‚�����������!���º��������'���º������uart1_ick@a10�����������u��������������ti,omap3-interface-clock�������������|���L���������x�� ��������‚��� ��������!���»��������'���»������gpt11_ick@a10�����������u��������������ti,omap3-interface-clock�������������|���L���������x�� ��������‚�����������!���¼��������'���¼������gpt10_ick@a10�����������u��������������ti,omap3-interface-clock�������������|���L���������x�� ��������‚�����������!���½��������'���½������mcbsp5_ick@a10����������u��������������ti,omap3-interface-clock�������������|���L���������x�� ��������‚��� ��������!���¾��������'���¾������mcbsp1_ick@a10����������u��������������ti,omap3-interface-clock�������������|���L���������x�� ��������‚��� ��������!���¿��������'���¿������omapctrl_ick@a10������������u��������������ti,omap3-interface-clock�������������|���L���������x�� ��������‚�����������!���À��������'���À������dss_tv_fck@e00����������u��������������ti,gate-clock������������|���:���������x�����������‚�����������!���Ÿ��������'���Ÿ������dss_96m_fck@e00���������u��������������ti,gate-clock������������|���G���������x�����������‚�����������!��� ��������'��� ������dss2_alwon_fck@e00����������u��������������ti,gate-clock������������|������������x�����������‚�����������!���¡��������'���¡������dummy_ck������������u��������������fixed-clock���������ž����������gpt1_gate_fck@c00�����������u��������������ti,composite-gate-clock����������|�����������‚�������������x�����������!���M��������'���M������gpt1_mux_fck@c40������������u��������������ti,composite-mux-clock�����������|���B������������x��@��������!���N��������'���N������gpt1_fck������������u��������������ti,composite-clock�����������|���M���N������aes2_ick@a10������������u��������������ti,omap3-interface-clock�������������|���L��������‚������������x�� ��������!���Á��������'���Á������wkup_32k_fck������������u��������������fixed-factor-clock�����������|���B��������Ð�����������Û�����������!���O��������'���O������gpio1_dbck@c00����������u��������������ti,gate-clock������������|���O���������x�����������‚�����������!���—��������'���—������sha12_ick@a10�����������u��������������ti,omap3-interface-clock�������������|���L���������x�� ��������‚�����������!���Â��������'���Â������wdt2_fck@c00������������u��������������ti,wait-gate-clock�����������|���O���������x�����������‚�����������!���˜��������'���˜������wdt2_ick@c10������������u��������������ti,omap3-interface-clock�������������|���P���������x����������‚�����������!���™��������'���™������wdt1_ick@c10������������u��������������ti,omap3-interface-clock�������������|���P���������x����������‚�����������!���š��������'���š������gpio1_ick@c10�����������u��������������ti,omap3-interface-clock�������������|���P���������x����������‚�����������!���›��������'���›������omap_32ksync_ick@c10������������u��������������ti,omap3-interface-clock�������������|���P���������x����������‚�����������!���œ��������'���œ������gpt12_ick@c10�����������u��������������ti,omap3-interface-clock�������������|���P���������x����������‚�����������!�����������'���������gpt1_ick@c10������������u��������������ti,omap3-interface-clock�������������|���P���������x����������‚������������!���ž��������'���ž������per_96m_fck���������u��������������fixed-factor-clock�����������|���+��������Ð�����������Û�����������!��� ��������'��� ������per_48m_fck���������u��������������fixed-factor-clock�����������|���2��������Ð�����������Û�����������!���Q��������'���Q������uart3_fck@1000����������u��������������ti,wait-gate-clock�����������|���Q���������x�����������‚�����������!���}��������'���}������gpt2_gate_fck@1000����������u��������������ti,composite-gate-clock����������|�����������‚������������x�����������!���R��������'���R������gpt2_mux_fck@1040�����������u��������������ti,composite-mux-clock�����������|���B������������x��@��������!���S��������'���S������gpt2_fck������������u��������������ti,composite-clock�����������|���R���S������gpt3_gate_fck@1000����������u��������������ti,composite-gate-clock����������|�����������‚������������x�����������!���T��������'���T������gpt3_mux_fck@1040�����������u��������������ti,composite-mux-clock�����������|���B�����������‚������������x��@��������!���U��������'���U������gpt3_fck������������u��������������ti,composite-clock�����������|���T���U������gpt4_gate_fck@1000����������u��������������ti,composite-gate-clock����������|�����������‚������������x�����������!���V��������'���V������gpt4_mux_fck@1040�����������u��������������ti,composite-mux-clock�����������|���B�����������‚������������x��@��������!���W��������'���W������gpt4_fck������������u��������������ti,composite-clock�����������|���V���W������gpt5_gate_fck@1000����������u��������������ti,composite-gate-clock����������|�����������‚������������x�����������!���X��������'���X������gpt5_mux_fck@1040�����������u��������������ti,composite-mux-clock�����������|���B�����������‚������������x��@��������!���Y��������'���Y������gpt5_fck������������u��������������ti,composite-clock�����������|���X���Y������gpt6_gate_fck@1000����������u��������������ti,composite-gate-clock����������|�����������‚������������x�����������!���Z��������'���Z������gpt6_mux_fck@1040�����������u��������������ti,composite-mux-clock�����������|���B�����������‚������������x��@��������!���[��������'���[������gpt6_fck������������u��������������ti,composite-clock�����������|���Z���[������gpt7_gate_fck@1000����������u��������������ti,composite-gate-clock����������|�����������‚������������x�����������!���\��������'���\������gpt7_mux_fck@1040�����������u��������������ti,composite-mux-clock�����������|���B�����������‚������������x��@��������!���]��������'���]������gpt7_fck������������u��������������ti,composite-clock�����������|���\���]������gpt8_gate_fck@1000����������u��������������ti,composite-gate-clock����������|�����������‚��� ���������x�����������!���^��������'���^������gpt8_mux_fck@1040�����������u��������������ti,composite-mux-clock�����������|���B�����������‚������������x��@��������!���_��������'���_������gpt8_fck������������u��������������ti,composite-clock�����������|���^���_������gpt9_gate_fck@1000����������u��������������ti,composite-gate-clock����������|�����������‚��� ���������x�����������!���`��������'���`������gpt9_mux_fck@1040�����������u��������������ti,composite-mux-clock�����������|���B�����������‚������������x��@��������!���a��������'���a������gpt9_fck������������u��������������ti,composite-clock�����������|���`���a������per_32k_alwon_fck�����������u��������������fixed-factor-clock�����������|���B��������Ð�����������Û�����������!���b��������'���b������gpio6_dbck@1000���������u��������������ti,gate-clock������������|���b���������x�����������‚�����������!���~��������'���~������gpio5_dbck@1000���������u��������������ti,gate-clock������������|���b���������x�����������‚�����������!�����������'���������gpio4_dbck@1000���������u��������������ti,gate-clock������������|���b���������x�����������‚�����������!���€��������'���€������gpio3_dbck@1000���������u��������������ti,gate-clock������������|���b���������x�����������‚�����������!�����������'���������gpio2_dbck@1000���������u��������������ti,gate-clock������������|���b���������x�����������‚��� ��������!���‚��������'���‚������wdt3_fck@1000�����������u��������������ti,wait-gate-clock�����������|���b���������x�����������‚�����������!���ƒ��������'���ƒ������per_l4_ick����������u��������������fixed-factor-clock�����������|���A��������Ð�����������Û�����������!���c��������'���c������gpio6_ick@1010����������u��������������ti,omap3-interface-clock�������������|���c���������x����������‚�����������!���„��������'���„������gpio5_ick@1010����������u��������������ti,omap3-interface-clock�������������|���c���������x����������‚�����������!���…��������'���…������gpio4_ick@1010����������u��������������ti,omap3-interface-clock�������������|���c���������x����������‚�����������!���†��������'���†������gpio3_ick@1010����������u��������������ti,omap3-interface-clock�������������|���c���������x����������‚�����������!���‡��������'���‡������gpio2_ick@1010����������u��������������ti,omap3-interface-clock�������������|���c���������x����������‚��� ��������!���ˆ��������'���ˆ������wdt3_ick@1010�����������u��������������ti,omap3-interface-clock�������������|���c���������x����������‚�����������!���‰��������'���‰������uart3_ick@1010����������u��������������ti,omap3-interface-clock�������������|���c���������x����������‚�����������!���Š��������'���Š������uart4_ick@1010����������u��������������ti,omap3-interface-clock�������������|���c���������x����������‚�����������!���‹��������'���‹������gpt9_ick@1010�����������u��������������ti,omap3-interface-clock�������������|���c���������x����������‚��� ��������!���Œ��������'���Œ������gpt8_ick@1010�����������u��������������ti,omap3-interface-clock�������������|���c���������x����������‚��� ��������!�����������'���������gpt7_ick@1010�����������u��������������ti,omap3-interface-clock�������������|���c���������x����������‚�����������!���Ž��������'���Ž������gpt6_ick@1010�����������u��������������ti,omap3-interface-clock�������������|���c���������x����������‚�����������!�����������'���������gpt5_ick@1010�����������u��������������ti,omap3-interface-clock�������������|���c���������x����������‚�����������!�����������'���������gpt4_ick@1010�����������u��������������ti,omap3-interface-clock�������������|���c���������x����������‚�����������!���‘��������'���‘������gpt3_ick@1010�����������u��������������ti,omap3-interface-clock�������������|���c���������x����������‚�����������!���’��������'���’������gpt2_ick@1010�����������u��������������ti,omap3-interface-clock�������������|���c���������x����������‚�����������!���“��������'���“������mcbsp2_ick@1010���������u��������������ti,omap3-interface-clock�������������|���c���������x����������‚������������!���”��������'���”������mcbsp3_ick@1010���������u��������������ti,omap3-interface-clock�������������|���c���������x����������‚�����������!���•��������'���•������mcbsp4_ick@1010���������u��������������ti,omap3-interface-clock�������������|���c���������x����������‚�����������!���–��������'���–������mcbsp2_gate_fck@1000������������u��������������ti,composite-gate-clock����������|�����������‚�������������x�����������!�����������'���������mcbsp3_gate_fck@1000������������u��������������ti,composite-gate-clock����������|�����������‚������������x�����������!��� ��������'��� ������mcbsp4_gate_fck@1000������������u��������������ti,composite-gate-clock����������|�����������‚������������x�����������!�����������'���������emu_src_mux_ck@1140���������u���������� ����ti,mux-clock�������������|������d���e���f���������x��@��������!���g��������'���g������emu_src_ck����������u��������������ti,clkdm-gate-clock����������|���g��������!���h��������'���h������pclk_fck@1140�����������u��������������ti,divider-clock�������������|���h��������‚�����������®������������x��@���������¹������pclkx2_fck@1140���������u��������������ti,divider-clock�������������|���h��������‚�����������®������������x��@���������¹������atclk_fck@1140����������u��������������ti,divider-clock�������������|���h��������‚�����������®������������x��@���������¹������traceclk_src_fck@1140�����������u���������� ����ti,mux-clock�������������|������d���e���f��������‚������������x��@��������!���i��������'���i������traceclk_fck@1140�����������u��������������ti,divider-clock�������������|���i��������‚�����������®������������x��@���������¹������secure_32k_fck����������u��������������fixed-clock���������ž��€���������!���j��������'���j������gpt12_fck�����������u��������������fixed-factor-clock�����������|���j��������Ð�����������Û���������wdt1_fck������������u��������������fixed-factor-clock�����������|���j��������Ð�����������Û���������ipss_ick@a10������������u��������������ti,am35xx-interface-clock������������|���K���������x�� ��������‚�����������!�����������'���������rmii_ck���������u��������������fixed-clock���������žúð€��������!�����������'���������pclk_ck���������u��������������fixed-clock���������ž›üÀ��������!�����������'���������uart4_ick_am35xx@a10������������u��������������ti,omap3-interface-clock�������������|���L���������x�� ��������‚���������uart4_fck_am35xx@a00������������u��������������ti,wait-gate-clock�����������|���H���������x�� ���������‚���������dpll5_ck@d04������������u��������������ti,omap3-dpll-clock����������|���������������x�� �� $�� L�� 4���������?���������Q��������!���k��������'���k������dpll5_m2_ck@d50���������u��������������ti,divider-clock�������������|���k��������®������������x�� P���������¹��������!���u��������'���u������sgx_gate_fck@b00������������u��������������ti,composite-gate-clock����������|���(��������‚������������x�����������!���s��������'���s������core_d3_ck����������u��������������fixed-factor-clock�����������|���(��������Ð�����������Û�����������!���l��������'���l������core_d4_ck����������u��������������fixed-factor-clock�����������|���(��������Ð�����������Û�����������!���m��������'���m������core_d6_ck����������u��������������fixed-factor-clock�����������|���(��������Ð�����������Û�����������!���n��������'���n������omap_192m_alwon_fck���������u��������������fixed-factor-clock�����������|���$��������Ð�����������Û�����������!���o��������'���o������core_d2_ck����������u��������������fixed-factor-clock�����������|���(��������Ð�����������Û�����������!���p��������'���p������sgx_mux_fck@b40���������u��������������ti,composite-mux-clock�������� ���|���l���m���n���,���o���p���q���r���������x��@��������!���t��������'���t������sgx_fck���������u��������������ti,composite-clock�����������|���s���t������sgx_ick@b10���������u��������������ti,wait-gate-clock�����������|���@���������x����������‚������������!���É��������'���É������cpefuse_fck@a08���������u��������������ti,gate-clock������������|������������x�� ��������‚������������!���Ã��������'���Ã������ts_fck@a08����������u��������������ti,gate-clock������������|���B���������x�� ��������‚�����������!���Ä��������'���Ä������usbtll_fck@a08����������u��������������ti,wait-gate-clock�����������|���u���������x�� ��������‚�����������!���Å��������'���Å������usbtll_ick@a18����������u��������������ti,omap3-interface-clock�������������|���L���������x�� ��������‚�����������!���Æ��������'���Æ������mmchs3_ick@a10����������u��������������ti,omap3-interface-clock�������������|���L���������x�� ��������‚�����������!���Ç��������'���Ç������mmchs3_fck@a00����������u��������������ti,wait-gate-clock�����������|������������x�� ���������‚�����������!���È��������'���È������dss1_alwon_fck_3430es2@e00����������u��������������ti,dss-gate-clock������������|���v��������‚�������������x��������������������!���¢��������'���¢������dss_ick_3430es2@e10���������u��������������ti,omap3-dss-interface-clock�������������|���A���������x����������‚������������!���£��������'���£������usbhost_120m_fck@1400�����������u��������������ti,gate-clock������������|���u���������x�����������‚�����������!���Ê��������'���Ê������usbhost_48m_fck@1400������������u��������������ti,dss-gate-clock������������|���2���������x�����������‚������������!���Ë��������'���Ë������usbhost_ick@1410������������u��������������ti,omap3-dss-interface-clock�������������|���A���������x����������‚������������!���Ì��������'���Ì���������clockdomains�������core_l3_clkdm�������������ti,clockdomain�����������|���w������x���y���z���{���|������dpll3_clkdm�����������ti,clockdomain�����������|���������dpll1_clkdm�����������ti,clockdomain�����������|���������per_clkdm�������������ti,clockdomain��������h���|���}���~������€������‚���ƒ���„���…���†���‡���ˆ���‰���Š���‹���Œ������Ž���������‘���’���“���”���•���–������emu_clkdm�������������ti,clockdomain�����������|���h������dpll4_clkdm�����������ti,clockdomain�����������|���������wkup_clkdm������������ti,clockdomain�������� ���|���—���˜���™���š���›���œ������ž������dss_clkdm�������������ti,clockdomain�����������|���Ÿ��� ���¡���¢���£������core_l4_clkdm�������������ti,clockdomain��������”���|���¤���¥���¦���§���¨���©���ª���«���¬������®���¯���°���±���²���³���´���µ���¶���·���¸���¹���º���»���¼���½���¾���¿���À���Á���Â���Ã���Ä���Å���Æ���Ç���È������dpll5_clkdm�����������ti,clockdomain�����������|���k������sgx_clkdm�������������ti,clockdomain�����������|���É������usbhost_clkdm�������������ti,clockdomain�����������|���Ê���Ë���Ì������������counter@48320000��������������ti,omap-counter32k�����������xH2����� ���������¨counter_32k�������interrupt-controller@48200000�������������ti,omap3-intc�������������Ñ���������À������������xH �������������!�����������'���������dma-controller@48056000�������"����ti,omap3630-sdma�ti,omap3430-sdma������������xH`������������������� ��������������Y�����������d��� ��������q���`��������!�����������'���������gpio@48310000�������������ti,omap3-gpio������������xH1��������������������������¨gpio1������������~����������������� �������������Ñ���������À���������gpio@49050000�������������ti,omap3-gpio������������xI��������������������������¨gpio2�������������������� �������������Ñ���������À���������gpio@49052000�������������ti,omap3-gpio������������xI �������������������������¨gpio3�������������������� �������������Ñ���������À���������gpio@49054000�������������ti,omap3-gpio������������xI@���������������� ���������¨gpio4�������������������� �������������Ñ���������À���������gpio@49056000�������������ti,omap3-gpio������������xI`����������������!���������¨gpio5�������������������� �������������Ñ���������À���������gpio@49058000�������������ti,omap3-gpio������������xI€����������������"���������¨gpio6�������������������� �������������Ñ���������À���������serial@4806a000�����������ti,omap3-uart������������xH ��� ���������¬������H��������������1������2��������”tx�rx������������¨uart1�����������žÜl�������serial@4806c000�����������ti,omap3-uart������������xHÀ������������¬������I��������������3������4��������”tx�rx������������¨uart2�����������žÜl�������serial@49020000�����������ti,omap3-uart������������xI�������������¬������J��������������5������6��������”tx�rx������������¨uart3�����������žÜl�������i2c@48070000���������� ����ti,omap3-i2c�������������xH�����€������������8����������������������������”tx�rx������������������������+�������������¨i2c1������������ž�€������i2c@48072000���������� ����ti,omap3-i2c�������������xH ����€������������9����������������������������”tx�rx������������������������+�������������¨i2c2������������ž�€������i2c@48060000���������� ����ti,omap3-i2c�������������xH�����€������������=����������������������������”tx�rx������������������������+�������������¨i2c3������������ž�€������mailbox@48094000��������������ti,omap3-mailbox�������������¨mailbox����������xH @������������������������À�����������Ì�����������Þ��������� ���²disabled�������dsp���������ð��������������������û��������������������spi@48098000��������������ti,omap2-mcspi�����������xH €����������������A���������������������+�������������¨mcspi1�������������������@��������#������$������%������&������'������(������)������*������ ��”tx0�rx0�tx1�rx1�tx2�rx2�tx3�rx3�������spi@4809a000��������������ti,omap2-mcspi�����������xH ����������������B���������������������+�������������¨mcspi2������������������� ��������+������,������-������.��������”tx0�rx0�tx1�rx1�������spi@480b8000��������������ti,omap2-mcspi�����������xH€����������������[���������������������+�������������¨mcspi3������������������� ����������������������������������”tx0�rx0�tx1�rx1�������spi@480ba000��������������ti,omap2-mcspi�����������xH ����������������0���������������������+�������������¨mcspi4���������������������������F������G��������”tx0�rx0�������1w@480b2000�����������ti,omap3-1w����������xH ����������������:���������¨hdq1w���������mmc@4809c000��������������ti,omap3-hsmmc�����������xH À����������������S���������¨mmc1���������������������������=������>��������”tx�rx�����������!���Í��������.���Î��������:���������mmc@480b4000��������������ti,omap3-hsmmc�����������xH@����������������V���������¨mmc2������������������/������0��������”tx�rx��������� ���²disabled����������mmc@480ad000��������������ti,omap3-hsmmc�����������xH Ð����������������^���������¨mmc3������������������M������N��������”tx�rx��������� ���²disabled����������mmu@480bd400������������D��������������ti,omap2-iommu�����������xHÔ����€���������������������¨mmu_isp���������Q��������� ���²disabled����������mmu@5d000000������������D��������������ti,omap2-iommu�����������x]������€���������������������¨mmu_iva������� ���²disabled����������wdt@48314000���������� ����ti,omap3-wdt�������������xH1@����€������ ���¨wd_timer2���������mcbsp@48074000������������ti,omap3-mcbsp�����������xH@����ÿ��������ampu����������������;���<������ ��kcommon�tx�rx������������{���€���������¨mcbsp1���������������������� ��������”tx�rx������������|���Ï���������ƒfck������� ���²disabled����������mcbsp@49022000������������ti,omap3-mcbsp�����������xI ����ÿI€����ÿ������ ��ampu�sidetone�������������������>���?�����������kcommon�tx�rx�sidetone�����������{������������¨mcbsp2�mcbsp2_sidetone����������������!������"��������”tx�rx������������|���Ð���”���������ƒfck�ick������� ���²disabled����������mcbsp@49024000������������ti,omap3-mcbsp�����������xI@����ÿI ����ÿ������ ��ampu�sidetone�������������������Y���Z�����������kcommon�tx�rx�sidetone�����������{���€���������¨mcbsp3�mcbsp3_sidetone������������������������������”tx�rx������������|���Ñ���•���������ƒfck�ick������� ���²disabled����������mcbsp@49026000������������ti,omap3-mcbsp�����������xI`����ÿ��������ampu����������������6���7������ ��kcommon�tx�rx������������{���€���������¨mcbsp4������������������������������”tx�rx������������|���Ò���������ƒfck������� ���²disabled����������mcbsp@48096000������������ti,omap3-mcbsp�����������xH `����ÿ��������ampu����������������Q���R������ ��kcommon�tx�rx������������{���€���������¨mcbsp5������������������������������”tx�rx������������|���Ó���������ƒfck������� ���²disabled����������sham@480c3000�������������ti,omap3-sham������������¨sham�������������xH0����d������������1��������������E��������”rx��������smartreflex@480cb000��������������ti,omap3-smartreflex-core������������¨smartreflex_core�������������xH°����������������������smartreflex@480c9000��������������ti,omap3-smartreflex-iva�������������¨smartreflex_mpu_iva����������xH���������������������� ���²disabled����������timer@48318000������������ti,omap3430-timer������������xH1€����������������%���������¨timer1�����������Š������timer@49032000������������ti,omap3430-timer������������xI ����������������&���������¨timer2��������timer@49034000������������ti,omap3430-timer������������xI@����������������'���������¨timer3��������timer@49036000������������ti,omap3430-timer������������xI`����������������(���������¨timer4��������timer@49038000������������ti,omap3430-timer������������xI€����������������)���������¨timer5�����������™������timer@4903a000������������ti,omap3430-timer������������xI ����������������*���������¨timer6�����������™������timer@4903c000������������ti,omap3430-timer������������xIÀ����������������+���������¨timer7�����������™������timer@4903e000������������ti,omap3430-timer������������xIà����������������,���������¨timer8�����������¦���������™������timer@49040000������������ti,omap3430-timer������������xI�����������������-���������¨timer9�����������¦������timer@48086000������������ti,omap3430-timer������������xH`����������������.���������¨timer10����������¦������timer@48088000������������ti,omap3430-timer������������xH€����������������/���������¨timer11����������¦������timer@48304000������������ti,omap3430-timer������������xH0@����������������_���������¨timer12����������Š���������³������usbhstll@48062000��������� ����ti,usbhs-tll�������������xH ����������������N���������¨usb_tll_hs��������usbhshost@48064000������������ti,usbhs-host������������xH@�������������¨usb_host_hs����������������������+�������������¹���ohci@48064400�������������ti,ohci-omap3������������xHD����������������������������L������ehci@48064800��������� ����ti,ehci-omap�������������xHH����������������������������M���������gpmc@6e000000�������������ti,omap3430-gpmc�������������¨gpmc�������������xn�����Ð����������������������������������”rxtx������������Ã�����������Ï������������������������+�������������Ñ���������À�������������������� ���������usb_otg_hs@480ab000�����������ti,omap3-musb������������xH °����������������\���]��������kmc�dma�����������¨usb_otg_hs����������á�����������ì�����������ô��������� ���²disabled����������dss@48050000���������� ����ti,omap3-dss�������������xH����������� ���²disabled���������� ���¨dss_core�������������|���¢���������ƒfck����������������������+�������������¹���dispc@48050400������������ti,omap3-dispc�����������xH���������������������� ���¨dss_dispc������������|���¢���������ƒfck�������encoder@4804fc00���������� ����ti,omap3-dsi�������������xHü����Hþ����@Hÿ���� ��������aproto�phy�pll��������������������� ���²disabled���������� ���¨dss_dsi1�������������|���¢���¡���������ƒfck�sys_clk�������encoder@48050800��������������ti,omap3-rfbi������������xH���������� ���²disabled���������� ���¨dss_rfbi�������������|���¢���£���������ƒfck�ick�������encoder@48050c00��������������ti,omap3-venc������������xH���������� ���²disabled���������� ���¨dss_venc�������������|���Ÿ���������ƒfck����������ssi-controller@48058000������� ����ti,omap3-ssi�������������¨ssi������� ���²disabled�������������xH€����H������������asys�gdd�������������G��������kgdd_mpu����������������������+�������������¹���ssi-port@4805a000�������������ti,omap3-ssi-port������������xH ����H¨������������atx�rx���������������������������C���D������ssi-port@4805b000�������������ti,omap3-ssi-port������������xH°����H¸������������atx�rx���������������������������E���F���������am35x_otg_hs@5c040000�������������ti,omap3-musb��������� ���¨am35x_otg_hs���������� ���²disabled�������������x\�����������������G��������kmc��������ethernet@0x5c000000�����������ti,am3517-emac�������� ���¨davinci_emac�������������²okay�������������x\������������������C���D���E���F��������/�����������ý�����������������������7�����������R�� ���������k�����������~��������������ethernet@0x5c030000�����������ti,davinci_mdio������� ���¨davinci_mdio�������������²okay�������������x\��������������B@���������������������+����������serial@4809e000�����������ti,omap3-uart������������¨uart4��������� ���²disabled�������������xH à����������������T��������������7������6��������”tx�rx�����������žÜl�������pinmux@480025d8������� ����ti,omap3-padconf�pinctrl-single����������xH�%Ø���$���������������������+�������������À�������������Ñ���������æ�������������ÿ���������memory@80000000����������lmemory�����������x€������������vmmc��������������regulator-fixed���������6vmmc_fixed����������E�2Z ��������]�2Z ��������!���Î��������'���Î��������� compatible�interrupt-parent�#address-cells�#size-cells�model�i2c0�i2c1�i2c2�serial0�serial1�serial2�serial3�device_type�reg�clocks�clock-names�clock-latency�interrupts�ti,hwmods�status�ranges�#interrupt-cells�interrupt-controller�pinctrl-single,register-width�pinctrl-single,function-mask�linux,phandle�syscon�regulator-name�regulator-min-microvolt�regulator-max-microvolt�#clock-cells�ti,bit-shift�dmas�dma-names�clock-frequency�ti,max-div�ti,index-starts-at-one�clock-mult�clock-div�ti,set-bit-to-disable�ti,clock-mult�ti,clock-div�ti,set-rate-parent�ti,index-power-of-two�ti,low-power-stop�ti,lock�#dma-cells�dma-channels�dma-requests�ti,gpio-always-on�gpio-controller�#gpio-cells�interrupts-extended�#mbox-cells�ti,mbox-num-users�ti,mbox-num-fifos�ti,mbox-tx�ti,mbox-rx�ti,spi-num-cs�ti,dual-volt�pbias-supply�vmmc-supply�bus-width�#iommu-cells�ti,#tlb-entries�reg-names�interrupt-names�ti,buffer-size�ti,timer-alwon�ti,timer-dsp�ti,timer-pwm�ti,timer-secure�gpmc,num-cs�gpmc,num-waitpins�multipoint�num-eps�ram-bits�ti,davinci-ctrl-reg-offset�ti,davinci-ctrl-mod-reg-offset�ti,davinci-ctrl-ram-offset�ti,davinci-ctrl-ram-size�ti,davinci-rmii-en�local-mac-address�bus_freq�