Ð þí� ª���8�H���(������������ b������������������������������$����ti,omap3-gta04�ti,omap36xx�ti,omap3����������������������������������+������������7Goldelico GTA04A5������chosen��������aliases����������=/ocp@68000000/i2c@48070000�����������B/ocp@68000000/i2c@48072000�����������G/ocp@68000000/i2c@48060000�����������L/ocp@68000000/serial@4806a000������������T/ocp@68000000/serial@4806c000������������\/ocp@68000000/serial@49020000������������d/ocp@68000000/serial@49042000������������l/spi_lcd/td028ttec1@0���������cpus�������������������������+�������cpu@0�������������arm,cortex-a8������������ucpu�����������������������…������������Œcpu����������˜�“à���������¦�“à�s� 'À�O€�5��7È���������·������������pmu@54000000��������������arm,cortex-a8-pmu������������T����€�����������Ã������������Îdebugss�������soc�����������ti,omap-infra������mpu������� ����ti,omap3-mpu�������������Împu�������iva������� ����ti,iva2.2������������Îiva����dsp������� ����ti,omap3-c64����������������ocp@68000000��������������ti,omap3-l3-smx�simple-bus�����������h���������������Ã��� ��� ���������������������+�������������Ø���������Îl3_main����l4@48000000�����������ti,omap3-l4-core�simple-bus����������������������+������������Ø����H���������scm@2000��������������ti,omap3-scm�simple-bus������������ ��� ����������������������+������������Ø������ ��� ����pinmux@30��������� ����ti,omap3-padconf�pinctrl-single�������������0��8���������������������+�������������ß�������������ð�������������������#��ÿ��������@default���������N������pinmux_hsusb2_pins��������0��X��¤����¦����¨����ª����¬����®����������l�����������r���������pinmux_uart1_pins�����������X��R�����L������������l���å��������r���å������pinmux_uart2_pins�����������X��J�����H������������l���æ��������r���æ������pinmux_uart3_pins�����������X��n�����p������������l���ç��������r���ç������pinmux_mmc1_pins����������0��X��������������������������������l���õ��������r���õ������backlight_pins_pimnux�����������X���Š�����������l����������r��������pinmux_dss_dpi_pins�������à��X���¤�������¦�������¨�������ª�������¬�������®�������°�������²�������´�������¶�������¸�������º�������¼�������¾�������À�������Â�������Ä�������Æ�������È�������Ê�������Ì�������Î�������Ð�������Ò�������Ô�������Ö�������Ø�������Ú������������l����������r��������hdq_pins������������X��–����������l���ó��������r���ó������pinmux_bma180_pins����������X�� ����������l���î��������r���î������pinmux_itg3200_pins���������X���ˆ����������l���ï��������r���ï������pinmux_hmc5843_pins���������X������������l���ñ��������r���ñ������pinmux_twl4030_pins���������X��°��A��������l���è��������r���è���������scm_conf@270��������������syscon�simple-bus��������������p��0���������������������+������������Ø������p��0��������l�����������r������pbias_regulator@2b0�����������ti,pbias-omap3�ti,pbias-omap���������������°�����������z������pbias_mmc_omap2430����������pbias_mmc_omap2430�����������w@��������¨�-ÆÀ��������l���ô��������r���ô���������clocks�����������������������+�������mcbsp5_mux_fck@68�����������À��������������ti,composite-mux-clock�����������…��������������Í���������������h��������l��� ��������r��� ������mcbsp5_fck����������À��������������ti,composite-clock�����������…������ ��������l���ý��������r���ý������mcbsp1_mux_fck@4������������À��������������ti,composite-mux-clock�����������…��������������Í�����������������������l�����������r���������mcbsp1_fck����������À��������������ti,composite-clock�����������…��� �����������l���ù��������r���ù������mcbsp2_mux_fck@4������������À��������������ti,composite-mux-clock�����������…��������������Í�����������������������l�����������r���������mcbsp2_fck����������À��������������ti,composite-clock�����������…��� �����������l���ú��������r���ú������mcbsp3_mux_fck@68�����������À��������������ti,composite-mux-clock�����������…������������������h��������l�����������r���������mcbsp3_fck����������À��������������ti,composite-clock�����������…��������������l���û��������r���û������mcbsp4_mux_fck@68�����������À��������������ti,composite-mux-clock�����������…��������������Í���������������h��������l�����������r���������mcbsp4_fck����������À��������������ti,composite-clock�����������…��������������l���ü��������r���ü������������clockdomains����������pinmux@a00�������� ����ti,omap3-padconf�pinctrl-single������������ ����\���������������������+�������������ß�������������ð�������������������#��ÿ���pinmux_twl4030_vpins���������� ��X�����������������������������������l���é��������r���é���������������aes@480c5000���������� ����ti,omap3-aes�������������Îaes����������HP����P���������Ã������������Ú������A������B��������ßtx�rx���������prm@48306000���������� ����ti,omap3-prm�������������H0`���@����������Ã������clocks�����������������������+�������virt_16_8m_ck�����������À��������������fixed-clock���������é�Y���������l�����������r���������osc_sys_ck@d40����������À���������� ����ti,mux-clock�������������…����������������������������� @��������l�����������r���������sys_ck@1270���������À��������������ti,divider-clock�������������…�����������Í�����������ù��������������p�����������������l�����������r���������sys_clkout1@d70���������À��������������ti,gate-clock������������…�������������� p��������Í���������dpll3_x2_ck���������À��������������fixed-factor-clock�����������…����������������������&���������dpll3_m2x2_ck�����������À��������������fixed-factor-clock�����������…����������������������&�����������l�����������r���������dpll4_x2_ck���������À��������������fixed-factor-clock�����������…����������������������&���������corex2_fck����������À��������������fixed-factor-clock�����������…����������������������&�����������l��� ��������r��� ������wkup_l4_ick���������À��������������fixed-factor-clock�����������…����������������������&�����������l���O��������r���O������corex2_d3_fck�����������À��������������fixed-factor-clock�����������…��� �������������������&�����������l���†��������r���†������corex2_d5_fck�����������À��������������fixed-factor-clock�����������…��� �������������������&�����������l���‡��������r���‡���������clockdomains�������������cm@48004000�����������ti,omap3-cm����������H�@���@����clocks�����������������������+�������dummy_apb_pclk����������À��������������fixed-clock���������é����������omap_32k_fck������������À��������������fixed-clock���������é��€���������l���A��������r���A������virt_12m_ck���������À��������������fixed-clock���������é�·���������l�����������r���������virt_13m_ck���������À��������������fixed-clock���������é�Æ]@��������l�����������r���������virt_19200000_ck������������À��������������fixed-clock���������é$ø���������l�����������r���������virt_26000000_ck������������À��������������fixed-clock���������錺€��������l�����������r���������virt_38_4m_ck�����������À��������������fixed-clock���������éIð���������l�����������r���������dpll4_ck@d00������������À��������������ti,omap3-dpll-per-j-type-clock�����������…����������������� ��� �� D�� 0��������l�����������r���������dpll4_m2_ck@d48���������À��������������ti,divider-clock�������������…�����������ù���?����������� H�����������������l���!��������r���!������dpll4_m2x2_mul_ck�����������À��������������fixed-factor-clock�����������…���!�������������������&�����������l���"��������r���"������dpll4_m2x2_ck@d00�����������À��������������ti,hsdiv-gate-clock����������…���"��������Í�������������� ����������0��������l���#��������r���#������omap_96m_alwon_fck����������À��������������fixed-factor-clock�����������…���#�������������������&�����������l���*��������r���*������dpll3_ck@d00������������À��������������ti,omap3-dpll-core-clock�������������…����������������� ��� �� @�� 0��������l�����������r���������dpll3_m3_ck@1140������������À��������������ti,divider-clock�������������…�����������Í�����������ù��������������@�����������������l���$��������r���$������dpll3_m3x2_mul_ck�����������À��������������fixed-factor-clock�����������…���$�������������������&�����������l���%��������r���%������dpll3_m3x2_ck@d00�����������À��������������ti,hsdiv-gate-clock����������…���%��������Í�������������� ����������0��������l���&��������r���&������emu_core_alwon_ck�����������À��������������fixed-factor-clock�����������…���&�������������������&�����������l���c��������r���c������sys_altclk����������À��������������fixed-clock���������é������������l���/��������r���/������mcbsp_clks����������À��������������fixed-clock���������é������������l�����������r���������dpll3_m2_ck@d40���������À��������������ti,divider-clock�������������…�����������Í�����������ù�������������� @�����������������l�����������r���������core_ck���������À��������������fixed-factor-clock�����������…����������������������&�����������l���'��������r���'������dpll1_fck@940�����������À��������������ti,divider-clock�������������…���'��������Í�����������ù�������������� @�����������������l���(��������r���(������dpll1_ck@904������������À��������������ti,omap3-dpll-clock����������…������(����������� �� $�� @�� 4��������l�����������r���������dpll1_x2_ck���������À��������������fixed-factor-clock�����������…����������������������&�����������l���)��������r���)������dpll1_x2m2_ck@944�����������À��������������ti,divider-clock�������������…���)��������ù�������������� D�����������������l���=��������r���=������cm_96m_fck����������À��������������fixed-factor-clock�����������…���*�������������������&�����������l���+��������r���+������omap_96m_fck@d40������������À���������� ����ti,mux-clock�������������…���+�����������Í�������������� @��������l���F��������r���F������dpll4_m3_ck@e40���������À��������������ti,divider-clock�������������…�����������Í�����������ù��� �����������@�����������������l���,��������r���,������dpll4_m3x2_mul_ck�����������À��������������fixed-factor-clock�����������…���,�������������������&�����������l���-��������r���-������dpll4_m3x2_ck@d00�����������À��������������ti,hsdiv-gate-clock����������…���-��������Í�������������� ����������0��������l���.��������r���.������omap_54m_fck@d40������������À���������� ����ti,mux-clock�������������…���.���/��������Í�������������� @��������l���9��������r���9������cm_96m_d2_fck�����������À��������������fixed-factor-clock�����������…���+�������������������&�����������l���0��������r���0������omap_48m_fck@d40������������À���������� ����ti,mux-clock�������������…���0���/��������Í�������������� @��������l���1��������r���1������omap_12m_fck������������À��������������fixed-factor-clock�����������…���1�������������������&�����������l���H��������r���H������dpll4_m4_ck@e40���������À��������������ti,divider-clock�������������…�����������ù��� �����������@�����������������l���2��������r���2������dpll4_m4x2_mul_ck�����������À��������������ti,fixed-factor-clock������������…���2��������F�����������T������������a��������l���3��������r���3������dpll4_m4x2_ck@d00�����������À��������������ti,gate-clock������������…���3��������Í�������������� ����������0���������a��������l���Š��������r���Š������dpll4_m5_ck@f40���������À��������������ti,divider-clock�������������…�����������ù���?�����������@�����������������l���4��������r���4������dpll4_m5x2_mul_ck�����������À��������������ti,fixed-factor-clock������������…���4��������F�����������T������������a��������l���5��������r���5������dpll4_m5x2_ck@d00�����������À��������������ti,hsdiv-gate-clock����������…���5��������Í�������������� ����������0���������a��������l���k��������r���k������dpll4_m6_ck@1140������������À��������������ti,divider-clock�������������…�����������Í�����������ù���?�����������@�����������������l���6��������r���6������dpll4_m6x2_mul_ck�����������À��������������fixed-factor-clock�����������…���6�������������������&�����������l���7��������r���7������dpll4_m6x2_ck@d00�����������À��������������ti,hsdiv-gate-clock����������…���7��������Í�������������� ����������0��������l���8��������r���8������emu_per_alwon_ck������������À��������������fixed-factor-clock�����������…���8�������������������&�����������l���d��������r���d������clkout2_src_gate_ck@d70���������À���������� ����ti,composite-no-wait-gate-clock����������…���'��������Í�������������� p��������l���:��������r���:������clkout2_src_mux_ck@d70����������À��������������ti,composite-mux-clock�����������…���'������+���9����������� p��������l���;��������r���;������clkout2_src_ck����������À��������������ti,composite-clock�����������…���:���;��������l���<��������r���<������sys_clkout2@d70���������À��������������ti,divider-clock�������������…���<��������Í�����������ù���@����������� p���������t������mpu_ck����������À��������������fixed-factor-clock�����������…���=�������������������&�����������l���>��������r���>������arm_fck@924���������À��������������ti,divider-clock�������������…���>����������� $��������ù���������emu_mpu_alwon_ck������������À��������������fixed-factor-clock�����������…���>�������������������&�����������l���e��������r���e������l3_ick@a40����������À��������������ti,divider-clock�������������…���'��������ù�������������� @�����������������l���?��������r���?������l4_ick@a40����������À��������������ti,divider-clock�������������…���?��������Í�����������ù�������������� @�����������������l���@��������r���@������rm_ick@c40����������À��������������ti,divider-clock�������������…���@��������Í�����������ù��������������@���������������gpt10_gate_fck@a00����������À��������������ti,composite-gate-clock����������…�����������Í�������������� ���������l���B��������r���B������gpt10_mux_fck@a40�����������À��������������ti,composite-mux-clock�����������…���A�����������Í�������������� @��������l���C��������r���C������gpt10_fck�����������À��������������ti,composite-clock�����������…���B���C������gpt11_gate_fck@a00����������À��������������ti,composite-gate-clock����������…�����������Í�������������� ���������l���D��������r���D������gpt11_mux_fck@a40�����������À��������������ti,composite-mux-clock�����������…���A�����������Í�������������� @��������l���E��������r���E������gpt11_fck�����������À��������������ti,composite-clock�����������…���D���E������core_96m_fck������������À��������������fixed-factor-clock�����������…���F�������������������&�����������l�����������r���������mmchs2_fck@a00����������À��������������ti,wait-gate-clock�����������…�������������� ���������Í�����������l���¶��������r���¶������mmchs1_fck@a00����������À��������������ti,wait-gate-clock�����������…�������������� ���������Í�����������l���·��������r���·������i2c3_fck@a00������������À��������������ti,wait-gate-clock�����������…�������������� ���������Í�����������l���¸��������r���¸������i2c2_fck@a00������������À��������������ti,wait-gate-clock�����������…�������������� ���������Í�����������l���¹��������r���¹������i2c1_fck@a00������������À��������������ti,wait-gate-clock�����������…�������������� ���������Í�����������l���º��������r���º������mcbsp5_gate_fck@a00���������À��������������ti,composite-gate-clock����������…�����������Í��� ����������� ���������l�����������r���������mcbsp1_gate_fck@a00���������À��������������ti,composite-gate-clock����������…�����������Í��� ����������� ���������l��� ��������r��� ������core_48m_fck������������À��������������fixed-factor-clock�����������…���1�������������������&�����������l���G��������r���G������mcspi4_fck@a00����������À��������������ti,wait-gate-clock�����������…���G����������� ���������Í�����������l���»��������r���»������mcspi3_fck@a00����������À��������������ti,wait-gate-clock�����������…���G����������� ���������Í�����������l���¼��������r���¼������mcspi2_fck@a00����������À��������������ti,wait-gate-clock�����������…���G����������� ���������Í�����������l���½��������r���½������mcspi1_fck@a00����������À��������������ti,wait-gate-clock�����������…���G����������� ���������Í�����������l���¾��������r���¾������uart2_fck@a00�����������À��������������ti,wait-gate-clock�����������…���G����������� ���������Í�����������l���¿��������r���¿������uart1_fck@a00�����������À��������������ti,wait-gate-clock�����������…���G����������� ���������Í��� ��������l���À��������r���À������core_12m_fck������������À��������������fixed-factor-clock�����������…���H�������������������&�����������l���I��������r���I������hdq_fck@a00���������À��������������ti,wait-gate-clock�����������…���I����������� ���������Í�����������l���Á��������r���Á������core_l3_ick���������À��������������fixed-factor-clock�����������…���?�������������������&�����������l���J��������r���J������sdrc_ick@a10������������À��������������ti,wait-gate-clock�����������…���J����������� ��������Í�����������l���‹��������r���‹������gpmc_fck������������À��������������fixed-factor-clock�����������…���J�������������������&���������core_l4_ick���������À��������������fixed-factor-clock�����������…���@�������������������&�����������l���K��������r���K������mmchs2_ick@a10����������À��������������ti,omap3-interface-clock�������������…���K����������� ��������Í�����������l���Â��������r���Â������mmchs1_ick@a10����������À��������������ti,omap3-interface-clock�������������…���K����������� ��������Í�����������l���Ã��������r���Ã������hdq_ick@a10���������À��������������ti,omap3-interface-clock�������������…���K����������� ��������Í�����������l���Ä��������r���Ä������mcspi4_ick@a10����������À��������������ti,omap3-interface-clock�������������…���K����������� ��������Í�����������l���Å��������r���Å������mcspi3_ick@a10����������À��������������ti,omap3-interface-clock�������������…���K����������� ��������Í�����������l���Æ��������r���Æ������mcspi2_ick@a10����������À��������������ti,omap3-interface-clock�������������…���K����������� ��������Í�����������l���Ç��������r���Ç������mcspi1_ick@a10����������À��������������ti,omap3-interface-clock�������������…���K����������� ��������Í�����������l���È��������r���È������i2c3_ick@a10������������À��������������ti,omap3-interface-clock�������������…���K����������� ��������Í�����������l���É��������r���É������i2c2_ick@a10������������À��������������ti,omap3-interface-clock�������������…���K����������� ��������Í�����������l���Ê��������r���Ê������i2c1_ick@a10������������À��������������ti,omap3-interface-clock�������������…���K����������� ��������Í�����������l���Ë��������r���Ë������uart2_ick@a10�����������À��������������ti,omap3-interface-clock�������������…���K����������� ��������Í�����������l���Ì��������r���Ì������uart1_ick@a10�����������À��������������ti,omap3-interface-clock�������������…���K����������� ��������Í��� ��������l���Í��������r���Í������gpt11_ick@a10�����������À��������������ti,omap3-interface-clock�������������…���K����������� ��������Í�����������l���Î��������r���Î������gpt10_ick@a10�����������À��������������ti,omap3-interface-clock�������������…���K����������� ��������Í�����������l���Ï��������r���Ï������mcbsp5_ick@a10����������À��������������ti,omap3-interface-clock�������������…���K����������� ��������Í��� ��������l���Ð��������r���Ð������mcbsp1_ick@a10����������À��������������ti,omap3-interface-clock�������������…���K����������� ��������Í��� ��������l���Ñ��������r���Ñ������omapctrl_ick@a10������������À��������������ti,omap3-interface-clock�������������…���K����������� ��������Í�����������l���Ò��������r���Ò������dss_tv_fck@e00����������À��������������ti,gate-clock������������…���9��������������������Í�����������l���±��������r���±������dss_96m_fck@e00���������À��������������ti,gate-clock������������…���F��������������������Í�����������l���²��������r���²������dss2_alwon_fck@e00����������À��������������ti,gate-clock������������…�����������������������Í�����������l���³��������r���³������dummy_ck������������À��������������fixed-clock���������é����������gpt1_gate_fck@c00�����������À��������������ti,composite-gate-clock����������…�����������Í������������������������l���L��������r���L������gpt1_mux_fck@c40������������À��������������ti,composite-mux-clock�����������…���A��������������@��������l���M��������r���M������gpt1_fck������������À��������������ti,composite-clock�����������…���L���M������aes2_ick@a10������������À��������������ti,omap3-interface-clock�������������…���K��������Í�������������� ��������l���Ó��������r���Ó������wkup_32k_fck������������À��������������fixed-factor-clock�����������…���A�������������������&�����������l���N��������r���N������gpio1_dbck@c00����������À��������������ti,gate-clock������������…���N��������������������Í�����������l���¨��������r���¨������sha12_ick@a10�����������À��������������ti,omap3-interface-clock�������������…���K����������� ��������Í�����������l���Ô��������r���Ô������wdt2_fck@c00������������À��������������ti,wait-gate-clock�����������…���N��������������������Í�����������l���©��������r���©������wdt2_ick@c10������������À��������������ti,omap3-interface-clock�������������…���O�������������������Í�����������l���ª��������r���ª������wdt1_ick@c10������������À��������������ti,omap3-interface-clock�������������…���O�������������������Í�����������l���«��������r���«������gpio1_ick@c10�����������À��������������ti,omap3-interface-clock�������������…���O�������������������Í�����������l���¬��������r���¬������omap_32ksync_ick@c10������������À��������������ti,omap3-interface-clock�������������…���O�������������������Í�����������l�����������r���������gpt12_ick@c10�����������À��������������ti,omap3-interface-clock�������������…���O�������������������Í�����������l���®��������r���®������gpt1_ick@c10������������À��������������ti,omap3-interface-clock�������������…���O�������������������Í������������l���¯��������r���¯������per_96m_fck���������À��������������fixed-factor-clock�����������…���*�������������������&�����������l�����������r���������per_48m_fck���������À��������������fixed-factor-clock�����������…���1�������������������&�����������l���P��������r���P������uart3_fck@1000����������À��������������ti,wait-gate-clock�����������…���P��������������������Í�����������l�����������r���������gpt2_gate_fck@1000����������À��������������ti,composite-gate-clock����������…�����������Í�����������������������l���Q��������r���Q������gpt2_mux_fck@1040�����������À��������������ti,composite-mux-clock�����������…���A��������������@��������l���R��������r���R������gpt2_fck������������À��������������ti,composite-clock�����������…���Q���R������gpt3_gate_fck@1000����������À��������������ti,composite-gate-clock����������…�����������Í�����������������������l���S��������r���S������gpt3_mux_fck@1040�����������À��������������ti,composite-mux-clock�����������…���A�����������Í��������������@��������l���T��������r���T������gpt3_fck������������À��������������ti,composite-clock�����������…���S���T������gpt4_gate_fck@1000����������À��������������ti,composite-gate-clock����������…�����������Í�����������������������l���U��������r���U������gpt4_mux_fck@1040�����������À��������������ti,composite-mux-clock�����������…���A�����������Í��������������@��������l���V��������r���V������gpt4_fck������������À��������������ti,composite-clock�����������…���U���V������gpt5_gate_fck@1000����������À��������������ti,composite-gate-clock����������…�����������Í�����������������������l���W��������r���W������gpt5_mux_fck@1040�����������À��������������ti,composite-mux-clock�����������…���A�����������Í��������������@��������l���X��������r���X������gpt5_fck������������À��������������ti,composite-clock�����������…���W���X������gpt6_gate_fck@1000����������À��������������ti,composite-gate-clock����������…�����������Í�����������������������l���Y��������r���Y������gpt6_mux_fck@1040�����������À��������������ti,composite-mux-clock�����������…���A�����������Í��������������@��������l���Z��������r���Z������gpt6_fck������������À��������������ti,composite-clock�����������…���Y���Z������gpt7_gate_fck@1000����������À��������������ti,composite-gate-clock����������…�����������Í�����������������������l���[��������r���[������gpt7_mux_fck@1040�����������À��������������ti,composite-mux-clock�����������…���A�����������Í��������������@��������l���\��������r���\������gpt7_fck������������À��������������ti,composite-clock�����������…���[���\������gpt8_gate_fck@1000����������À��������������ti,composite-gate-clock����������…�����������Í��� ��������������������l���]��������r���]������gpt8_mux_fck@1040�����������À��������������ti,composite-mux-clock�����������…���A�����������Í��������������@��������l���^��������r���^������gpt8_fck������������À��������������ti,composite-clock�����������…���]���^������gpt9_gate_fck@1000����������À��������������ti,composite-gate-clock����������…�����������Í��� ��������������������l���_��������r���_������gpt9_mux_fck@1040�����������À��������������ti,composite-mux-clock�����������…���A�����������Í��������������@��������l���`��������r���`������gpt9_fck������������À��������������ti,composite-clock�����������…���_���`������per_32k_alwon_fck�����������À��������������fixed-factor-clock�����������…���A�������������������&�����������l���a��������r���a������gpio6_dbck@1000���������À��������������ti,gate-clock������������…���a��������������������Í�����������l���Ž��������r���Ž������gpio5_dbck@1000���������À��������������ti,gate-clock������������…���a��������������������Í�����������l�����������r���������gpio4_dbck@1000���������À��������������ti,gate-clock������������…���a��������������������Í�����������l�����������r���������gpio3_dbck@1000���������À��������������ti,gate-clock������������…���a��������������������Í�����������l���‘��������r���‘������gpio2_dbck@1000���������À��������������ti,gate-clock������������…���a��������������������Í��� ��������l���’��������r���’������wdt3_fck@1000�����������À��������������ti,wait-gate-clock�����������…���a��������������������Í�����������l���“��������r���“������per_l4_ick����������À��������������fixed-factor-clock�����������…���@�������������������&�����������l���b��������r���b������gpio6_ick@1010����������À��������������ti,omap3-interface-clock�������������…���b�������������������Í�����������l���”��������r���”������gpio5_ick@1010����������À��������������ti,omap3-interface-clock�������������…���b�������������������Í�����������l���•��������r���•������gpio4_ick@1010����������À��������������ti,omap3-interface-clock�������������…���b�������������������Í�����������l���–��������r���–������gpio3_ick@1010����������À��������������ti,omap3-interface-clock�������������…���b�������������������Í�����������l���—��������r���—������gpio2_ick@1010����������À��������������ti,omap3-interface-clock�������������…���b�������������������Í��� ��������l���˜��������r���˜������wdt3_ick@1010�����������À��������������ti,omap3-interface-clock�������������…���b�������������������Í�����������l���™��������r���™������uart3_ick@1010����������À��������������ti,omap3-interface-clock�������������…���b�������������������Í�����������l���š��������r���š������uart4_ick@1010����������À��������������ti,omap3-interface-clock�������������…���b�������������������Í�����������l���›��������r���›������gpt9_ick@1010�����������À��������������ti,omap3-interface-clock�������������…���b�������������������Í��� ��������l���œ��������r���œ������gpt8_ick@1010�����������À��������������ti,omap3-interface-clock�������������…���b�������������������Í��� ��������l�����������r���������gpt7_ick@1010�����������À��������������ti,omap3-interface-clock�������������…���b�������������������Í�����������l���ž��������r���ž������gpt6_ick@1010�����������À��������������ti,omap3-interface-clock�������������…���b�������������������Í�����������l���Ÿ��������r���Ÿ������gpt5_ick@1010�����������À��������������ti,omap3-interface-clock�������������…���b�������������������Í�����������l��� ��������r��� ������gpt4_ick@1010�����������À��������������ti,omap3-interface-clock�������������…���b�������������������Í�����������l���¡��������r���¡������gpt3_ick@1010�����������À��������������ti,omap3-interface-clock�������������…���b�������������������Í�����������l���¢��������r���¢������gpt2_ick@1010�����������À��������������ti,omap3-interface-clock�������������…���b�������������������Í�����������l���£��������r���£������mcbsp2_ick@1010���������À��������������ti,omap3-interface-clock�������������…���b�������������������Í������������l���¤��������r���¤������mcbsp3_ick@1010���������À��������������ti,omap3-interface-clock�������������…���b�������������������Í�����������l���¥��������r���¥������mcbsp4_ick@1010���������À��������������ti,omap3-interface-clock�������������…���b�������������������Í�����������l���¦��������r���¦������mcbsp2_gate_fck@1000������������À��������������ti,composite-gate-clock����������…�����������Í������������������������l��� ��������r��� ������mcbsp3_gate_fck@1000������������À��������������ti,composite-gate-clock����������…�����������Í�����������������������l�����������r���������mcbsp4_gate_fck@1000������������À��������������ti,composite-gate-clock����������…�����������Í�����������������������l�����������r���������emu_src_mux_ck@1140���������À���������� ����ti,mux-clock�������������…������c���d���e�����������@��������l���f��������r���f������emu_src_ck����������À��������������ti,clkdm-gate-clock����������…���f��������l���g��������r���g������pclk_fck@1140�����������À��������������ti,divider-clock�������������…���g��������Í�����������ù��������������@���������������pclkx2_fck@1140���������À��������������ti,divider-clock�������������…���g��������Í�����������ù��������������@���������������atclk_fck@1140����������À��������������ti,divider-clock�������������…���g��������Í�����������ù��������������@���������������traceclk_src_fck@1140�����������À���������� ����ti,mux-clock�������������…������c���d���e��������Í��������������@��������l���h��������r���h������traceclk_fck@1140�����������À��������������ti,divider-clock�������������…���h��������Í�����������ù��������������@���������������secure_32k_fck����������À��������������fixed-clock���������é��€���������l���i��������r���i������gpt12_fck�����������À��������������fixed-factor-clock�����������…���i�������������������&���������wdt1_fck������������À��������������fixed-factor-clock�����������…���i�������������������&���������security_l4_ick2������������À��������������fixed-factor-clock�����������…���@�������������������&�����������l���j��������r���j������aes1_ick@a14������������À��������������ti,omap3-interface-clock�������������…���j��������Í�������������� ������rng_ick@a14���������À��������������ti,omap3-interface-clock�������������…���j����������� ��������Í���������sha11_ick@a14�����������À��������������ti,omap3-interface-clock�������������…���j����������� ��������Í���������des1_ick@a14������������À��������������ti,omap3-interface-clock�������������…���j����������� ��������Í����������cam_mclk@f00������������À��������������ti,gate-clock������������…���k��������Í�������������������������a������cam_ick@f10���������À����������!����ti,omap3-no-wait-interface-clock�������������…���@�������������������Í������������l���Û��������r���Û������csi2_96m_fck@f00������������À��������������ti,gate-clock������������…�����������������������Í�����������l���Ü��������r���Ü������security_l3_ick���������À��������������fixed-factor-clock�����������…���?�������������������&�����������l���l��������r���l������pka_ick@a14���������À��������������ti,omap3-interface-clock�������������…���l����������� ��������Í���������icr_ick@a10���������À��������������ti,omap3-interface-clock�������������…���K����������� ��������Í���������des2_ick@a10������������À��������������ti,omap3-interface-clock�������������…���K����������� ��������Í���������mspro_ick@a10�����������À��������������ti,omap3-interface-clock�������������…���K����������� ��������Í���������mailboxes_ick@a10�����������À��������������ti,omap3-interface-clock�������������…���K����������� ��������Í���������ssi_l4_ick����������À��������������fixed-factor-clock�����������…���@�������������������&�����������l���s��������r���s������sr1_fck@c00���������À��������������ti,wait-gate-clock�����������…�����������������������Í���������sr2_fck@c00���������À��������������ti,wait-gate-clock�����������…�����������������������Í���������sr_l4_ick�����������À��������������fixed-factor-clock�����������…���@�������������������&���������dpll2_fck@40������������À��������������ti,divider-clock�������������…���'��������Í�����������ù���������������@�����������������l���m��������r���m������dpll2_ck@4����������À��������������ti,omap3-dpll-clock����������…������m���������������$���@���4���������Š���������œ���������¤��������l���n��������r���n������dpll2_m2_ck@44����������À��������������ti,divider-clock�������������…���n��������ù���������������D�����������������l���o��������r���o������iva2_ck@0�����������À��������������ti,wait-gate-clock�����������…���o���������������������Í������������l���Ý��������r���Ý������modem_fck@a00�����������À��������������ti,omap3-interface-clock�������������…�������������� ���������Í�����������l���Þ��������r���Þ������sad2d_ick@a10�����������À��������������ti,omap3-interface-clock�������������…���?����������� ��������Í�����������l���ß��������r���ß������mad2d_ick@a18�����������À��������������ti,omap3-interface-clock�������������…���?����������� ��������Í�����������l���à��������r���à������mspro_fck@a00�����������À��������������ti,wait-gate-clock�����������…�������������� ���������Í���������ssi_ssr_gate_fck_3430es2@a00������������À���������� ����ti,composite-no-wait-gate-clock����������…��� ��������Í��������������� ���������l���p��������r���p������ssi_ssr_div_fck_3430es2@a40���������À��������������ti,composite-divider-clock�����������…��� ��������Í�������������� @������$��¸��������������������������������������l���q��������r���q������ssi_ssr_fck_3430es2���������À��������������ti,composite-clock�����������…���p���q��������l���r��������r���r������ssi_sst_fck_3430es2���������À��������������fixed-factor-clock�����������…���r�������������������&�����������l����������r��������hsotgusb_ick_3430es2@a10������������À����������"����ti,omap3-hsotgusb-interface-clock������������…���J����������� ��������Í�����������l���Œ��������r���Œ������ssi_ick_3430es2@a10���������À��������������ti,omap3-ssi-interface-clock�������������…���s����������� ��������Í������������l����������r��������usim_gate_fck@c00�����������À��������������ti,composite-gate-clock����������…���F��������Í��� ��������������������l���~��������r���~������sys_d2_ck�����������À��������������fixed-factor-clock�����������…����������������������&�����������l���u��������r���u������omap_96m_d2_fck���������À��������������fixed-factor-clock�����������…���F�������������������&�����������l���v��������r���v������omap_96m_d4_fck���������À��������������fixed-factor-clock�����������…���F�������������������&�����������l���w��������r���w������omap_96m_d8_fck���������À��������������fixed-factor-clock�����������…���F�������������������&�����������l���x��������r���x������omap_96m_d10_fck������������À��������������fixed-factor-clock�����������…���F�������������������&��� ��������l���y��������r���y������dpll5_m2_d4_ck����������À��������������fixed-factor-clock�����������…���t�������������������&�����������l���z��������r���z������dpll5_m2_d8_ck����������À��������������fixed-factor-clock�����������…���t�������������������&�����������l���{��������r���{������dpll5_m2_d16_ck���������À��������������fixed-factor-clock�����������…���t�������������������&�����������l���|��������r���|������dpll5_m2_d20_ck���������À��������������fixed-factor-clock�����������…���t�������������������&�����������l���}��������r���}������usim_mux_fck@c40������������À��������������ti,composite-mux-clock��������(���…������u���v���w���x���y���z���{���|���}��������Í��������������@�����������������l�����������r���������usim_fck������������À��������������ti,composite-clock�����������…���~���������usim_ick@c10������������À��������������ti,omap3-interface-clock�������������…���O�������������������Í��� ��������l���°��������r���°������dpll5_ck@d04������������À��������������ti,omap3-dpll-clock����������…����������������� �� $�� L�� 4���������Š���������œ��������l���€��������r���€������dpll5_m2_ck@d50���������À��������������ti,divider-clock�������������…���€��������ù�������������� P�����������������l���t��������r���t������sgx_gate_fck@b00������������À��������������ti,composite-gate-clock����������…���'��������Í�����������������������l���ˆ��������r���ˆ������core_d3_ck����������À��������������fixed-factor-clock�����������…���'�������������������&�����������l�����������r���������core_d4_ck����������À��������������fixed-factor-clock�����������…���'�������������������&�����������l���‚��������r���‚������core_d6_ck����������À��������������fixed-factor-clock�����������…���'�������������������&�����������l���ƒ��������r���ƒ������omap_192m_alwon_fck���������À��������������fixed-factor-clock�����������…���#�������������������&�����������l���„��������r���„������core_d2_ck����������À��������������fixed-factor-clock�����������…���'�������������������&�����������l���…��������r���…������sgx_mux_fck@b40���������À��������������ti,composite-mux-clock�������� ���…������‚���ƒ���+���„���…���†���‡�����������@��������l���‰��������r���‰������sgx_fck���������À��������������ti,composite-clock�����������…���ˆ���‰������sgx_ick@b10���������À��������������ti,wait-gate-clock�����������…���?�������������������Í������������l���á��������r���á������cpefuse_fck@a08���������À��������������ti,gate-clock������������…�������������� ��������Í������������l���Õ��������r���Õ������ts_fck@a08����������À��������������ti,gate-clock������������…���A����������� ��������Í�����������l���Ö��������r���Ö������usbtll_fck@a08����������À��������������ti,wait-gate-clock�����������…���t����������� ��������Í�����������l���×��������r���×������usbtll_ick@a18����������À��������������ti,omap3-interface-clock�������������…���K����������� ��������Í�����������l���Ø��������r���Ø������mmchs3_ick@a10����������À��������������ti,omap3-interface-clock�������������…���K����������� ��������Í�����������l���Ù��������r���Ù������mmchs3_fck@a00����������À��������������ti,wait-gate-clock�����������…�������������� ���������Í�����������l���Ú��������r���Ú������dss1_alwon_fck_3430es2@e00����������À��������������ti,dss-gate-clock������������…���Š��������Í�������������������������a��������l���´��������r���´������dss_ick_3430es2@e10���������À��������������ti,omap3-dss-interface-clock�������������…���@�������������������Í������������l���µ��������r���µ������usbhost_120m_fck@1400�����������À��������������ti,gate-clock������������…���t��������������������Í�����������l���â��������r���â������usbhost_48m_fck@1400������������À��������������ti,dss-gate-clock������������…���1��������������������Í������������l���ã��������r���ã������usbhost_ick@1410������������À��������������ti,omap3-dss-interface-clock�������������…���@�������������������Í������������l���ä��������r���ä������uart4_fck@1000����������À��������������ti,wait-gate-clock�����������…���P��������������������Í�����������l���§��������r���§���������clockdomains�������core_l3_clkdm�������������ti,clockdomain�����������…���‹���Œ������dpll3_clkdm�����������ti,clockdomain�����������…���������dpll1_clkdm�����������ti,clockdomain�����������…���������per_clkdm�������������ti,clockdomain��������l���…������Ž���������‘���’���“���”���•���–���—���˜���™���š���›���œ������ž���Ÿ��� ���¡���¢���£���¤���¥���¦���§������emu_clkdm�������������ti,clockdomain�����������…���g������dpll4_clkdm�����������ti,clockdomain�����������…���������wkup_clkdm������������ti,clockdomain��������$���…���¨���©���ª���«���¬������®���¯���°������dss_clkdm�������������ti,clockdomain�����������…���±���²���³���´���µ������core_l4_clkdm�������������ti,clockdomain��������”���…���¶���·���¸���¹���º���»���¼���½���¾���¿���À���Á���Â���Ã���Ä���Å���Æ���Ç���È���É���Ê���Ë���Ì���Í���Î���Ï���Ð���Ñ���Ò���Ó���Ô���Õ���Ö���×���Ø���Ù���Ú������cam_clkdm�������������ti,clockdomain�����������…���Û���Ü������iva2_clkdm������������ti,clockdomain�����������…���Ý������dpll2_clkdm�����������ti,clockdomain�����������…���n������d2d_clkdm�������������ti,clockdomain�����������…���Þ���ß���à������dpll5_clkdm�����������ti,clockdomain�����������…���€������sgx_clkdm�������������ti,clockdomain�����������…���á������usbhost_clkdm�������������ti,clockdomain�����������…���â���ã���ä������������counter@48320000��������������ti,omap-counter32k�����������H2����� ���������Îcounter_32k�������interrupt-controller@48200000�������������ti,omap3-intc�������������ð���������ß������������H �������������l�����������r���������dma-controller@48056000�������"����ti,omap3630-sdma�ti,omap3430-sdma������������H`�������������Ã������ ��������������Ä�����������Ï��� ��������Ü���`��������l�����������r���������gpio@48310000�������������ti,omap3-gpio������������H1��������������Ã������������Îgpio1������������é���������û���������������������ð���������ß�����������l�� ��������r�� ������gpio@49050000�������������ti,omap3-gpio������������I��������������Ã������������Îgpio2������������û���������������������ð���������ß�����������l���ð��������r���ð������gpio@49052000�������������ti,omap3-gpio������������I �������������Ã������������Îgpio3������������û���������������������ð���������ß���������gpio@49054000�������������ti,omap3-gpio������������I@�������������Ã��� ���������Îgpio4������������û���������������������ð���������ß�����������l���í��������r���í������gpio@49056000�������������ti,omap3-gpio������������I`�������������Ã���!���������Îgpio5������������û���������������������ð���������ß���������gpio@49058000�������������ti,omap3-gpio������������I€�������������Ã���"���������Îgpio6������������û���������������������ð���������ß�����������l���ò��������r���ò������serial@4806a000�����������ti,omap3-uart������������H ��� ���������������H��������Ú������1������2��������ßtx�rx������������Îuart1�����������éÜl���������@default���������N���å������serial@4806c000�����������ti,omap3-uart������������HÀ������������������I��������Ú������3������4��������ßtx�rx������������Îuart2�����������éÜl���������@default���������N���æ������serial@49020000�����������ti,omap3-uart������������I�������������������J��������Ú������5������6��������ßtx�rx������������Îuart3�����������éÜl���������@default���������N���ç������i2c@48070000���������� ����ti,omap3-i2c�������������H�����€���������Ã���8��������Ú��������������������ßtx�rx������������������������+�������������Îi2c1������������é�'¬@���twl@48��������������H���������Ã�������������������������ti,twl4030������������ð���������ß�����������@default���������N���è���é���audio�������������ti,twl4030-audio������������+������codec�����������;������������power�������������ti,twl4030-power�������������O������rtc�����������ti,twl4030-rtc�����������Ã���������bci�����������ti,twl4030-bci�����������Ã��� �����������_���ê��������m�0Ô���������y���–������watchdog��������������ti,twl4030-wdt��������regulator-vaux1�����������ti,twl4030-vaux1�������������&% ��������¨�-ÆÀ������regulator-vaux2�����������ti,twl4030-vaux2�������������*¹€��������¨�*¹€���������„������regulator-vaux3�����������ti,twl4030-vaux3�������������&% ��������¨�&% ������regulator-vaux4�����������ti,twl4030-vaux4�������������*¹€��������¨�0°��������l���÷��������r���÷������regulator-vdd1������������ti,twl4030-vdd1���������� 'À��������¨� ��������l�����������r���������regulator-vdac������������ti,twl4030-vdac����������w@��������¨�w@��������l����������r��������regulator-vio�������������ti,twl4030-vio��������regulator-vintana1������������ti,twl4030-vintana1�������regulator-vintana2������������ti,twl4030-vintana2�������regulator-vintdig�������������ti,twl4030-vintdig��������regulator-vmmc1�����������ti,twl4030-vmmc1�������������:��������¨�0°��������l���ö��������r���ö������regulator-vmmc2�����������ti,twl4030-vmmc2�������������:��������¨�0°������regulator-vusb1v5�������������ti,twl4030-vusb1v5����������l���ë��������r���ë������regulator-vusb1v8�������������ti,twl4030-vusb1v8����������l���ì��������r���ì������regulator-vusb3v1�������������ti,twl4030-vusb3v1����������l���ê��������r���ê������regulator-vpll1�����������ti,twl4030-vpll1����������regulator-vpll2�����������ti,twl4030-vpll2�������������w@��������¨�w@��������l����������r��������regulator-vsim������������ti,twl4030-vsim����������*¹€��������¨�0°������gpio��������������ti,twl4030-gpio����������û���������������������ð���������ß�����������l����������r��������twl4030-usb�����������ti,twl4030-usb�����������Ã��� �����������˜���ë��������¦���ì��������´���ê��������Â�����������Ë������������l�����������r���������pwm�����������ti,twl4030-pwm����������Ö���������pwmled������������ti,twl4030-pwmled�����������Ö���������pwrbutton�������������ti,twl4030-pwrbutton�������������Ã���������keypad������������ti,twl4030-keypad������������Ã�����������á�����������ñ��������� ��disabled����������madc��������������ti,twl4030-madc����������Ã��������������������������i2c@48072000���������� ����ti,omap3-i2c�������������H ����€���������Ã���9��������Ú��������������������ßtx�rx������������������������+�������������Îi2c2������������é�€���bmp085@77��������� ����bosch,bmp085����������������w������������í���������Ã������������bma180@41��������� ����bosch,bma180����������������A��������@default������������î������������í���������Ã������������itg3200@68������������invensense,itg3200��������������h��������@default���������N���ï������������ð���������Ã������������tca6507@45������������ti,tca6507�����������������������+����������������E���������û�������������������l����������r�����red_aux@0�����������'gta04:red:aux����������������������green_aux@1���������'gta04:green:aux�������������������red_power@3���������'gta04:red:power���������������������-default-on��������green_power@4�����������'gta04:green:power���������������������wifi_reset@6��������������������������gpio�������������hmc5843@1e������������honeywell,hmc5883l����������������������@default���������N���ñ������������í���������Ã������������tsc2007@48������������ti,tsc2007��������������H������������ò���������Ã���������������C���ò���������������I��X������m24lr64@50�������� ����at,24c64����������������P���������i2c@48060000���������� ����ti,omap3-i2c�������������H�����€���������Ã���=��������Ú��������������������ßtx�rx������������������������+�������������Îi2c3������������é�† ������mailbox@48094000��������������ti,omap3-mailbox�������������Îmailbox����������H @�������������Ã�����������Y�����������e�����������w������dsp���������‰��������������������”��������������������spi@48098000��������������ti,omap2-mcspi�����������H €�������������Ã���A���������������������+�������������Îmcspi1����������Ÿ���������@��Ú������#������$������%������&������'������(������)������*������ ��ßtx0�rx0�tx1�rx1�tx2�rx2�tx3�rx3�������spi@4809a000��������������ti,omap2-mcspi�����������H �������������Ã���B���������������������+�������������Îmcspi2����������Ÿ��������� ��Ú������+������,������-������.��������ßtx0�rx0�tx1�rx1�������spi@480b8000��������������ti,omap2-mcspi�����������H€�������������Ã���[���������������������+�������������Îmcspi3����������Ÿ��������� ��Ú��������������������������������ßtx0�rx0�tx1�rx1�������spi@480ba000��������������ti,omap2-mcspi�����������H �������������Ã���0���������������������+�������������Îmcspi4����������Ÿ�����������Ú������F������G��������ßtx0�rx0�������1w@480b2000�����������ti,omap3-1w����������H �������������Ã���:���������Îhdq1w�����������@default���������N���ó������mmc@4809c000��������������ti,omap3-hsmmc�����������H À�������������Ã���S���������Îmmc1���������������������Ú������=������>��������ßtx�rx�����������º���ô��������@default���������N���õ��������Ç���ö��������Ó������������Ý������mmc@480b4000��������������ti,omap3-hsmmc�����������H@�������������Ã���V���������Îmmc2������������Ú������/������0��������ßtx�rx�����������Ç���÷��������Ó������������Ý���������î�����������ø������mmc@480ad000��������������ti,omap3-hsmmc�����������H Ð�������������Ã���^���������Îmmc3������������Ú������M������N��������ßtx�rx��������� ��disabled����������mmu@480bd400��������������������������ti,omap2-iommu�����������HÔ����€���������Ã������������Îmmu_isp��������������������l�� ��������r�� ������mmu@5d000000��������������������������ti,omap2-iommu�����������]������€���������Ã������������Îmmu_iva������� ��disabled����������wdt@48314000���������� ����ti,omap3-wdt�������������H1@����€������ ���Îwd_timer2���������mcbsp@48074000������������ti,omap3-mcbsp�����������H@����ÿ��������)mpu����������Ã������;���<������ ��3common�tx�rx������������C���€���������Îmcbsp1����������Ú������������ ��������ßtx�rx������������…���ù���������Œfck������� ��disabled����������mcbsp@49022000������������ti,omap3-mcbsp�����������I ����ÿI€����ÿ������ ��)mpu�sidetone�������������Ã������>���?�����������3common�tx�rx�sidetone�����������C������������Îmcbsp2�mcbsp2_sidetone����������Ú������!������"��������ßtx�rx������������…���ú���¤���������Œfck�ick���������okay������������l����������r��������mcbsp@49024000������������ti,omap3-mcbsp�����������I@����ÿI ����ÿ������ ��)mpu�sidetone�������������Ã������Y���Z�����������3common�tx�rx�sidetone�����������C���€���������Îmcbsp3�mcbsp3_sidetone����������Ú��������������������ßtx�rx������������…���û���¥���������Œfck�ick������� ��disabled����������mcbsp@49026000������������ti,omap3-mcbsp�����������I`����ÿ��������)mpu����������Ã������6���7������ ��3common�tx�rx������������C���€���������Îmcbsp4����������Ú��������������������ßtx�rx������������…���ü���������Œfck���������okay������������l����������r��������mcbsp@48096000������������ti,omap3-mcbsp�����������H `����ÿ��������)mpu����������Ã������Q���R������ ��3common�tx�rx������������C���€���������Îmcbsp5����������Ú��������������������ßtx�rx������������…���ý���������Œfck������� ��disabled����������sham@480c3000�������������ti,omap3-sham������������Îsham�������������H0����d���������Ã���1��������Ú������E��������ßrx��������smartreflex@480cb000��������������ti,omap3-smartreflex-core������������Îsmartreflex_core�������������H°�������������Ã���������smartreflex@480c9000��������������ti,omap3-smartreflex-iva�������������Îsmartreflex_mpu_iva����������H�������������Ã���������timer@48318000������������ti,omap3430-timer������������H1€�������������Ã���%���������Îtimer1�����������R������timer@49032000������������ti,omap3430-timer������������I �������������Ã���&���������Îtimer2��������timer@49034000������������ti,omap3430-timer������������I@�������������Ã���'���������Îtimer3��������timer@49036000������������ti,omap3430-timer������������I`�������������Ã���(���������Îtimer4��������timer@49038000������������ti,omap3430-timer������������I€�������������Ã���)���������Îtimer5�����������a������timer@4903a000������������ti,omap3430-timer������������I �������������Ã���*���������Îtimer6�����������a������timer@4903c000������������ti,omap3430-timer������������IÀ�������������Ã���+���������Îtimer7�����������a������timer@4903e000������������ti,omap3430-timer������������Ià�������������Ã���,���������Îtimer8�����������n���������a������timer@49040000������������ti,omap3430-timer������������I��������������Ã���-���������Îtimer9�����������n������timer@48086000������������ti,omap3430-timer������������H`�������������Ã���.���������Îtimer10����������n������timer@48088000������������ti,omap3430-timer������������H€�������������Ã���/���������Îtimer11����������n��������l����������r��������timer@48304000������������ti,omap3430-timer������������H0@�������������Ã���_���������Îtimer12����������R���������{������usbhstll@48062000��������� ����ti,usbhs-tll�������������H �������������Ã���N���������Îusb_tll_hs��������usbhshost@48064000������������ti,usbhs-host������������H@�������������Îusb_host_hs����������������������+�������������Ø������ ��‹ehci-phy�������ohci@48064400�������������ti,ohci-omap3������������HD�������������������������Ã���L������ehci@48064800��������� ����ti,ehci-omap�������������HH�������������������������Ã���M��������–�������þ���������gpmc@6e000000�������������ti,omap3430-gpmc�������������Îgpmc�������������n�����Ð���������Ã�����������Ú��������������ßrxtx������������›�����������§������������������������+�������������ð���������ß������������û��������������������Ø��������0��������������l���ÿ��������r���ÿ���nand@0,0��������������ti,omap2-nand�����������������������������������ÿ���������Ã�����������������������¹�����������Èbch8������������Ø������������é������������÷���,�������� ���,�������������������*���"��������=���,��������P���(��������_���6��������n���@��������}���R��������Ž���R��������Ÿ���(��������±������������É������������������������+������x-loader@0�������� ��'X-Loader��������������������������bootloaders@80000�����������'U-Boot�����������������������bootloaders_env@260000����������'U-Boot Env������������&�����������kernel@280000�����������'Kernel������������(���@��������filesystem@680000�����������'File System�����������h��˜��������������usb_otg_hs@480ab000�����������ti,omap3-musb������������H °�������������Ã���\���]��������3mc�dma�����������Îusb_otg_hs����������Û�����������æ�����������î�����������÷�����������������������–��������� ��usb2-phy������������Æ��������������2������dss@48050000���������� ����ti,omap3-dss�������������H�������������okay���������� ���Îdss_core�������������…���´���������Œfck����������������������+�������������Ø��������@default���������N���������������dispc@48050400������������ti,omap3-dispc�����������H�������������Ã��������� ���Îdss_dispc������������…���´���������Œfck�������encoder@4804fc00���������� ����ti,omap3-dsi�������������Hü����Hþ����@Hÿ���� ��������)proto�phy�pll������������Ã��������� ��disabled���������� ���Îdss_dsi1�������������…���´���³���������Œfck�sys_clk�������encoder@48050800��������������ti,omap3-rfbi������������H���������� ��disabled���������� ���Îdss_rfbi�������������…���´���µ���������Œfck�ick�������encoder@48050c00��������������ti,omap3-venc������������H������������okay���������� ���Îdss_venc�������������…���±���²���������Œfck�tv_dac_clk����������.�����port�������endpoint������������:����������J������������V��������l����������r��������������port�������endpoint������������:����������i�����������l����������r��������������ssi-controller@48058000������� ����ti,omap3-ssi�������������Îssi���������ok�����������H€����H������������)sys�gdd����������Ã���G��������3gdd_mpu����������������������+�������������Ø���������…���r���������� ���Œssi_ssr_fck�ssi_sst_fck�ssi_ick����ssi-port@4805a000�������������ti,omap3-ssi-port������������H ����H¨������������)tx�rx������������������������Ã���C���D������ssi-port@4805b000�������������ti,omap3-ssi-port������������H°����H¸������������)tx�rx������������������������Ã���E���F���������serial@49042000�����������ti,omap3-uart������������I �������������Ã���P��������Ú������Q������R��������ßtx�rx������������Îuart4�����������éÜl�������regulator-abb-mpu��������� ����ti,abb-v1�����������abb_mpu_iva�����������������������+�������������H0rð���H0h�����������)base-address�int-address������������t������������…����������������������ž���������`��®�s���������������������O€���������������������7È���������������������û�������������������������pinmux@480025a0������� ����ti,omap3-padconf�pinctrl-single����������H�% ���\���������������������+�������������ß�������������ð�������������������#��ÿ��������@default���������N�����pinmux_hsusb2_2_pins����������0��X���P������R������T�����V�����X�����Z����������l����������r��������spi_gpio_pinmux������� ��X���8������F������H������D����������l����������r�����������isp@480bc000���������� ����ti,omap3-isp�������������HÀ���üHØ�������������Ã�����������º�� ��������z�����ð��������Á�����������À������ports������������������������+�������������bandgap@48002524�������������H�%$�������������ti,omap36xx-bandgap���������Í�������������memory@80000000����������umemory�����������€��� ���������gpio-keys��������� ����gpio-keys������aux-button����������'aux���������ã���©��������C�� ����������������î���������sound�������������ti,omap-twl4030���������ügta04������������������������������������sound_telephony�����������simple-audio-card�����������GTA04 voice���������6�� ��������X�� ��������wi2s����simple-audio-card,cpu�������������������simple-audio-card,codec�������������������l�� ��������r�� ���������gsm_codec�������������option,gtm601�����������š������������l����������r��������spi_lcd������� ����spi-gpio�������������������������+������������@default���������N����������«�� ���������������´�� ���������������¾�� ���������������È�� ���������������Ñ������td028ttec1@0��������������toppoly,td028ttec1�����������������������á�† ���������ó���������ü��������'lcd����port�������endpoint������������:����������l����������r�����������������backlight�������������pwm-backlight����������� �������·����������� �� backlight���������,�� ����������������(���2���<���F���P���Z���d�������� &��� ��������@default���������N��������dmtimer-pwm�����������ti,omap-dmtimer-pwm��������� ?����������Ö�����������l����������r��������hsusb2_phy������������usb-nop-xceiv����������� I���ò��������������l���þ��������r���þ������connector�������������svideo-connector������������'tv�����port�������endpoint������������:����������l����������r��������������opa362�������� ����ti,opa362����������� U�� ����������ports������������������������+�������port@0������������������endpoint������������:����������l����������r�����������port@1�����������������endpoint������������:����������l����������r�����������������wifi_pwrseq�����������mmc-pwrseq-simple����������� I�����������������l���ø��������r���ø��������� compatible�interrupt-parent�#address-cells�#size-cells�model�i2c0�i2c1�i2c2�serial0�serial1�serial2�serial3�display0�device_type�reg�clocks�clock-names�clock-latency�operating-points�cpu0-supply�interrupts�ti,hwmods�ranges�#interrupt-cells�interrupt-controller�pinctrl-single,register-width�pinctrl-single,function-mask�pinctrl-names�pinctrl-0�pinctrl-single,pins�linux,phandle�syscon�regulator-name�regulator-min-microvolt�regulator-max-microvolt�#clock-cells�ti,bit-shift�dmas�dma-names�clock-frequency�ti,max-div�ti,index-starts-at-one�clock-mult�clock-div�ti,set-bit-to-disable�ti,clock-mult�ti,clock-div�ti,set-rate-parent�ti,index-power-of-two�ti,low-power-stop�ti,lock�ti,low-power-bypass�ti,dividers�#dma-cells�dma-channels�dma-requests�ti,gpio-always-on�gpio-controller�#gpio-cells�interrupts-extended�ti,enable-vibra�ti,ramp_delay_value�ti,use_poweroff�bci3v1-supply�ti,bb-uvolt�ti,bb-uamp�regulator-always-on�usb1v5-supply�usb1v8-supply�usb3v1-supply�usb_mode�#phy-cells�#pwm-cells�keypad,num-rows�keypad,num-columns�status�#io-channel-cells�pintcrl-0�label�linux,default-trigger�gpios�ti,x-plate-ohms�#mbox-cells�ti,mbox-num-users�ti,mbox-num-fifos�ti,mbox-tx�ti,mbox-rx�ti,spi-num-cs�ti,dual-volt�pbias-supply�vmmc-supply�bus-width�ti,non-removable�cap-power-off-card�mmc-pwrseq�#iommu-cells�ti,#tlb-entries�reg-names�interrupt-names�ti,buffer-size�ti,timer-alwon�ti,timer-dsp�ti,timer-pwm�ti,timer-secure�port2-mode�phys�gpmc,num-cs�gpmc,num-waitpins�nand-bus-width�ti,nand-ecc-opt�gpmc,sync-clk-ps�gpmc,cs-on-ns�gpmc,cs-rd-off-ns�gpmc,cs-wr-off-ns�gpmc,adv-on-ns�gpmc,adv-rd-off-ns�gpmc,adv-wr-off-ns�gpmc,we-off-ns�gpmc,oe-off-ns�gpmc,access-ns�gpmc,rd-cycle-ns�gpmc,wr-cycle-ns�gpmc,wr-access-ns�gpmc,wr-data-mux-bus-ns�gpmc,device-width�multipoint�num-eps�ram-bits�interface-type�usb-phy�phy-names�power�vdds_dsi-supply�vdda-supply�remote-endpoint�ti,channels�ti,invert-polarity�data-lines�ti,tranxdone-status-mask�ti,settling-time�ti,clock-cycles�ti,abb_info�iommus�ti,phy-type�#thermal-sensor-cells�linux,code�wakeup-source�ti,model�ti,mcbsp�ti,jack-det-gpio�simple-audio-card,name�simple-audio-card,bitclock-master�simple-audio-card,frame-master�simple-audio-card,format�sound-dai�#sound-dai-cells�gpio-sck�gpio-miso�gpio-mosi�cs-gpios�num-chipselects�spi-max-frequency�spi-cpol�spi-cpha�pwms�pwm-names�brightness-levels�default-brightness-level�ti,timers�reset-gpios�enable-gpios�