Ð þí��á���8��Øl���(������������ ��Ø4�����������������������������$����ti,omap4-panda�ti,omap4430�ti,omap4����������������������������������+������������7TI OMAP4 PandaBoard����chosen��������aliases����������=/ocp/i2c@48070000������������B/ocp/i2c@48072000������������G/ocp/i2c@48060000������������L/ocp/i2c@48350000������������Q/ocp/serial@4806a000�������������Y/ocp/serial@4806c000�������������a/ocp/serial@48020000�������������i/ocp/serial@4806e000�������������q/connector0����������z/connector1�������cpus�������������������������+�������cpu@0�������������arm,cortex-a9������������ƒcpu���������������������� �������������¤������������«cpu����������·�“à������ ���Å�“à�£è� 'À�O€�5��è�a€�û���������Ö�������������è������������ú����������� ���¦�����������¦������cpu@1�������������arm,cortex-a9������������ƒcpu���������������������� ������������interrupt-controller@48241000�������������arm,cortex-a9-gic��������������������,������������ H$����H$������������������������ ��������������������l2-cache-controller@48242000��������������arm,pl310-cache���������� H$ �������������=��������K����������� ��������������������local-timer@48240600��������������arm,cortex-a9-twd-timer����������¤������������ H$���� ��������W������ ��������������������interrupt-controller@48281000�������������ti,omap4-wugen-mpu�������������������,������������ H(������������������������ ��������������������soc�����������ti,omap-infra������mpu������� ����ti,omap4-mpu������������bmpu���������l���������dsp������� ����ti,omap3-c64������������bdsp�������iva������� ����ti,ivahd������������biva����������ocp�����������ti,omap4-l3-noc�simple-bus�����������������������+������������q��������bl3_main_1�l3_main_2�l3_main_3������������ D������D€���� �E��������������W������� ���������� ������l4@4a000000�����������ti,omap4-l4-cfg�simple-bus�����������������������+�����������q����J���������cm1@4000���������� ����ti,omap4-cm1������������� ��@��� ����clocks�����������������������+�������extalt_clkin_ck���������x��������������fixed-clock���������…„DÀ�������� ���:�����������:������pad_clks_src_ck���������x��������������fixed-clock���������…�·��������� ��������������������pad_clks_ck@108���������x��������������ti,gate-clock������������¤�����������•������������ ���������� ���&�����������&������pad_slimbus_core_clks_ck������������x��������������fixed-clock���������…�·��������� ���F�����������F������secure_32k_clk_src_ck�����������x��������������fixed-clock���������…��€�������slimbus_src_clk���������x��������������fixed-clock���������…�·��������� ��������������������slimbus_clk@108���������x��������������ti,gate-clock������������¤�����������•��� ��������� ���������� ���'�����������'������sys_32k_ck����������x��������������fixed-clock���������…��€��������� ���,�����������,������virt_12000000_ck������������x��������������fixed-clock���������…�·��������� ���X�����������X������virt_13000000_ck������������x��������������fixed-clock���������…�Æ]@�������� ���Y�����������Y������virt_16800000_ck������������x��������������fixed-clock���������…�Y��������� ���Z�����������Z������virt_19200000_ck������������x��������������fixed-clock���������…$ø��������� ���[�����������[������virt_26000000_ck������������x��������������fixed-clock���������…Œº€�������� ���\�����������\������virt_27000000_ck������������x��������������fixed-clock���������…›üÀ�������� ���]�����������]������virt_38400000_ck������������x��������������fixed-clock���������…Ið��������� ���^�����������^������tie_low_clock_ck������������x��������������fixed-clock���������…������������ ���b�����������b������utmi_phy_clkout_ck����������x��������������fixed-clock���������…“‡��������� ���M�����������M������xclk60mhsp1_ck����������x��������������fixed-clock���������…“‡��������� ���I�����������I������xclk60mhsp2_ck����������x��������������fixed-clock���������…“‡��������� ���K�����������K������xclk60motg_ck�����������x��������������fixed-clock���������…“‡��������� ���N�����������N������dpll_abe_ck@1e0���������x��������������ti,omap4-dpll-m4xen-clock������������¤��� ��� ��������� ��à��ä��ì��è�������� ��������������������dpll_abe_x2_ck@1f0����������x��������������ti,omap4-dpll-x2-clock�����������¤������������ ��ð�������� ��������������������dpll_abe_m2x2_ck@1f0������������x��������������ti,divider-clock�������������¤�����������¢����������������������� ��ð���������¿���������Ö�������� ��� ����������� ������abe_24m_fclk������������x��������������fixed-factor-clock�����������¤��� ��������í�����������ø����������� ���"�����������"������abe_clk@108���������x��������������ti,divider-clock�������������¤��� ��������¢������������ ������������������� ��������������������aess_fclk@528�����������x��������������ti,divider-clock�������������¤�����������•�����������¢������������ ��(�������� ��� ����������� ������dpll_abe_m3x2_ck@1f4������������x��������������ti,divider-clock�������������¤�����������¢����������������������� ��ô���������¿���������Ö�������� ��������������������core_hsd_byp_clk_mux_ck@12c���������x���������� ����ti,mux-clock�������������¤��������������•������������ ��,�������� ��������������������dpll_core_ck@120������������x��������������ti,omap4-dpll-core-clock�������������¤��������������� �� ��$��,��(�������� ��������������������dpll_core_x2_ck���������x��������������ti,omap4-dpll-x2-clock�����������¤����������� ��������������������dpll_core_m6x2_ck@140�����������x��������������ti,divider-clock�������������¤�����������¢����������������������� ��@���������¿���������Ö�������� ���a�����������a������dpll_core_m2_ck@130���������x��������������ti,divider-clock�������������¤�����������¢����������������������� ��0���������¿���������Ö�������� ��������������������ddrphy_ck�����������x��������������fixed-factor-clock�����������¤�����������í�����������ø���������dpll_core_m5x2_ck@13c�����������x��������������ti,divider-clock�������������¤�����������¢����������������������� ��<���������¿���������Ö�������� ��������������������div_core_ck@100���������x��������������ti,divider-clock�������������¤������������ �����������¢����������� ��������������������div_iva_hs_clk@1dc����������x��������������ti,divider-clock�������������¤�����������¢������������ ��Ü����������������� ��������������������div_mpu_hs_clk@19c����������x��������������ti,divider-clock�������������¤�����������¢������������ ��œ����������������� ��������������������dpll_core_m4x2_ck@138�����������x��������������ti,divider-clock�������������¤�����������¢����������������������� ��8���������¿���������Ö�������� ��������������������dll_clk_div_ck����������x��������������fixed-factor-clock�����������¤�����������í�����������ø���������dpll_abe_m2_ck@1f0����������x��������������ti,divider-clock�������������¤�����������¢������������ ��ð���������¿�������� ���!�����������!������dpll_core_m3x2_gate_ck@134����������x���������� ����ti,composite-no-wait-gate-clock����������¤�����������•������������ ��4�������� ��������������������dpll_core_m3x2_div_ck@134�����������x��������������ti,composite-divider-clock�����������¤�����������¢������������ ��4���������¿�������� ��������������������dpll_core_m3x2_ck�����������x��������������ti,composite-clock�����������¤�������������� ���g�����������g������dpll_core_m7x2_ck@144�����������x��������������ti,divider-clock�������������¤�����������¢����������������������� ��D���������¿���������Ö�������� ���=�����������=������iva_hsd_byp_clk_mux_ck@1ac����������x���������� ����ti,mux-clock�������������¤��������������•������������ ��¬�������� ��������������������dpll_iva_ck@1a0���������x��������������ti,omap4-dpll-clock����������¤��������������� �� ��¤��¬��¨�������� ��������������������dpll_iva_x2_ck����������x��������������ti,omap4-dpll-x2-clock�����������¤����������� ��������������������dpll_iva_m4x2_ck@1b8������������x��������������ti,divider-clock�������������¤�����������¢����������������������� ��¸���������¿���������Ö������dpll_iva_m5x2_ck@1bc������������x��������������ti,divider-clock�������������¤�����������¢����������������������� ��¼���������¿���������Ö������dpll_mpu_ck@160���������x��������������ti,omap4-dpll-clock����������¤��������������� ��`��d��l��h�������� ��������������������dpll_mpu_m2_ck@170����������x��������������ti,divider-clock�������������¤�����������¢����������������������� ��p���������¿���������Ö������per_hs_clk_div_ck�����������x��������������fixed-factor-clock�����������¤�����������í�����������ø����������� ���-�����������-������usb_hs_clk_div_ck�����������x��������������fixed-factor-clock�����������¤�����������í�����������ø����������� ���3�����������3������l3_div_ck@100�����������x��������������ti,divider-clock�������������¤�����������•�����������¢������������ ����������� ��������������������l4_div_ck@100�����������x��������������ti,divider-clock�������������¤�����������•�����������¢������������ ����������� ���P�����������P������lp_clk_div_ck�����������x��������������fixed-factor-clock�����������¤��� ��������í�����������ø����������� ���_�����������_������mpu_periphclk�����������x��������������fixed-factor-clock�����������¤�����������í�����������ø����������� ��������������������ocp_abe_iclk@528������������x��������������ti,divider-clock�������������¤��� ��������•������������ ��(��������������������per_abe_24m_fclk������������x��������������fixed-factor-clock�����������¤���!��������í�����������ø����������� ���D�����������D������dmic_sync_mux_ck@538������������x���������� ����ti,mux-clock�������������¤���"���#���$��������•������������ ��8�������� ���%�����������%������func_dmic_abe_gfclk@538���������x���������� ����ti,mux-clock�������������¤���%���&���'��������•������������ ��8������mcasp_sync_mux_ck@540�����������x���������� ����ti,mux-clock�������������¤���"���#���$��������•������������ ��@�������� ���(�����������(������func_mcasp_abe_gfclk@540������������x���������� ����ti,mux-clock�������������¤���(���&���'��������•������������ ��@������mcbsp1_sync_mux_ck@548����������x���������� ����ti,mux-clock�������������¤���"���#���$��������•������������ ��H�������� ���)�����������)������func_mcbsp1_gfclk@548�����������x���������� ����ti,mux-clock�������������¤���)���&���'��������•������������ ��H������mcbsp2_sync_mux_ck@550����������x���������� ����ti,mux-clock�������������¤���"���#���$��������•������������ ��P�������� ���*�����������*������func_mcbsp2_gfclk@550�����������x���������� ����ti,mux-clock�������������¤���*���&���'��������•������������ ��P������mcbsp3_sync_mux_ck@558����������x���������� ����ti,mux-clock�������������¤���"���#���$��������•������������ ��X�������� ���+�����������+������func_mcbsp3_gfclk@558�����������x���������� ����ti,mux-clock�������������¤���+���&���'��������•������������ ��X������slimbus1_fclk_1@560���������x��������������ti,gate-clock������������¤���$��������•��� ��������� ��`������slimbus1_fclk_0@560���������x��������������ti,gate-clock������������¤���"��������•������������ ��`������slimbus1_fclk_2@560���������x��������������ti,gate-clock������������¤���&��������•��� ��������� ��`������slimbus1_slimbus_clk@560������������x��������������ti,gate-clock������������¤���'��������•������������ ��`������timer5_sync_mux@568���������x���������� ����ti,mux-clock�������������¤���#���,��������•������������ ��h������timer6_sync_mux@570���������x���������� ����ti,mux-clock�������������¤���#���,��������•������������ ��p������timer7_sync_mux@578���������x���������� ����ti,mux-clock�������������¤���#���,��������•������������ ��x������timer8_sync_mux@580���������x���������� ����ti,mux-clock�������������¤���#���,��������•������������ ��€������dummy_ck������������x��������������fixed-clock���������…�������������clockdomains�������������cm2@8000���������� ����ti,omap4-cm2������������� ��€���0����clocks�����������������������+�������per_hsd_byp_clk_mux_ck@14c����������x���������� ����ti,mux-clock�������������¤������-��������•������������ ��L�������� ���.�����������.������dpll_per_ck@140���������x��������������ti,omap4-dpll-clock����������¤������.��������� ��@��D��L��H�������� ���/�����������/������dpll_per_m2_ck@150����������x��������������ti,divider-clock�������������¤���/��������¢������������ ��P���������¿�������� ���7�����������7������dpll_per_x2_ck@150����������x��������������ti,omap4-dpll-x2-clock�����������¤���/��������� ��P�������� ���0�����������0������dpll_per_m2x2_ck@150������������x��������������ti,divider-clock�������������¤���0��������¢����������������������� ��P���������¿���������Ö�������� ���6�����������6������dpll_per_m3x2_gate_ck@154�����������x���������� ����ti,composite-no-wait-gate-clock����������¤���0��������•������������ ��T�������� ���1�����������1������dpll_per_m3x2_div_ck@154������������x��������������ti,composite-divider-clock�����������¤���0��������¢������������ ��T���������¿�������� ���2�����������2������dpll_per_m3x2_ck������������x��������������ti,composite-clock�����������¤���1���2�������� ���h�����������h������dpll_per_m4x2_ck@158������������x��������������ti,divider-clock�������������¤���0��������¢����������������������� ��X���������¿���������Ö�������� ���8�����������8������dpll_per_m5x2_ck@15c������������x��������������ti,divider-clock�������������¤���0��������¢����������������������� ��\���������¿���������Ö�������� ���;�����������;������dpll_per_m6x2_ck@160������������x��������������ti,divider-clock�������������¤���0��������¢����������������������� ��`���������¿���������Ö�������� ���5�����������5������dpll_per_m7x2_ck@164������������x��������������ti,divider-clock�������������¤���0��������¢����������������������� ��d���������¿���������Ö�������� ���>�����������>������dpll_usb_ck@180���������x��������������ti,omap4-dpll-j-type-clock�����������¤������3��������� ��€��„��Œ��ˆ�������� ���4�����������4������dpll_usb_clkdcoldo_ck@1b4�����������x��������������ti,fixed-factor-clock������������¤���4��������$����������������������� ��´��������1������������Ö������dpll_usb_m2_ck@190����������x��������������ti,divider-clock�������������¤���4��������¢����������������������� �����������¿���������Ö�������� ���9�����������9������ducati_clk_mux_ck@100�����������x���������� ����ti,mux-clock�������������¤������5��������� ���������func_12m_fclk�����������x��������������fixed-factor-clock�����������¤���6��������í�����������ø���������func_24m_clk������������x��������������fixed-factor-clock�����������¤���7��������í�����������ø����������� ���$�����������$������func_24mc_fclk����������x��������������fixed-factor-clock�����������¤���6��������í�����������ø����������� ���E�����������E������func_48m_fclk@108�����������x��������������ti,divider-clock�������������¤���6��������� ������������������������ ���C�����������C������func_48mc_fclk����������x��������������fixed-factor-clock�����������¤���6��������í�����������ø����������� ���<�����������<������func_64m_fclk@108�����������x��������������ti,divider-clock�������������¤���8��������� ������������������������ ���B�����������B������func_96m_fclk@108�����������x��������������ti,divider-clock�������������¤���6��������� ������������������������ ���?�����������?������init_60m_fclk@104�����������x��������������ti,divider-clock�������������¤���9��������� ������������������������ ���H�����������H������per_abe_nc_fclk@108���������x��������������ti,divider-clock�������������¤���!��������� ����������¢����������� ���@�����������@������aes1_fck@15a0�����������x��������������ti,gate-clock������������¤�����������•������������ �� ������aes2_fck@15a8�����������x��������������ti,gate-clock������������¤�����������•������������ ��¨������dss_sys_clk@1120������������x��������������ti,gate-clock������������¤���#��������•��� ��������� �� �������� ���ž�����������ž������dss_tv_clk@1120���������x��������������ti,gate-clock������������¤���:��������•������������ �� �������� ��������������������dss_dss_clk@1120������������x��������������ti,gate-clock������������¤���;��������•������������ �� ���������?�������� ���œ�����������œ������dss_48mhz_clk@1120����������x��������������ti,gate-clock������������¤���<��������•��� ��������� �� �������� ��� ����������� ������fdif_fck@1028�����������x��������������ti,divider-clock�������������¤���8��������•�����������¢������������ ��(���������������gpio2_dbclk@1460������������x��������������ti,gate-clock������������¤���,��������•������������ ��`������gpio3_dbclk@1468������������x��������������ti,gate-clock������������¤���,��������•������������ ��h������gpio4_dbclk@1470������������x��������������ti,gate-clock������������¤���,��������•������������ ��p������gpio5_dbclk@1478������������x��������������ti,gate-clock������������¤���,��������•������������ ��x������gpio6_dbclk@1480������������x��������������ti,gate-clock������������¤���,��������•������������ ��€������sgx_clk_mux@1220������������x���������� ����ti,mux-clock�������������¤���=���>��������•������������ �� ������hsi_fck@1338������������x��������������ti,divider-clock�������������¤���6��������•�����������¢������������ ��8���������������iss_ctrlclk@1020������������x��������������ti,gate-clock������������¤���?��������•������������ �� ������mcbsp4_sync_mux_ck@14e0���������x���������� ����ti,mux-clock�������������¤���?���@��������•������������ ��à�������� ���A�����������A������per_mcbsp4_gfclk@14e0�����������x���������� ����ti,mux-clock�������������¤���A���&��������•������������ ��à������hsmmc1_fclk@1328������������x���������� ����ti,mux-clock�������������¤���B���?��������•������������ ��(������hsmmc2_fclk@1330������������x���������� ����ti,mux-clock�������������¤���B���?��������•������������ ��0������ocp2scp_usb_phy_phy_48m@13e0������������x��������������ti,gate-clock������������¤���C��������•������������ ��à������sha2md5_fck@15c8������������x��������������ti,gate-clock������������¤�����������•������������ ��È������slimbus2_fclk_1@1538������������x��������������ti,gate-clock������������¤���D��������•��� ��������� ��8������slimbus2_fclk_0@1538������������x��������������ti,gate-clock������������¤���E��������•������������ ��8������slimbus2_slimbus_clk@1538�����������x��������������ti,gate-clock������������¤���F��������•��� ��������� ��8������smartreflex_core_fck@638������������x��������������ti,gate-clock������������¤���G��������•������������ ��8������smartreflex_iva_fck@630���������x��������������ti,gate-clock������������¤���G��������•������������ ��0������smartreflex_mpu_fck@628���������x��������������ti,gate-clock������������¤���G��������•������������ ��(������cm2_dm10_mux@1428�����������x���������� ����ti,mux-clock�������������¤������,��������•������������ ��(������cm2_dm11_mux@1430�����������x���������� ����ti,mux-clock�������������¤������,��������•������������ ��0������cm2_dm2_mux@1438������������x���������� ����ti,mux-clock�������������¤������,��������•������������ ��8������cm2_dm3_mux@1440������������x���������� ����ti,mux-clock�������������¤������,��������•������������ ��@������cm2_dm4_mux@1448������������x���������� ����ti,mux-clock�������������¤������,��������•������������ ��H������cm2_dm9_mux@1450������������x���������� ����ti,mux-clock�������������¤������,��������•������������ ��P������usb_host_fs_fck@13d0������������x��������������ti,gate-clock������������¤���<��������•������������ ��Ð�������� ���Q�����������Q������utmi_p1_gfclk@1358����������x���������� ����ti,mux-clock�������������¤���H���I��������•������������ ��X�������� ���J�����������J������usb_host_hs_utmi_p1_clk@1358������������x��������������ti,gate-clock������������¤���J��������•������������ ��X������utmi_p2_gfclk@1358����������x���������� ����ti,mux-clock�������������¤���H���K��������•������������ ��X�������� ���L�����������L������usb_host_hs_utmi_p2_clk@1358������������x��������������ti,gate-clock������������¤���L��������•��� ��������� ��X������usb_host_hs_utmi_p3_clk@1358������������x��������������ti,gate-clock������������¤���H��������•��� ��������� ��X������usb_host_hs_hsic480m_p1_clk@1358������������x��������������ti,gate-clock������������¤���9��������•��� ��������� ��X������usb_host_hs_hsic60m_p1_clk@1358���������x��������������ti,gate-clock������������¤���H��������•������������ ��X������usb_host_hs_hsic60m_p2_clk@1358���������x��������������ti,gate-clock������������¤���H��������•������������ ��X������usb_host_hs_hsic480m_p2_clk@1358������������x��������������ti,gate-clock������������¤���9��������•������������ ��X������usb_host_hs_func48mclk@1358���������x��������������ti,gate-clock������������¤���<��������•������������ ��X������usb_host_hs_fck@1358������������x��������������ti,gate-clock������������¤���H��������•������������ ��X������otg_60m_gfclk@1360����������x���������� ����ti,mux-clock�������������¤���M���N��������•������������ ��`�������� ���O�����������O������usb_otg_hs_xclk@1360������������x��������������ti,gate-clock������������¤���O��������•������������ ��`������usb_otg_hs_ick@1360���������x��������������ti,gate-clock������������¤�����������•������������� ��`������usb_phy_cm_clk32k@640�����������x��������������ti,gate-clock������������¤���,��������•������������ ��@�������� ���˜�����������˜������usb_tll_hs_usb_ch2_clk@1368���������x��������������ti,gate-clock������������¤���H��������•��� ��������� ��h������usb_tll_hs_usb_ch0_clk@1368���������x��������������ti,gate-clock������������¤���H��������•������������ ��h������usb_tll_hs_usb_ch1_clk@1368���������x��������������ti,gate-clock������������¤���H��������•��� ��������� ��h������usb_tll_hs_ick@1368���������x��������������ti,gate-clock������������¤���P��������•������������� ��h���������clockdomains�������l3_init_clkdm�������������ti,clockdomain�����������¤���4���Q������������scm@2000��������������ti,omap4-scm-core�simple-bus������������� �� �������������������������+�����������q������ �������scm_conf@0������������syscon����������� ����������������������������+������������scm@100000��������%����ti,omap4-scm-padconf-core�simple-bus�������������������������+�����������q�������������pinmux@40��������� ����ti,omap4-padconf�pinctrl-single���������� ���@��–���������������������+������������,��������������������R�����������p��ÿ��������default���������›���R���S���T���U���V�������� ���‚�����������‚���pinmux_twl6040_pins���������¥���à�����`����������� ���‡�����������‡������pinmux_mcpdm_pins���������(��¥���Æ�����È�����Ê�����Ì�����Î���������� ���“�����������“������pinmux_mcbsp1_pins�������� ��¥���¾������À�����Â������Ä����������� ���•�����������•������pinmux_dss_dpi_pins�������à��¥��"�����$�����&�����(�����*�����,�����.�����0�����2�����4�����6�����t�����v�����x�����z�����|�����~�����€�����‚�����„�����†�����ˆ�����Š�����Œ�����Ž����������’�����”����������� ���R�����������R������pinmux_tfp410_pins����������¥��D����������� ���S�����������S������pinmux_dss_hdmi_pins������������¥���Z�����\�����^���������� ���T�����������T������pinmux_tpd12s015_pins�����������¥���"������H������X���������� ���U�����������U������pinmux_hsusbb1_pins�������`��¥���‚�����„������†�����ˆ�����Š�����Œ�����Ž����������’�����”�����–�����˜���������� ���V�����������V������pinmux_i2c1_pins������������¥���â�����ä���������� ���ƒ�����������ƒ������pinmux_i2c2_pins������������¥���æ�����è���������� ���‹�����������‹������pinmux_i2c3_pins������������¥���ê�����ì���������� ���Œ�����������Œ������pinmux_i2c4_pins������������¥���î�����ð���������� ��������������������pinmux_wl12xx_gpio�������� ��¥���&������,������0������2����������� ���«�����������«������pinmux_wl12xx_pins��������@��¥���8�����:�������� �������������������������� ��������������������pinmux_twl6030_pins���������¥��^��A�������� ���„�����������„���������omap4_padconf_global@5a0��������������syscon�simple-bus������������ �� ��p���������������������+�����������q������ ��p�������� ���W�����������W���pbias_regulator@60������������ti,pbias-omap4�ti,pbias-omap������������� ���`�����������¹���W���pbias_mmc_omap4���������Àpbias_mmc_omap4���������Ï�w@��������ç�-ÆÀ�������� ���Ž�����������Ž���������������l4@300000�������������ti,omap4-l4-wkup�simple-bus����������������������+�����������q�����0��������counter@4000��������������ti,omap-counter32k����������� ��@���� ��������bcounter_32k�������prm@6000���������� ����ti,omap4-prm������������� ��`���0���������W�������������clocks�����������������������+�������sys_clkin_ck@110������������x���������� ����ti,mux-clock�������������¤���X���Y���Z���[���\���]���^��������� �����������¿�������� ��������������������abe_dpll_bypass_clk_mux_ck@108����������x���������� ����ti,mux-clock�������������¤������,��������•������������ ���������� ��� ����������� ������abe_dpll_refclk_mux_ck@10c����������x���������� ����ti,mux-clock�������������¤������,��������� ���������� ��� ����������� ������dbgclk_mux_ck�����������x��������������fixed-factor-clock�����������¤�����������í�����������ø���������l4_wkup_clk_mux_ck@108����������x���������� ����ti,mux-clock�������������¤������_��������� ���������� ���G�����������G������syc_clk_div_ck@100����������x��������������ti,divider-clock�������������¤������������ �����������¢����������� ���#�����������#������gpio1_dbclk@1838������������x��������������ti,gate-clock������������¤���,��������•������������ ��8������dmt1_clk_mux@1840�����������x���������� ����ti,mux-clock�������������¤������,��������•������������ ��@������usim_ck@1858������������x��������������ti,divider-clock�������������¤���8��������•������������ ��X���������������������� ���`�����������`������usim_fclk@1858����������x��������������ti,gate-clock������������¤���`��������•������������ ��X������pmd_stm_clock_mux_ck@1a20�����������x���������� ����ti,mux-clock�������������¤������a���b��������•������������ �� �������� ���c�����������c������pmd_trace_clk_mux_ck@1a20�����������x���������� ����ti,mux-clock�������������¤������a���b��������•������������ �� �������� ���d�����������d������stm_clk_div_ck@1a20���������x��������������ti,divider-clock�������������¤���c��������•�����������¢���@��������� �� ���������������trace_clk_div_div_ck@1a20�����������x��������������ti,divider-clock�������������¤���d��������•������������ �� ��������������������������������� ���e�����������e������trace_clk_div_ck������������x��������������ti,clkdm-gate-clock����������¤���e�������� ���f�����������f������bandgap_fclk@1888�����������x��������������ti,gate-clock������������¤���,��������•������������ ��ˆ���������clockdomains�������emu_sys_clkdm�������������ti,clockdomain�����������¤���f������������scrm@a000�������������ti,omap4-scrm������������ �� ��� ����clocks�����������������������+�������auxclk0_src_gate_ck@310���������x���������� ����ti,composite-no-wait-gate-clock����������¤���g��������•������������ ���������� ���i�����������i������auxclk0_src_mux_ck@310����������x��������������ti,composite-mux-clock�����������¤������g���h��������•������������ ���������� ���j�����������j������auxclk0_src_ck����������x��������������ti,composite-clock�����������¤���i���j�������� ���k�����������k������auxclk0_ck@310����������x��������������ti,divider-clock�������������¤���k��������•�����������¢������������ ���������� ���{�����������{������auxclk1_src_gate_ck@314���������x���������� ����ti,composite-no-wait-gate-clock����������¤���g��������•������������ ���������� ���l�����������l������auxclk1_src_mux_ck@314����������x��������������ti,composite-mux-clock�����������¤������g���h��������•������������ ���������� ���m�����������m������auxclk1_src_ck����������x��������������ti,composite-clock�����������¤���l���m�������� ���n�����������n������auxclk1_ck@314����������x��������������ti,divider-clock�������������¤���n��������•�����������¢������������ ���������� ���|�����������|������auxclk2_src_gate_ck@318���������x���������� ����ti,composite-no-wait-gate-clock����������¤���g��������•������������ ���������� ���o�����������o������auxclk2_src_mux_ck@318����������x��������������ti,composite-mux-clock�����������¤������g���h��������•������������ ���������� ���p�����������p������auxclk2_src_ck����������x��������������ti,composite-clock�����������¤���o���p�������� ���q�����������q������auxclk2_ck@318����������x��������������ti,divider-clock�������������¤���q��������•�����������¢������������ ���������� ���}�����������}������auxclk3_src_gate_ck@31c���������x���������� ����ti,composite-no-wait-gate-clock����������¤���g��������•������������ ���������� ���r�����������r������auxclk3_src_mux_ck@31c����������x��������������ti,composite-mux-clock�����������¤������g���h��������•������������ ���������� ���s�����������s������auxclk3_src_ck����������x��������������ti,composite-clock�����������¤���r���s�������� ���t�����������t������auxclk3_ck@31c����������x��������������ti,divider-clock�������������¤���t��������•�����������¢������������ ���������� ���~�����������~������auxclk4_src_gate_ck@320���������x���������� ����ti,composite-no-wait-gate-clock����������¤���g��������•������������ �� �������� ���u�����������u������auxclk4_src_mux_ck@320����������x��������������ti,composite-mux-clock�����������¤������g���h��������•������������ �� �������� ���v�����������v������auxclk4_src_ck����������x��������������ti,composite-clock�����������¤���u���v�������� ���w�����������w������auxclk4_ck@320����������x��������������ti,divider-clock�������������¤���w��������•�����������¢������������ �� �������� ��������������������auxclk5_src_gate_ck@324���������x���������� ����ti,composite-no-wait-gate-clock����������¤���g��������•������������ ��$�������� ���x�����������x������auxclk5_src_mux_ck@324����������x��������������ti,composite-mux-clock�����������¤������g���h��������•������������ ��$�������� ���y�����������y������auxclk5_src_ck����������x��������������ti,composite-clock�����������¤���x���y�������� ���z�����������z������auxclk5_ck@324����������x��������������ti,divider-clock�������������¤���z��������•�����������¢������������ ��$�������� ���€�����������€������auxclkreq0_ck@210�����������x���������� ����ti,mux-clock�������������¤���{���|���}���~������€��������•������������ ��������auxclkreq1_ck@214�����������x���������� ����ti,mux-clock�������������¤���{���|���}���~������€��������•������������ ��������auxclkreq2_ck@218�����������x���������� ����ti,mux-clock�������������¤���{���|���}���~������€��������•������������ ��������auxclkreq3_ck@21c�����������x���������� ����ti,mux-clock�������������¤���{���|���}���~������€��������•������������ ��������auxclkreq4_ck@220�����������x���������� ����ti,mux-clock�������������¤���{���|���}���~������€��������•������������ �� ������auxclkreq5_ck@224�����������x���������� ����ti,mux-clock�������������¤���{���|���}���~������€��������•������������ ��$���������clockdomains�������������pinmux@1e040���������� ����ti,omap4-padconf�pinctrl-single���������� �à@���8���������������������+������������,��������������������R�����������p��ÿ���pinmux_leds_wkpins����������¥�������������������� ���§�����������§������pinmux_twl6030_wkup_pins������������¥�������������� ���…�����������…���������������ocmcram@40304000���������� ����mmio-sram������������ @0@��� ��������� ��������������������dma-controller@4a056000�����������ti,omap4430-sdma������������� J`����������0��W����������������� �������������������������������ÿ����������� ��� ������������������� ��������������������gpio@4a310000�������������ti,omap4-gpio������������ J1�������������W������������������bgpio1������������$���������6��������F��������������������,����������� ���¨�����������¨������gpio@48055000�������������ti,omap4-gpio������������ HP������������W������������������bgpio2������������6��������F��������������������,����������� ���’�����������’������gpio@48057000�������������ti,omap4-gpio������������ Hp������������W������������������bgpio3������������6��������F��������������������,���������gpio@48059000�������������ti,omap4-gpio������������ H������������W������� �����������bgpio4������������6��������F��������������������,����������� ���ˆ�����������ˆ������gpio@4805b000�������������ti,omap4-gpio������������ H°������������W�������!�����������bgpio5������������6��������F��������������������,���������gpio@4805d000�������������ti,omap4-gpio������������ HÐ������������W�������"�����������bgpio6������������6��������F��������������������,���������elm@48078000��������������ti,am3352-elm������������ H€��� ���������W������������������belm������� ��Rdisabled����������gpmc@50000000�������������ti,omap4430-gpmc������������� P���������������������������+�����������W������������������Y��������������^rxtx������������h�����������t�����������bgpmc�������������†���������¤������������«fck������������������,������������6��������F���������serial@4806a000�����������ti,omap4-uart������������ H ������������W�������H�����������buart1�����������…Ül�������serial@4806c000�����������ti,omap4-uart������������ HÀ������������W�������I�����������buart2�����������…Ül���������™����������I������‚���Ü������serial@48020000�����������ti,omap4-uart������������ H�������������W�������J�����������buart3�����������…Ül���������™����������J������‚��������serial@4806e000�����������ti,omap4-uart������������ Hà������������W�������F�����������buart4�����������…Ül���������™����������F������‚��������spinlock@4a0f6000�������������ti,omap4-hwspinlock���������� J`���������� ��bspinlock���������������������i2c@48070000���������� ����ti,omap4-i2c������������� H�������������W�������8������������������������+������������bi2c1������������default���������›���ƒ��������…�€���twl@48����������� ���H��������W��������������������ti,twl6030�������������������,�����������default���������›���„���…���rtc�����������ti,twl4030-rtc����������W���������regulator-vaux1�����������ti,twl6030-vaux1������������Ï�B@��������ç�-ÆÀ������regulator-vaux2�����������ti,twl6030-vaux2������������Ï�O€��������ç�*¹€������regulator-vaux3�����������ti,twl6030-vaux3������������Ï�B@��������ç�-ÆÀ������regulator-vmmc������������ti,twl6030-vmmc���������Ï�O€��������ç�-ÆÀ�������� ��������������������regulator-vpp�������������ti,twl6030-vpp����������Ï�w@��������ç�&% ������regulator-vusim�����������ti,twl6030-vusim������������Ï�O€��������ç�,@ ������regulator-vdac������������ti,twl6030-vdac��������� ���¡�����������¡������regulator-vana������������ti,twl6030-vana�������regulator-vcxio�����������ti,twl6030-vcxio�������������»�������� ���Ÿ�����������Ÿ������regulator-vusb������������ti,twl6030-vusb��������� ���†�����������†������regulator-v1v8������������ti,twl6030-v1v8����������»�������� ���‰�����������‰������regulator-v2v1������������ti,twl6030-v2v1����������»�������� ���Š�����������Š������usb-comparator������������ti,twl6030-usb����������W������ ��������Ï���†������pwm�����������ti,twl6030-pwm����������Ú���������pwmled������������ti,twl6030-pwmled�����������Ú���������gpadc�������������ti,twl6030-gpadc������������W�����������å������������twl@4b������������ti,twl6040����������x������������� ���K��������default���������›���‡��������W�������w�����������÷���ˆ������������������‰�����������Š����������������� ���”�����������”���������i2c@48072000���������� ����ti,omap4-i2c������������� H ������������W�������9������������������������+������������bi2c2������������default���������›���‹��������…�€������i2c@48060000���������� ����ti,omap4-i2c������������� H�������������W�������=������������������������+������������bi2c3������������default���������›���Œ��������…�† �������� ���®�����������®���eeprom@50��������� ����ti,eeprom������������ ���P���������i2c@48350000���������� ����ti,omap4-i2c������������� H5�������������W�������>������������������������+������������bi2c4������������default���������›�����������…�€������spi@48098000��������������ti,omap4-mcspi����������� H €������������W�������A������������������������+������������bmcspi1����������2���������@��Y������#������$������%������&������'������(������)������*������ ��^tx0�rx0�tx1�rx1�tx2�rx2�tx3�rx3�������spi@4809a000��������������ti,omap4-mcspi����������� H ������������W�������B������������������������+������������bmcspi2����������2��������� ��Y������+������,������-������.��������^tx0�rx0�tx1�rx1�������spi@480b8000��������������ti,omap4-mcspi����������� H€������������W�������[������������������������+������������bmcspi3����������2�����������Y��������������������^tx0�rx0�������spi@480ba000��������������ti,omap4-mcspi����������� H ������������W�������0������������������������+������������bmcspi4����������2�����������Y������F������G��������^tx0�rx0�������mmc@4809c000��������������ti,omap4-hsmmc����������� H À������������W�������S�����������bmmc1�������������@���������M��������Y������=������>��������^tx�rx�����������d���Ž��������q�����������}���������mmc@480b4000��������������ti,omap4-hsmmc����������� H@������������W�������V�����������bmmc2�������������M��������Y������/������0��������^tx�rx��������� ��Rdisabled����������mmc@480ad000��������������ti,omap4-hsmmc����������� H Ð������������W�������^�����������bmmc3�������������M��������Y������M������N��������^tx�rx��������� ��Rdisabled����������mmc@480d1000��������������ti,omap4-hsmmc����������� H ������������W�������`�����������bmmc4�������������M��������Y������9������:��������^tx�rx��������� ��Rdisabled����������mmc@480d5000��������������ti,omap4-hsmmc����������� H P������������W�������;�����������bmmc5�������������M��������Y������;������<��������^tx�rx�����������default���������›�����������q���‘��������™����������;������‚�����������‡��������}������������•���������������������+�������wlcore@2���������� ����ti,wl1271������������ ���������������’��������W��������������¨Ið����������mmu@4a066000��������������ti,omap4-iommu����������� J`������������W������������������bmmu_dsp���������¼����������mmu@55082000��������������ti,omap4-iommu����������� U ������������W�������d�����������bmmu_ipu���������¼�������������É������wdt@4a314000��������������ti,omap4-wdt�ti,omap3-wdt������������ J1@����€��������W�������P��������� ��bwd_timer2���������mcpdm@40132000������������ti,omap4-mcpdm����������� @ ����I ������������ßmpu�dma���������W�������p�����������bmcpdm�����������Y������A������B��������^up_link�dn_link���������Rokay������������default���������›���“���������¤���”���������«pdmclk���������� ���©�����������©������dmic@4012e000�������������ti,omap4-dmic������������ @à����Ià������������ßmpu�dma���������W�������r�����������bdmic������������Y������C��������^up_link������� ��Rdisabled����������mcbsp@40122000������������ti,omap4-mcbsp����������� @ ����ÿI ����ÿ��������ßmpu�dma���������W������������������écommon����������ù���€��������bmcbsp1����������Y������!������"��������^tx�rx�����������Rokay������������default���������›���•������mcbsp@40124000������������ti,omap4-mcbsp����������� @@����ÿI@����ÿ��������ßmpu�dma���������W������������������écommon����������ù���€��������bmcbsp2����������Y��������������������^tx�rx��������� ��Rdisabled����������mcbsp@40126000������������ti,omap4-mcbsp����������� @`����ÿI`����ÿ��������ßmpu�dma���������W������������������écommon����������ù���€��������bmcbsp3����������Y��������������������^tx�rx��������� ��Rdisabled����������mcbsp@48096000������������ti,omap4-mcbsp����������� H `����ÿ��������ßmpu���������W������������������écommon����������ù���€��������bmcbsp4����������Y������������ ��������^tx�rx��������� ��Rdisabled����������keypad@4a31c000�����������ti,omap4-keypad���������� J1À����€��������W�������x�����������ßmpu���������bkbd�������dmm@4e000000���������� ����ti,omap4-dmm������������� N��������������W�������q�����������bdmm�������emif@4c000000�������������ti,emif-4d����������� L��������������W�������n�����������bemif1������������†�����������������������������(���������=���������P��������Y���–������emif@4d000000�������������ti,emif-4d����������� M��������������W�������o�����������bemif2������������†�����������������������������(���������=���������P��������Y���–������ocp2scp@4a0ad000��������������ti,omap-ocp2scp���������� J Ð�������������������������+������������q��������bocp2scp_usb_phy����usb2phy@4a0ad080���������� ����ti,omap-usb2������������� J Ѐ���X��������g���—���������¤���˜���������«wkupclk���������s������������ ���š�����������š���������mailbox@4a0f4000��������������ti,omap4-mailbox������������� J@������������W������������������bmailbox���������~�����������Š�����������œ������mbox_ipu������������®��������������������¹�����������������mbox_dsp������������®�������������������¹��������������������timer@4a318000������������ti,omap3430-timer������������ J1€����€��������W�������%�����������btimer1�����������Ä������timer@48032000������������ti,omap3430-timer������������ H ����€��������W�������&�����������btimer2��������timer@48034000������������ti,omap4430-timer������������ H@����€��������W�������'�����������btimer3��������timer@48036000������������ti,omap4430-timer������������ H`����€��������W�������(�����������btimer4��������timer@40138000������������ti,omap4430-timer������������ @€����€I€����€��������W�������)�����������btimer5�����������Ó������timer@4013a000������������ti,omap4430-timer������������ @ ����€I ����€��������W�������*�����������btimer6�����������Ó������timer@4013c000������������ti,omap4430-timer������������ @À����€IÀ����€��������W�������+�����������btimer7�����������Ó������timer@4013e000������������ti,omap4430-timer������������ @à����€Ià����€��������W�������,�����������btimer8�����������à���������Ó������timer@4803e000������������ti,omap4430-timer������������ Hà����€��������W�������-�����������btimer9�����������à������timer@48086000������������ti,omap3430-timer������������ H`����€��������W�������.�����������btimer10����������à������timer@48088000������������ti,omap4430-timer������������ H€����€��������W�������/�����������btimer11����������à������usbhstll@4a062000��������� ����ti,usbhs-tll������������� J ������������W�������N�����������busb_tll_hs��������usbhshost@4a064000������������ti,usbhs-host������������ J@������������busb_host_hs����������������������+������������q���������¤���H���I���K������3���«refclk_60m_int�refclk_60m_ext_p1�refclk_60m_ext_p2�������� ��íehci-phy�������ohci@4a064800�������������ti,ohci-omap3������������ JH������������W�������L���������ehci@4a064c00��������� ����ti,ehci-omap������������� JL������������W�������M�����������ø���™���������control-phy@4a002300��������������ti,control-phy-usb2���������� J�#������������ßpower����������� ���—�����������—������control-phy@4a00233c��������������ti,control-phy-otghs������������� J�#<�����������ßotghs_control����������� ���›�����������›������usb_otg_hs@4a0ab000�����������ti,omap4-musb������������ J °���ÿ��������W�������\����������]�����������émc�dma����������busb_otg_hs����������ý���š��������ø���š������ ��usb2-phy����������������������������������"�����������g���›��������+�����������ó�����������:���2������aes@4b501000���������� ����ti,omap4-aes������������baes���������� KP���� ��������W�������U�����������Y������o������n��������^tx�rx���������des@480a5000���������� ����ti,omap4-des������������bdes���������� H P���� ��������W�������R�����������Y������u������t��������^tx�rx���������regulator-abb-mpu��������� ����ti,abb-v2�����������Àabb_mpu�����������������������+������������@���€���������¤�����������Y���2��������j�����������Rokay������������� J0{Ð���J0`�����������ßbase-address�int-address����������x��z�£è���������������������O€���������������������è���������������������û��������������������1È�������������������������regulator-abb-iva��������� ����ti,abb-v2�����������Àabb_iva�����������������������+������������@€������������¤�����������Y���2��������j��������� ��Rdisabled������������� J0{Ø���J0`�����������ßbase-address�int-address����������dss@58000000���������� ����ti,omap4-dss������������� X������€��������Rok�������� ��bdss_core�������������¤���œ���������«fck����������������������+������������q���dispc@58001000������������ti,omap4-dispc����������� X�������������W���������������� ��bdss_dispc������������¤���œ���������«fck�������encoder@58002000��������������ti,omap4-rfbi������������ X� ���������� ��Rdisabled���������� ��bdss_rfbi�������������¤���œ������������«fck�ick�������encoder@58003000��������������ti,omap4-venc������������ X�0���������� ��Rdisabled���������� ��bdss_venc�������������¤������������«fck�������encoder@58004000���������� ����ti,omap4-dsi������������� X�@����X�B����@X�C���� ��������ßproto�phy�pll�����������W�������5��������� ��Rdisabled���������� ��bdss_dsi1�������������¤���œ���ž���������«fck�sys_clk�������encoder@58005000���������� ����ti,omap4-dsi������������� X�P����X�R����@X�S���� ��������ßproto�phy�pll�����������W�������T�����������Rok�������� ��bdss_dsi2�������������¤���œ���ž���������«fck�sys_clk���������†���Ÿ������encoder@58006000��������������ti,omap4-hdmi��������� ��� X�`����X�b����X�c����X�d������������ßwp�pll�phy�core���������W�������e�����������Rok�������� ��bdss_hdmi�������������¤��� ���ž���������«fck�sys_clk���������Y������L������ ��^audio_tx������������‘���¡���port�������endpoint���������������¢�������� ���°�����������°������������port�������endpoint���������������£������������������� ���¬�����������¬������������bandgap@4a002260������������� J�"`���J�#,�������������ti,omap4430-bandgap���������¸������������ ���¤�����������¤���������thermal-zones������cpu_thermal���������Î���ú��������ä��è��������ò���¤�������trips������cpu_alert������������† ����������Ð���������Špassive��������� ���¥�����������¥������cpu_crit�������������èH����������Ð������ ���Šcritical�������������cooling-maps�������map0���������������¥�����������¦ÿÿÿÿÿÿÿÿ���������������lpddr2��������#����Elpida,ECB240ABACN�jedec,lpddr2-s4����������-�����������5��� ��������>�����������L�����������Y�����������e�����������u�����������‚����������������������›�����������¨�����������µ�����������Ä����������� ���–�����������–���lpddr2-timings@0��������������jedec,lpddr2-timings������������Ñ�˜–€��������Úׄ���������ã��R��������é��FP��������î��:˜��������ò��¤��������û��'�����������L����������L�������� ��L����������:˜����������|�������� ��ÃP��������%�_��������+�~@��������1�B@��������9�p��������E��p������lpddr2-timings@1��������������jedec,lpddr2-timings������������Ñ�˜–€��������ÚëÂ���������ã��R��������é��FP��������î��:˜��������ò��¤��������û��'�����������'����������L�������� ��L����������:˜����������|�������� ��ÃP��������%�_��������+�~@��������1�B@��������9�p��������E��p���������memory@80000000����������ƒmemory����������� €���@���������leds���������� ����gpio-leds�����������default���������›���§���heartbeat�����������Xpandaboard::status1���������^���¨������������� ��dheartbeat���������mmc���������Xpandaboard::status2���������^���¨���������������dmmc0�������������sound�������������ti,abe-twl6040����������zPandaBoard����������ƒIð������������©��������™���”������¯��¤Headset Stereophone�HSOL�Headset Stereophone�HSOR�Ext Spk�HFL�Ext Spk�HFR�Line Out�AUXL�Line Out�AUXR�HSMIC�Headset Mic�Headset Mic�Headset Mic Bias�AFML�Line In�AFMR�Line In��������hsusb1_power_reg��������������regulator-fixed���������Àhsusb1_vbus���������Ï�2Z ��������ç�2Z �����������¨���������������µ�p������������������»���������Æ�������� ���ª�����������ª������hsusb1_phy������������usb-nop-xceiv�����������Ø���’��������������ä���ª���������¤���~������ ���«main_clk������������…$ø��������� ���™�����������™������wl12xx_vmmc���������default���������›���«����������regulator-fixed���������Àvwl1271���������Ï�w@��������ç�w@�����������’���������������µ�p����������������� ���‘�����������‘������encoder0���������� ����ti,tfp410�����������ï���¨����������ports������������������������+�������port@0����������� �������endpoint���������������¬�������� ���£�����������£���������port@1����������� ������endpoint����������������������� ���¯�����������¯���������������connector0������������dvi-connector�����������Xdvi����������ÿ�������� ���®���port�������endpoint���������������¯�������� ��������������������������encoder1���������� ����ti,tpd12s015����������$��^���’����������’��� �������’����������ports������������������������+�������port@0����������� �������endpoint���������������°�������� ���¢�����������¢���������port@1����������� ������endpoint���������������±�������� ���²�����������²���������������connector1������������hdmi-connector����������Xhdmi�������������Ša������port�������endpoint���������������²�������� ���±�����������±��������������� compatible�interrupt-parent�#address-cells�#size-cells�model�i2c0�i2c1�i2c2�i2c3�serial0�serial1�serial2�serial3�display0�display1�device_type�next-level-cache�reg�clocks�clock-names�clock-latency�operating-points�cooling-min-level�cooling-max-level�#cooling-cells�linux,phandle�interrupt-controller�#interrupt-cells�cache-unified�cache-level�interrupts�ti,hwmods�sram�ranges�#clock-cells�clock-frequency�ti,bit-shift�ti,max-div�ti,autoidle-shift�ti,index-starts-at-one�ti,invert-autoidle-bit�clock-mult�clock-div�ti,index-power-of-two�ti,dividers�ti,clock-div�ti,clock-mult�ti,set-rate-parent�pinctrl-single,register-width�pinctrl-single,function-mask�pinctrl-names�pinctrl-0�pinctrl-single,pins�syscon�regulator-name�regulator-min-microvolt�regulator-max-microvolt�#dma-cells�dma-channels�dma-requests�ti,gpio-always-on�gpio-controller�#gpio-cells�status�dmas�dma-names�gpmc,num-cs�gpmc,num-waitpins�ti,no-idle-on-init�interrupts-extended�#hwlock-cells�regulator-always-on�usb-supply�#pwm-cells�#io-channel-cells�ti,audpwron-gpio�vio-supply�v2v1-supply�enable-active-high�ti,spi-num-cs�ti,dual-volt�ti,needs-special-reset�pbias-supply�vmmc-supply�bus-width�non-removable�cap-power-off-card�ref-clock-frequency�#iommu-cells�ti,iommu-bus-err-back�reg-names�interrupt-names�ti,buffer-size�phy-type�hw-caps-read-idle-ctrl�hw-caps-ll-interface�hw-caps-temp-alert�cs1-used�device-handle�ctrl-module�#phy-cells�#mbox-cells�ti,mbox-num-users�ti,mbox-num-fifos�ti,mbox-tx�ti,mbox-rx�ti,timer-alwon�ti,timer-dsp�ti,timer-pwm�port1-mode�phys�usb-phy�phy-names�multipoint�num-eps�ram-bits�interface-type�power�ti,tranxdone-status-mask�ti,settling-time�ti,clock-cycles�ti,abb_info�vdd-supply�vdda-supply�remote-endpoint�data-lines�#thermal-sensor-cells�polling-delay-passive�polling-delay�thermal-sensors�temperature�hysteresis�trip�cooling-device�density�io-width�tRPab-min-tck�tRCD-min-tck�tWR-min-tck�tRASmin-min-tck�tRRD-min-tck�tWTR-min-tck�tXP-min-tck�tRTP-min-tck�tCKE-min-tck�tCKESR-min-tck�tFAW-min-tck�min-freq�max-freq�tRPab�tRCD�tWR�tRAS-min�tRRD�tWTR�tXP�tRTP�tCKESR�tDQSCK-max�tFAW�tZQCS�tZQCL�tZQinit�tRAS-max-ns�tDQSCK-max-derated�label�gpios�linux,default-trigger�ti,model�ti,mclk-freq�ti,mcpdm�ti,twl6040�ti,audio-routing�startup-delay-us�regulator-boot-on�reset-gpios�vcc-supply�powerdown-gpios�digital�ddc-i2c-bus�