Ð
þí�³���8�t���(������������	?�<�����������������������������9����ti,omap3-beagle-ab4�ti,omap3-beagle�ti,omap3430�ti,omap3�������������������������������������+������������7TI OMAP3 BeagleBoard A to B4�������chosen��������aliases����������=/ocp@68000000/i2c@48070000�����������B/ocp@68000000/i2c@48072000�����������G/ocp@68000000/i2c@48060000�����������L/ocp@68000000/mmc@4809c000�����������Q/ocp@68000000/mmc@480b4000�����������V/ocp@68000000/mmc@480ad000�����������[/ocp@68000000/serial@4806a000������������c/ocp@68000000/serial@4806c000������������k/ocp@68000000/serial@49020000������������s/connector0����������|/connector1�������cpus�������������������������+�������cpu@0�������������arm,cortex-a8������������…cpu����������‘�������������•������������œcpu����������¨�“à���������¶������������Ê������������Ù������������å�����������pmu@54000000��������������arm,cortex-a8-pmu������������‘T����€�����������í������������ødebugss�������soc�����������ti,omap-infra������mpu�������
����ti,omap3-mpu�������������ømpu�������iva�������
����ti,iva2.2������������øiva����dsp�������
����ti,omap3-c64����������������ocp@68000000��������������ti,omap3-l3-smx�simple-bus�����������‘h���������������í���	���
���������������������+���������������������øl3_main����l4@48000000�����������ti,omap3-l4-core�simple-bus����������������������+���������������H���������scm@2000��������������ti,omap3-scm�simple-bus����������‘�� ��� ����������������������+����������������� ��� ����pinmux@30��������� ����ti,omap3-padconf�pinctrl-single����������‘���0��8���������������������+������������	�����������������������)��������>�����������\��ÿ��������ydefault���������‡������������å���ç���hsusb2-pins�������0��‘��¤����¦����¨����ª����¬����®�����������å���������uart3-pins����������‘��n��A���p�������������å���è������tfp410-pins���������‘��–������������å��������dss-dpi-pins����������à��‘���¤�������¦�������¨�������ª�������¬�������®�������°�������²�������´�������¶�������¸�������º�������¼�������¾�������À�������Â�������Ä�������Æ�������È�������Ê�������Ì�������Î�������Ð�������Ò�������Ô�������Ö�������Ø�������Ú�������������å���þ������twl4030-pins������������‘��°��A���������å���é���������scm_conf@270��������������syscon�simple-bus������������‘��p��0���������������������+�����������������p��0���������å������pbias_regulator@2b0�����������ti,pbias-omap3�ti,pbias-omap�������������‘��°�����������¥������pbias_mmc_omap2430����������¬pbias_mmc_omap2430����������»�w@��������Ó�-ÆÀ���������å���ï���������clocks�����������������������+�������clock@68����������
����ti,clksel������������‘���h��������ë������������������������+�������clock-mcbsp5-mux-fck@4�����������‘�����������ë��������������ti,composite-mux-clock����������ømcbsp5_mux_fck�����������•���������������å���������clock-mcbsp3-mux-fck@0�����������‘������������ë��������������ti,composite-mux-clock����������ømcbsp3_mux_fck�����������•���	������������å���������clock-mcbsp4-mux-fck@2�����������‘�����������ë��������������ti,composite-mux-clock����������ømcbsp4_mux_fck�����������•���	������������å������������mcbsp5_fck����������ë��������������ti,composite-clock�����������•���
������������å���÷������clock@4�������
����ti,clksel������������‘�����������ë������������������������+�������clock-mcbsp1-mux-fck@2�����������‘�����������ë��������������ti,composite-mux-clock����������ømcbsp1_mux_fck�����������•���������������å���
������clock-mcbsp2-mux-fck@6�����������‘�����������ë��������������ti,composite-mux-clock����������ømcbsp2_mux_fck�����������•���	������������å������������mcbsp1_fck����������ë��������������ti,composite-clock�����������•������
���������å���ò������mcbsp2_fck����������ë��������������ti,composite-clock�����������•���������������å���ô������mcbsp3_fck����������ë��������������ti,composite-clock�����������•���������������å���õ������mcbsp4_fck����������ë��������������ti,composite-clock�����������•���������������å���ö������������clockdomains����������pinmux@a00�������� ����ti,omap3-padconf�pinctrl-single����������‘��
����\���������������������+������������	�����������������������)��������>�����������\��ÿ���gpio1-pins����������‘�����A���������å���æ������twl4030-vpins-pins�������� ��‘������������������������������������å���ê���������������target-module@480a6000������������ti,sysc-omap2�ti,sysc������������‘H
`D���H
`H���H
`L�����������rev�sysc�syss����������������������"������������������0������������•������������œick����������������������+���������������H
`��� ����aes1@0��������
����ti,omap3-aes�������������‘�������P���������í������������=������	������
��������Btx�rx������������target-module@480c5000������������ti,sysc-omap2�ti,sysc������������‘HPD���HPH���HPL�����������rev�sysc�syss����������������������"������������������0������������•������������œick����������������������+���������������HP��� ����aes2@0��������
����ti,omap3-aes�������������‘�������P���������í������������=������A������B��������Btx�rx������������prm@48306000����������
����ti,omap3-prm�������������‘H0`���@����������í������clocks�����������������������+�������virt_16_8m_ck�����������ë��������������fixed-clock���������L�Y����������å���������osc_sys_ck@d40����������ë����������
����ti,mux-clock�������������•���������������������������‘��
@���������å���������sys_ck@1270���������ë��������������ti,divider-clock�������������•�����������\�����������i������������‘��p���������t���������å���"������sys_clkout1@d70���������ë��������������ti,gate-clock������������•������������‘��
p��������\���������dpll3_x2_ck���������ë��������������fixed-factor-clock�����������•�����������‹�����������–���������dpll3_m2x2_ck�����������ë��������������fixed-factor-clock�����������•�����������‹�����������–������������å���!������dpll4_x2_ck���������ë��������������fixed-factor-clock�����������•��� ��������‹�����������–���������corex2_fck����������ë��������������fixed-factor-clock�����������•���!��������‹�����������–������������å���#������wkup_l4_ick���������ë��������������fixed-factor-clock�����������•���"��������‹�����������–������������å���b������corex2_d3_fck�����������ë��������������fixed-factor-clock�����������•���#��������‹�����������–������������å���Š������corex2_d5_fck�����������ë��������������fixed-factor-clock�����������•���#��������‹�����������–������������å���‹���������clockdomains�������������cm@48004000�����������ti,omap3-cm����������‘H�@���@����clocks�����������������������+�������dummy_apb_pclk����������ë��������������fixed-clock���������L����������omap_32k_fck������������ë��������������fixed-clock���������L��€����������å���H������virt_12m_ck���������ë��������������fixed-clock���������L�·����������å���������virt_13m_ck���������ë��������������fixed-clock���������L�Æ]@���������å���������virt_19200000_ck������������ë��������������fixed-clock���������L$ø����������å���������virt_26000000_ck������������ë��������������fixed-clock���������LŒº€���������å���������virt_38_4m_ck�����������ë��������������fixed-clock���������LIð����������å���������dpll4_ck@d00������������ë��������������ti,omap3-dpll-per-clock����������•���"���"���������‘��
���
 ��
D��
0���������å��� ������dpll4_m2_ck@d48���������ë��������������ti,divider-clock�������������•��� ��������i���?���������‘��
H���������t���������å���$������dpll4_m2x2_mul_ck�����������ë��������������fixed-factor-clock�����������•���$��������‹�����������–������������å���%������dpll4_m2x2_ck@d00�����������ë��������������ti,gate-clock������������•���%��������\������������‘��
���������� ���������å���&������omap_96m_alwon_fck����������ë��������������fixed-factor-clock�����������•���&��������‹�����������–������������å���2������dpll3_ck@d00������������ë��������������ti,omap3-dpll-core-clock�������������•���"���"���������‘��
���
 ��
@��
0�����������������clock@1140��������
����ti,clksel������������‘��@��������ë������������������������+�������clock-dpll3-m3@16������������‘�����������ë��������������ti,divider-clock������������ødpll3_m3_ck����������•�����������i������������t���������å���,������clock-dpll4-m6@24������������‘�����������ë��������������ti,divider-clock������������ødpll4_m6_ck����������•��� ��������i���?���������t���������å���>������clock-emu-src-mux@0����������‘������������ë����������
����ti,mux-clock������������øemu_src_mux_ck�����������•���"���'���(���)���������å���v������clock-pclk-fck@8�������������‘�����������ë��������������ti,divider-clock����������	��øpclk_fck�������������•���*��������i������������t������clock-pclkx2-fck@6�����������‘�����������ë��������������ti,divider-clock������������øpclkx2_fck�����������•���*��������i������������t������clock-atclk-fck@4������������‘�����������ë��������������ti,divider-clock����������
��øatclk_fck������������•���*��������i������������t������clock-traceclk-src-fck@2�������������‘�����������ë����������
����ti,mux-clock������������øtraceclk_src_fck�������������•���"���'���(���)���������å���+������clock-traceclk-fck@11������������‘�����������ë��������������ti,divider-clock����������
��øtraceclk_fck�������������•���+��������i������������t���������dpll3_m3x2_mul_ck�����������ë��������������fixed-factor-clock�����������•���,��������‹�����������–������������å���-������dpll3_m3x2_ck@d00�����������ë��������������ti,gate-clock������������•���-��������\������������‘��
���������� ���������å���.������emu_core_alwon_ck�����������ë��������������fixed-factor-clock�����������•���.��������‹�����������–������������å���'������sys_altclk����������ë��������������fixed-clock���������L�������������å���5������mcbsp_clks����������ë��������������fixed-clock���������L�������������å���������core_ck���������ë��������������fixed-factor-clock�����������•�����������‹�����������–������������å���/������dpll1_fck@940�����������ë��������������ti,divider-clock�������������•���/��������\�����������i������������‘��	@���������t���������å���0������dpll1_ck@904������������ë��������������ti,omap3-dpll-clock����������•���"���0���������‘��	��	$��	@��	4���������å���������dpll1_x2_ck���������ë��������������fixed-factor-clock�����������•�����������‹�����������–������������å���1������dpll1_x2m2_ck@944�����������ë��������������ti,divider-clock�������������•���1��������i������������‘��	D���������t���������å���E������cm_96m_fck����������ë��������������fixed-factor-clock�����������•���2��������‹�����������–������������å���3������clock@d40���������
����ti,clksel������������‘��
@��������ë������������������������+�������clock-dpll3-m2@27������������‘�����������ë��������������ti,divider-clock������������ødpll3_m2_ck����������•�����������i������������t���������å���������clock-omap-96m-fck@6�������������‘�����������ë����������
����ti,mux-clock����������
��øomap_96m_fck�������������•���3���"���������å���Y������clock-omap-54m-fck@5�������������‘�����������ë����������
����ti,mux-clock����������
��øomap_54m_fck�������������•���4���5���������å���A������clock-omap-48m-fck@3�������������‘�����������ë����������
����ti,mux-clock����������
��øomap_48m_fck�������������•���6���5���������å���9���������clock@e40���������
����ti,clksel������������‘��@��������ë������������������������+�������clock-dpll4-m3@8�������������‘�����������ë��������������ti,divider-clock������������ødpll4_m3_ck����������•��� ��������i��� ���������t���������å���7������clock-dpll4-m4@0�������������‘������������ë��������������ti,divider-clock������������ødpll4_m4_ck����������•��� ��������i������������t���������å���:���������dpll4_m3x2_mul_ck�����������ë��������������fixed-factor-clock�����������•���7��������‹�����������–������������å���8������dpll4_m3x2_ck@d00�����������ë��������������ti,gate-clock������������•���8��������\������������‘��
���������� ���������å���4������cm_96m_d2_fck�����������ë��������������fixed-factor-clock�����������•���3��������‹�����������–������������å���6������omap_12m_fck������������ë��������������fixed-factor-clock�����������•���9��������‹�����������–������������å���Z������dpll4_m4x2_mul_ck�����������ë��������������ti,fixed-factor-clock������������•���:��������¶�����������Ä������������Ñ���������å���;������dpll4_m4x2_ck@d00�����������ë��������������ti,gate-clock������������•���;��������\������������‘��
���������� ���������Ñ���������å���^������dpll4_m5_ck@f40���������ë��������������ti,divider-clock�������������•��� ��������i���?���������‘��@���������t���������å���<������dpll4_m5x2_mul_ck�����������ë��������������ti,fixed-factor-clock������������•���<��������¶�����������Ä������������Ñ���������å���=������dpll4_m5x2_ck@d00�����������ë��������������ti,gate-clock������������•���=��������\������������‘��
���������� ���������Ñ���������å���z������dpll4_m6x2_mul_ck�����������ë��������������fixed-factor-clock�����������•���>��������‹�����������–������������å���?������dpll4_m6x2_ck@d00�����������ë��������������ti,gate-clock������������•���?��������\������������‘��
���������� ���������å���@������emu_per_alwon_ck������������ë��������������fixed-factor-clock�����������•���@��������‹�����������–������������å���(������clock@d70���������
����ti,clksel������������‘��
p��������ë������������������������+�������clock-clkout2-src-gate@7�������������‘�����������ë���������� ����ti,composite-no-wait-gate-clock���������øclkout2_src_gate_ck����������•���/���������å���C������clock-clkout2-src-mux@0����������‘������������ë��������������ti,composite-mux-clock����������øclkout2_src_mux_ck�����������•���/���"���3���A���������å���D������clock-sys-clkout2@3����������‘�����������ë��������������ti,divider-clock������������øsys_clkout2����������•���B��������i���@���������ä���������clkout2_src_ck����������ë��������������ti,composite-clock�����������•���C���D���������å���B������mpu_ck����������ë��������������fixed-factor-clock�����������•���E��������‹�����������–������������å���F������arm_fck@924���������ë��������������ti,divider-clock�������������•���F���������‘��	$��������i���������emu_mpu_alwon_ck������������ë��������������fixed-factor-clock�����������•���F��������‹�����������–������������å���)������clock@a40���������
����ti,clksel������������‘��
@��������ë������������������������+�������clock-l3-ick@0�����������‘������������ë��������������ti,divider-clock������������øl3_ick�����������•���/��������i������������t���������å���G������clock-l4-ick@2�����������‘�����������ë��������������ti,divider-clock������������øl4_ick�����������•���G��������i������������t���������å���I������clock-gpt10-mux-fck@6������������‘�����������ë��������������ti,composite-mux-clock����������øgpt10_mux_fck������������•���H���"���������å���V������clock-gpt11-mux-fck@7������������‘�����������ë��������������ti,composite-mux-clock����������øgpt11_mux_fck������������•���H���"���������å���X������clock-ssi-ssr-div-fck-3430es2@8����������‘�����������ë��������������ti,composite-divider-clock����������øssi_ssr_div_fck_3430es2����������•���#������$��ú���������������������������������������å������������clock@c40���������
����ti,clksel������������‘��@��������ë������������������������+�������clock-rm-ick@1�����������‘�����������ë��������������ti,divider-clock������������ørm_ick�����������•���I��������i������������t������clock-gpt1-mux-fck@0�������������‘������������ë��������������ti,composite-mux-clock��������
��øgpt1_mux_fck�������������•���H���"���������å���a������clock-usim-mux-fck@3�������������‘�����������ë��������������ti,composite-mux-clock��������
��øusim_mux_fck����������(���•���"���J���K���L���M���N���O���P���Q���R���������t���������å���ƒ���������clock@a00���������
����ti,clksel������������‘��
���������ë������������������������+�������clock-gpt10-gate-fck@11����������‘�����������ë��������������ti,composite-gate-clock���������øgpt10_gate_fck�����������•���"���������å���U������clock-gpt11-gate-fck@12����������‘�����������ë��������������ti,composite-gate-clock���������øgpt11_gate_fck�����������•���"���������å���W������clock-mmchs2-fck@25����������‘�����������ë��������������ti,wait-gate-clock����������ømmchs2_fck�����������•������������å���¸������clock-mmchs1-fck@24����������‘�����������ë��������������ti,wait-gate-clock����������ømmchs1_fck�����������•������������å���¹������clock-i2c3-fck@17������������‘�����������ë��������������ti,wait-gate-clock��������	��øi2c3_fck�������������•������������å���º������clock-i2c2-fck@16������������‘�����������ë��������������ti,wait-gate-clock��������	��øi2c2_fck�������������•������������å���»������clock-i2c1-fck@15������������‘�����������ë��������������ti,wait-gate-clock��������	��øi2c1_fck�������������•������������å���¼������clock-mcbsp5-gate-fck@10�������������‘���
��������ë��������������ti,composite-gate-clock���������ømcbsp5_gate_fck����������•������������å���
������clock-mcbsp1-gate-fck@9����������‘���	��������ë��������������ti,composite-gate-clock���������ømcbsp1_gate_fck����������•������������å���������clock-mcspi4-fck@21����������‘�����������ë��������������ti,wait-gate-clock����������ømcspi4_fck�����������•���S���������å���½������clock-mcspi3-fck@20����������‘�����������ë��������������ti,wait-gate-clock����������ømcspi3_fck�����������•���S���������å���¾������clock-mcspi2-fck@19����������‘�����������ë��������������ti,wait-gate-clock����������ømcspi2_fck�����������•���S���������å���¿������clock-mcspi1-fck@18����������‘�����������ë��������������ti,wait-gate-clock����������ømcspi1_fck�����������•���S���������å���À������clock-uart2-fck@14�����������‘�����������ë��������������ti,wait-gate-clock��������
��øuart2_fck������������•���S���������å���Á������clock-uart1-fck@13�����������‘���
���������������������ti,wait-gate-clock��������
��øuart1_fck������������•���S���������å���Â������clock-hdq-fck@22�������������‘�����������ë��������������ti,wait-gate-clock����������øhdq_fck����������•���T���������å���Ã������clock-modem-fck@31�����������‘�����������ë��������������ti,omap3-interface-clock����������
��ømodem_fck������������•���"���������å���ß������clock-mspro-fck@23�����������‘�����������ë��������������ti,wait-gate-clock��������
��ømspro_fck������������•���������clock-ssi-ssr-gate-fck-3430es2@0�������������‘������������ë���������� ����ti,composite-no-wait-gate-clock���������øssi_ssr_gate_fck_3430es2�������������•���#���������å���~������clock-mmchs3-fck@30����������‘�����������ë��������������ti,wait-gate-clock����������ømmchs3_fck�����������•������������å���Û���������gpt10_fck�����������ë��������������ti,composite-clock�����������•���U���V������gpt11_fck�����������ë��������������ti,composite-clock�����������•���W���X������core_96m_fck������������ë��������������fixed-factor-clock�����������•���Y��������‹�����������–������������å���������core_48m_fck������������ë��������������fixed-factor-clock�����������•���9��������‹�����������–������������å���S������core_12m_fck������������ë��������������fixed-factor-clock�����������•���Z��������‹�����������–������������å���T������core_l3_ick���������ë��������������fixed-factor-clock�����������•���G��������‹�����������–������������å���[������clock@a10���������
����ti,clksel������������‘��
��������ë������������������������+�������clock-sdrc-ick@1�������������‘�����������ë��������������ti,wait-gate-clock��������	��øsdrc_ick�������������•���[���������å���Ž������clock-mmchs2-ick@25����������‘�����������ë��������������ti,omap3-interface-clock������������ømmchs2_ick�����������•���\���������å���Ä������clock-mmchs1-ick@24����������‘�����������ë��������������ti,omap3-interface-clock������������ømmchs1_ick�����������•���\���������å���Å������clock-hdq-ick@22�������������‘�����������ë��������������ti,omap3-interface-clock������������øhdq_ick����������•���\���������å���Æ������clock-mcspi4-ick@21����������‘�����������ë��������������ti,omap3-interface-clock������������ømcspi4_ick�����������•���\���������å���Ç������clock-mcspi3-ick@20����������‘�����������ë��������������ti,omap3-interface-clock������������ømcspi3_ick�����������•���\���������å���È������clock-mcspi2-ick@19����������‘�����������ë��������������ti,omap3-interface-clock������������ømcspi2_ick�����������•���\���������å���É������clock-mcspi1-ick@18����������‘�����������ë��������������ti,omap3-interface-clock������������ømcspi1_ick�����������•���\���������å���Ê������clock-i2c3-ick@17������������‘�����������ë��������������ti,omap3-interface-clock����������	��øi2c3_ick�������������•���\���������å���Ë������clock-i2c2-ick@16������������‘�����������ë��������������ti,omap3-interface-clock����������	��øi2c2_ick�������������•���\���������å���Ì������clock-i2c1-ick@15������������‘�����������ë��������������ti,omap3-interface-clock����������	��øi2c1_ick�������������•���\���������å���Í������clock-uart2-ick@14�����������‘�����������ë��������������ti,omap3-interface-clock����������
��øuart2_ick������������•���\���������å���Î������clock-uart1-ick@13�����������‘���
���������������������ti,omap3-interface-clock����������
��øuart1_ick������������•���\���������å���Ï������clock-gpt11-ick@12�����������‘�����������ë��������������ti,omap3-interface-clock����������
��øgpt11_ick������������•���\���������å���Ð������clock-gpt10-ick@11�����������‘�����������ë��������������ti,omap3-interface-clock����������
��øgpt10_ick������������•���\���������å���Ñ������clock-mcbsp5-ick@10����������‘���
��������ë��������������ti,omap3-interface-clock������������ømcbsp5_ick�����������•���\���������å���Ò������clock-mcbsp1-ick@9�����������‘���	��������ë��������������ti,omap3-interface-clock������������ømcbsp1_ick�����������•���\���������å���Ó������clock-omapctrl-ick@6�������������‘�����������ë��������������ti,omap3-interface-clock����������
��øomapctrl_ick�������������•���\���������å���Ô������clock-aes2-ick@28������������‘�����������ë��������������ti,omap3-interface-clock����������	��øaes2_ick�������������•���\���������å���������clock-sha12-ick@27�����������‘�����������ë��������������ti,omap3-interface-clock����������
��øsha12_ick������������•���\���������å���Õ������clock-icr-ick@29�������������‘�����������ë��������������ti,omap3-interface-clock������������øicr_ick����������•���\������clock-des2-ick@26������������‘�����������ë��������������ti,omap3-interface-clock����������	��ødes2_ick�������������•���\������clock-mspro-ick@23�����������‘�����������ë��������������ti,omap3-interface-clock����������
��ømspro_ick������������•���\������clock-mailboxes-ick@7������������‘�����������ë��������������ti,omap3-interface-clock������������ømailboxes_ick������������•���\������clock-sad2d-ick@3������������‘�����������ë��������������ti,omap3-interface-clock����������
��øsad2d_ick������������•���G���������å���à������clock-hsotgusb-ick-3430es2@4�������������‘�����������ë����������"����ti,omap3-hsotgusb-interface-clock�����������øhsotgusb_ick_3430es2�������������•���[���������å���������clock-ssi-ick-3430es2@0����������‘������������ë��������������ti,omap3-ssi-interface-clock������������øssi_ick_3430es2����������•���]���������å��������clock-mmchs3-ick@30����������‘�����������ë��������������ti,omap3-interface-clock������������ømmchs3_ick�����������•���\���������å���Ú���������gpmc_fck������������ë��������������fixed-factor-clock�����������•���[��������‹�����������–���������core_l4_ick���������ë��������������fixed-factor-clock�����������•���I��������‹�����������–������������å���\������clock@e00���������
����ti,clksel������������‘�����������ë������������������������+�������clock-dss-tv-fck������������ë��������������ti,gate-clock�����������ødss_tv_fck�����������•���A��������\������������å���³������clock-dss-96m-fck�����������ë��������������ti,gate-clock�����������ødss_96m_fck����������•���Y��������\������������å���´������clock-dss2-alwon-fck������������ë��������������ti,gate-clock�����������ødss2_alwon_fck�����������•���"��������\������������å���µ������clock-dss1-alwon-fck-3430es2@0�����������‘������������ë��������������ti,dss-gate-clock�����������ødss1_alwon_fck_3430es2�����������•���^���������Ñ���������å���¶���������dummy_ck������������ë��������������fixed-clock���������L����������clock@c00���������
����ti,clksel������������‘�����������ë������������������������+�������clock-gpt1-gate-fck@0������������‘������������ë��������������ti,composite-gate-clock���������øgpt1_gate_fck������������•���"���������å���`������clock-gpio1-dbck@3�����������‘�����������ë��������������ti,gate-clock�����������øgpio1_dbck�����������•���_���������å���ª������clock-wdt2-fck@5�������������‘�����������ë��������������ti,wait-gate-clock��������	��øwdt2_fck�������������•���_���������å���«������clock-sr1-fck@6����������‘�����������ë��������������ti,wait-gate-clock����������øsr1_fck����������•���"���������å��������clock-sr2-fck@7����������‘�����������ë��������������ti,wait-gate-clock����������øsr2_fck����������•���"���������å��������clock-usim-gate-fck@9������������‘���	��������ë��������������ti,composite-gate-clock���������øusim_gate_fck������������•���Y���������å���‚���������gpt1_fck������������ë��������������ti,composite-clock�����������•���`���a���������å���ø������wkup_32k_fck������������ë��������������fixed-factor-clock�����������•���H��������‹�����������–������������å���_������clock@c10���������
����ti,clksel������������‘����������ë������������������������+�������clock-wdt2-ick@5�������������‘�����������ë��������������ti,omap3-interface-clock����������	��øwdt2_ick�������������•���b���������å���¬������clock-wdt1-ick@4�������������‘�����������ë��������������ti,omap3-interface-clock����������	��øwdt1_ick�������������•���b���������å���­������clock-gpio1-ick@3������������‘�����������ë��������������ti,omap3-interface-clock����������
��øgpio1_ick������������•���b���������å���®������clock-omap-32ksync-ick@2�������������‘�����������ë��������������ti,omap3-interface-clock������������øomap_32ksync_ick�������������•���b���������å���¯������clock-gpt12-ick@1������������‘�����������ë��������������ti,omap3-interface-clock����������
��øgpt12_ick������������•���b���������å���°������clock-gpt1-ick@0�������������‘������������ë��������������ti,omap3-interface-clock����������	��øgpt1_ick�������������•���b���������å���±������clock-usim-ick@9�������������‘���	��������ë��������������ti,omap3-interface-clock����������	��øusim_ick�������������•���b���������å���²���������per_96m_fck���������ë��������������fixed-factor-clock�����������•���2��������‹�����������–������������å���	������per_48m_fck���������ë��������������fixed-factor-clock�����������•���9��������‹�����������–������������å���c������clock@1000��������
����ti,clksel������������‘�����������ë������������������������+�������clock-uart3-fck@11�����������‘�����������ë��������������ti,wait-gate-clock��������
��øuart3_fck������������•���c���������å���������clock-gpt2-gate-fck@3������������‘�����������ë��������������ti,composite-gate-clock���������øgpt2_gate_fck������������•���"���������å���e������clock-gpt3-gate-fck@4������������‘�����������ë��������������ti,composite-gate-clock���������øgpt3_gate_fck������������•���"���������å���g������clock-gpt4-gate-fck@5������������‘�����������ë��������������ti,composite-gate-clock���������øgpt4_gate_fck������������•���"���������å���i������clock-gpt5-gate-fck@6������������‘�����������ë��������������ti,composite-gate-clock���������øgpt5_gate_fck������������•���"���������å���k������clock-gpt6-gate-fck@7������������‘�����������ë��������������ti,composite-gate-clock���������øgpt6_gate_fck������������•���"���������å���m������clock-gpt7-gate-fck@8������������‘�����������ë��������������ti,composite-gate-clock���������øgpt7_gate_fck������������•���"���������å���o������clock-gpt8-gate-fck@9������������‘���	��������ë��������������ti,composite-gate-clock���������øgpt8_gate_fck������������•���"���������å���q������clock-gpt9-gate-fck@10�����������‘���
��������ë��������������ti,composite-gate-clock���������øgpt9_gate_fck������������•���"���������å���s������clock-gpio6-dbck@17����������‘�����������ë��������������ti,gate-clock�����������øgpio6_dbck�����������•���d���������å���‘������clock-gpio5-dbck@16����������‘�����������ë��������������ti,gate-clock�����������øgpio5_dbck�����������•���d���������å���’������clock-gpio4-dbck@15����������‘�����������ë��������������ti,gate-clock�����������øgpio4_dbck�����������•���d���������å���“������clock-gpio3-dbck@14����������‘�����������ë��������������ti,gate-clock�����������øgpio3_dbck�����������•���d���������å���”������clock-gpio2-dbck@13����������‘���
��������ë��������������ti,gate-clock�����������øgpio2_dbck�����������•���d���������å���•������clock-wdt3-fck@12������������‘�����������ë��������������ti,wait-gate-clock��������	��øwdt3_fck�������������•���d���������å���–������clock-mcbsp2-gate-fck@0����������‘������������ë��������������ti,composite-gate-clock���������ømcbsp2_gate_fck����������•������������å���������clock-mcbsp3-gate-fck@1����������‘�����������ë��������������ti,composite-gate-clock���������ømcbsp3_gate_fck����������•������������å���������clock-mcbsp4-gate-fck@2����������‘�����������ë��������������ti,composite-gate-clock���������ømcbsp4_gate_fck����������•������������å������������clock@1040��������
����ti,clksel������������‘��@��������ë������������������������+�������clock-gpt2-mux-fck@0�������������‘������������ë��������������ti,composite-mux-clock��������
��øgpt2_mux_fck�������������•���H���"���������å���f������clock-gpt3-mux-fck@1�������������‘�����������ë��������������ti,composite-mux-clock��������
��øgpt3_mux_fck�������������•���H���"���������å���h������clock-gpt4-mux-fck@2�������������‘�����������ë��������������ti,composite-mux-clock��������
��øgpt4_mux_fck�������������•���H���"���������å���j������clock-gpt5-mux-fck@3�������������‘�����������ë��������������ti,composite-mux-clock��������
��øgpt5_mux_fck�������������•���H���"���������å���l������clock-gpt6-mux-fck@4�������������‘�����������ë��������������ti,composite-mux-clock��������
��øgpt6_mux_fck�������������•���H���"���������å���n������clock-gpt7-mux-fck@5�������������‘�����������ë��������������ti,composite-mux-clock��������
��øgpt7_mux_fck�������������•���H���"���������å���p������clock-gpt8-mux-fck@6�������������‘�����������ë��������������ti,composite-mux-clock��������
��øgpt8_mux_fck�������������•���H���"���������å���r������clock-gpt9-mux-fck@7�������������‘�����������ë��������������ti,composite-mux-clock��������
��øgpt9_mux_fck�������������•���H���"���������å���t���������gpt2_fck������������ë��������������ti,composite-clock�����������•���e���f���������å���ù������gpt3_fck������������ë��������������ti,composite-clock�����������•���g���h������gpt4_fck������������ë��������������ti,composite-clock�����������•���i���j������gpt5_fck������������ë��������������ti,composite-clock�����������•���k���l������gpt6_fck������������ë��������������ti,composite-clock�����������•���m���n������gpt7_fck������������ë��������������ti,composite-clock�����������•���o���p������gpt8_fck������������ë��������������ti,composite-clock�����������•���q���r������gpt9_fck������������ë��������������ti,composite-clock�����������•���s���t������per_32k_alwon_fck�����������ë��������������fixed-factor-clock�����������•���H��������‹�����������–������������å���d������per_l4_ick����������ë��������������fixed-factor-clock�����������•���I��������‹�����������–������������å���u������clock@1010��������
����ti,clksel������������‘����������ë������������������������+�������clock-gpio6-ick@17�����������‘�����������ë��������������ti,omap3-interface-clock����������
��øgpio6_ick������������•���u���������å���—������clock-gpio5-ick@16�����������‘�����������ë��������������ti,omap3-interface-clock����������
��øgpio5_ick������������•���u���������å���˜������clock-gpio4-ick@15�����������‘�����������ë��������������ti,omap3-interface-clock����������
��øgpio4_ick������������•���u���������å���™������clock-gpio3-ick@14�����������‘�����������ë��������������ti,omap3-interface-clock����������
��øgpio3_ick������������•���u���������å���š������clock-gpio2-ick@13�����������‘���
���������������������ti,omap3-interface-clock����������
��øgpio2_ick������������•���u���������å���›������clock-wdt3-ick@12������������‘�����������ë��������������ti,omap3-interface-clock����������	��øwdt3_ick�������������•���u���������å���œ������clock-uart3-ick@11�����������‘�����������ë��������������ti,omap3-interface-clock����������
��øuart3_ick������������•���u���������å���������clock-uart4-ick@18�����������‘�����������ë��������������ti,omap3-interface-clock����������
��øuart4_ick������������•���u���������å���ž������clock-gpt9-ick@10������������‘���
��������ë��������������ti,omap3-interface-clock����������	��øgpt9_ick�������������•���u���������å���Ÿ������clock-gpt8-ick@9�������������‘���	��������ë��������������ti,omap3-interface-clock����������	��øgpt8_ick�������������•���u���������å��� ������clock-gpt7-ick@8�������������‘�����������ë��������������ti,omap3-interface-clock����������	��øgpt7_ick�������������•���u���������å���¡������clock-gpt6-ick@7�������������‘�����������ë��������������ti,omap3-interface-clock����������	��øgpt6_ick�������������•���u���������å���¢������clock-gpt5-ick@6�������������‘�����������ë��������������ti,omap3-interface-clock����������	��øgpt5_ick�������������•���u���������å���£������clock-gpt4-ick@5�������������‘�����������ë��������������ti,omap3-interface-clock����������	��øgpt4_ick�������������•���u���������å���¤������clock-gpt3-ick@4�������������‘�����������ë��������������ti,omap3-interface-clock����������	��øgpt3_ick�������������•���u���������å���¥������clock-gpt2-ick@3�������������‘�����������ë��������������ti,omap3-interface-clock����������	��øgpt2_ick�������������•���u���������å���¦������clock-mcbsp2-ick@0�����������‘������������ë��������������ti,omap3-interface-clock������������ømcbsp2_ick�����������•���u���������å���§������clock-mcbsp3-ick@1�����������‘�����������ë��������������ti,omap3-interface-clock������������ømcbsp3_ick�����������•���u���������å���¨������clock-mcbsp4-ick@2�����������‘�����������ë��������������ti,omap3-interface-clock������������ømcbsp4_ick�����������•���u���������å���©���������emu_src_ck����������ë��������������ti,clkdm-gate-clock����������•���v���������å���*������secure_32k_fck����������ë��������������fixed-clock���������L��€����������å���w������gpt12_fck�����������ë��������������fixed-factor-clock�����������•���w��������‹�����������–������������å���ú������wdt1_fck������������ë��������������fixed-factor-clock�����������•���w��������‹�����������–���������security_l4_ick2������������ë��������������fixed-factor-clock�����������•���I��������‹�����������–������������å���x������clock@a14���������
����ti,clksel������������‘��
��������ë������������������������+�������clock-aes1-ick@3�������������‘�����������ë��������������ti,omap3-interface-clock����������	��øaes1_ick�������������•���x���������å���������clock-rng-ick@2����������‘�����������ë��������������ti,omap3-interface-clock������������ørng_ick����������•���x���������å���ó������clock-sha11-ick@1������������‘�����������ë��������������ti,omap3-interface-clock����������
��øsha11_ick������������•���x������clock-des1-ick@0�������������‘������������ë��������������ti,omap3-interface-clock����������	��ødes1_ick�������������•���x������clock-pka-ick@4����������‘�����������ë��������������ti,omap3-interface-clock������������øpka_ick����������•���y���������clock@f00���������
����ti,clksel������������‘�����������ë������������������������+�������clock-cam-mclk@0�������������‘������������ë��������������ti,gate-clock���������	��øcam_mclk�������������•���z���������Ñ������clock-csi2-96m-fck@1�������������‘�����������ë��������������ti,gate-clock���������
��øcsi2_96m_fck�������������•������������å���Ý���������cam_ick@f10���������ë����������!����ti,omap3-no-wait-interface-clock�������������•���I���������‘����������\�������������å���Ü������security_l3_ick���������ë��������������fixed-factor-clock�����������•���G��������‹�����������–������������å���y������ssi_l4_ick����������ë��������������fixed-factor-clock�����������•���I��������‹�����������–������������å���]������sr_l4_ick�����������ë��������������fixed-factor-clock�����������•���I��������‹�����������–���������dpll2_fck@40������������ë��������������ti,divider-clock�������������•���/��������\�����������i������������‘���@���������t���������å���{������dpll2_ck@4����������ë��������������ti,omap3-dpll-clock����������•���"���{���������‘������$���@���4��������������������������� ���������å���|������dpll2_m2_ck@44����������ë��������������ti,divider-clock�������������•���|��������i������������‘���D���������t���������å���}������iva2_ck@0�����������ë��������������ti,wait-gate-clock�����������•���}���������‘������������\�������������å���Þ������clock@a18���������
����ti,clksel������������‘��
��������ë�����������������������4�������������+�������clock-mad2d-ick@3������������‘�����������ë��������������ti,omap3-interface-clock����������
��ømad2d_ick������������•���G���������å���á������clock-usbtll-ick@2�����������‘�����������ë��������������ti,omap3-interface-clock������������øusbtll_ick�����������•���\���������å���Ù���������ssi_ssr_fck_3430es2���������ë��������������ti,composite-clock�����������•���~������������å���€������ssi_sst_fck_3430es2���������ë��������������fixed-factor-clock�����������•���€��������‹�����������–������������å��������sys_d2_ck�����������ë��������������fixed-factor-clock�����������•���"��������‹�����������–������������å���J������omap_96m_d2_fck���������ë��������������fixed-factor-clock�����������•���Y��������‹�����������–������������å���K������omap_96m_d4_fck���������ë��������������fixed-factor-clock�����������•���Y��������‹�����������–������������å���L������omap_96m_d8_fck���������ë��������������fixed-factor-clock�����������•���Y��������‹�����������–������������å���M������omap_96m_d10_fck������������ë��������������fixed-factor-clock�����������•���Y��������‹�����������–���
���������å���N������dpll5_m2_d4_ck����������ë��������������fixed-factor-clock�����������•�����������‹�����������–������������å���O������dpll5_m2_d8_ck����������ë��������������fixed-factor-clock�����������•�����������‹�����������–������������å���P������dpll5_m2_d16_ck���������ë��������������fixed-factor-clock�����������•�����������‹�����������–������������å���Q������dpll5_m2_d20_ck���������ë��������������fixed-factor-clock�����������•�����������‹�����������–������������å���R������usim_fck������������ë��������������ti,composite-clock�����������•���‚���ƒ������dpll5_ck@d04������������ë��������������ti,omap3-dpll-clock����������•���"���"���������‘��
��
$��
L��
4���������������������������å���„������dpll5_m2_ck@d50���������ë��������������ti,divider-clock�������������•���„��������i������������‘��
P���������t���������å���������sgx_gate_fck@b00������������ë��������������ti,composite-gate-clock����������•���/��������\������������‘������������å���Œ������core_d3_ck����������ë��������������fixed-factor-clock�����������•���/��������‹�����������–������������å���…������core_d4_ck����������ë��������������fixed-factor-clock�����������•���/��������‹�����������–������������å���†������core_d6_ck����������ë��������������fixed-factor-clock�����������•���/��������‹�����������–������������å���‡������omap_192m_alwon_fck���������ë��������������fixed-factor-clock�����������•���&��������‹�����������–������������å���ˆ������core_d2_ck����������ë��������������fixed-factor-clock�����������•���/��������‹�����������–������������å���‰������sgx_mux_fck@b40���������ë��������������ti,composite-mux-clock�������� ���•���…���†���‡���3���ˆ���‰���Š���‹���������‘��@���������å���������sgx_fck���������ë��������������ti,composite-clock�����������•���Œ������������å��������sgx_ick@b10���������ë��������������ti,wait-gate-clock�����������•���G���������‘����������\�������������å���â������cpefuse_fck@a08���������ë��������������ti,gate-clock������������•���"���������‘��
��������\�������������å���Ö������ts_fck@a08����������ë��������������ti,gate-clock������������•���H���������‘��
��������\������������å���×������usbtll_fck@a08����������ë��������������ti,wait-gate-clock�����������•������������‘��
��������\������������å���Ø������dss_ick_3430es2@e10���������ë��������������ti,omap3-dss-interface-clock�������������•���I���������‘����������\�������������å���·������usbhost_120m_fck@1400�����������ë��������������ti,gate-clock������������•������������‘�����������\������������å���ã������usbhost_48m_fck@1400������������ë��������������ti,dss-gate-clock������������•���9���������‘�����������\�������������å���ä������usbhost_ick@1410������������ë��������������ti,omap3-dss-interface-clock�������������•���I���������‘����������\�������������å���å���������clockdomains�������core_l3_clkdm�������������ti,clockdomain�����������•���Ž���������dpll3_clkdm�����������ti,clockdomain�����������•���������dpll1_clkdm�����������ti,clockdomain�����������•���������per_clkdm�������������ti,clockdomain��������h���•������‘���’���“���”���•���–���—���˜���™���š���›���œ������ž���Ÿ��� ���¡���¢���£���¤���¥���¦���§���¨���©������emu_clkdm�������������ti,clockdomain�����������•���*������dpll4_clkdm�����������ti,clockdomain�����������•��� ������wkup_clkdm������������ti,clockdomain��������$���•���ª���«���¬���­���®���¯���°���±���²������dss_clkdm�������������ti,clockdomain�����������•���³���´���µ���¶���·������core_l4_clkdm�������������ti,clockdomain��������”���•���¸���¹���º���»���¼���½���¾���¿���À���Á���Â���Ã���Ä���Å���Æ���Ç���È���É���Ê���Ë���Ì���Í���Î���Ï���Ð���Ñ���Ò���Ó���Ô������Õ���Ö���×���Ø���Ù���Ú���Û������cam_clkdm�������������ti,clockdomain�����������•���Ü���Ý������iva2_clkdm������������ti,clockdomain�����������•���Þ������dpll2_clkdm�����������ti,clockdomain�����������•���|������d2d_clkdm�������������ti,clockdomain�����������•���ß���à���á������dpll5_clkdm�����������ti,clockdomain�����������•���„������sgx_clkdm�������������ti,clockdomain�����������•���â������usbhost_clkdm�������������ti,clockdomain�����������•���ã���ä���å������������target-module@48320000������������ti,sysc-omap2�ti,sysc������������‘H2�����H2����������	��rev�sysc������������"����������������•���_���¯���������œfck�ick����������������������+���������������H2��������counter@0�������������ti,omap-counter32k�����������‘������� ������	��Adisabled�������������interrupt-controller@48200000�������������ti,omap3-intc������������)��������������������‘H ��������������å���������target-module@48056000������������ti,sysc-omap2�ti,sysc������������‘H`����H`,���H`(�����������rev�sysc�syss�������������#��������H������������������"������������������0������������•���[���������œick����������������������+���������������H`�������dma-controller@0��������������ti,omap3430-sdma�ti,omap-sdma������������‘����������������í������
��������������V�����������a��� ��������n���`���������å������������gpio@48310000�������������ti,omap3-gpio������������‘H1��������������í������������øgpio1������������{�����������������������������)�������������������ydefault���������‡���æ���������å��������gpio@49050000�������������ti,omap3-gpio������������‘I��������������í������������øgpio2��������������������������������)�����������������gpio@49052000�������������ti,omap3-gpio������������‘I �������������í������������øgpio3��������������������������������)�����������������gpio@49054000�������������ti,omap3-gpio������������‘I@�������������í��� ���������øgpio4��������������������������������)�����������������gpio@49056000�������������ti,omap3-gpio������������‘I`�������������í���!���������øgpio5��������������������������������)��������������������å��
������gpio@49058000�������������ti,omap3-gpio������������‘I€�������������í���"���������øgpio6��������������������������������)��������������������å��������serial@4806a000�����������ti,omap3-uart������������‘H ��� ���������©������H��������=������1������2��������Btx�rx������������øuart1�����������LÜl�������serial@4806c000�����������ti,omap3-uart������������‘HÀ������������©������I��������=������3������4��������Btx�rx������������øuart2�����������LÜl�������serial@49020000�����������ti,omap3-uart������������‘I�������������©������J���ç��n��������=������5������6��������Btx�rx������������øuart3�����������LÜl���������ydefault���������‡���è������i2c@48070000����������
����ti,omap3-i2c�������������‘H�����€���������í���8���������������������+�������������øi2c1������������L�'¬@���twl@48�����������‘���H���������í�������������������������ti,twl4030�����������)�������������������ydefault���������‡���é���ê���audio�������������ti,twl4030-audio�������codec������������rtc�����������ti,twl4030-rtc�����������í���������bci�����������ti,twl4030-bci�����������í���	�����������½���ë��������Ë���ì�����������×vac�������watchdog��������������ti,twl4030-wdt��������regulator-vaux1�����������ti,twl4030-vaux1����������regulator-vaux2�����������ti,twl4030-vaux2����������	��¬vdd_ehci������������»�w@��������Ó�w@���������è������regulator-vaux3�����������ti,twl4030-vaux3����������regulator-vaux4�����������ti,twl4030-vaux4����������regulator-vdd1������������ti,twl4030-vdd1���������»�	'À��������Ó� ���������å���������regulator-vdac������������ti,twl4030-vdac���������»�w@��������Ó�w@���������å���ÿ������regulator-vio�������������ti,twl4030-vio��������regulator-vintana1������������ti,twl4030-vintana1�������regulator-vintana2������������ti,twl4030-vintana2�������regulator-vintdig�������������ti,twl4030-vintdig��������regulator-vmmc1�����������ti,twl4030-vmmc1������������»�:��������Ó�0°���������å���ð������regulator-vmmc2�����������ti,twl4030-vmmc2������������»�:��������Ó�0°������regulator-vusb1v5�������������ti,twl4030-vusb1v5�����������å���í������regulator-vusb1v8�������������ti,twl4030-vusb1v8�����������å���î������regulator-vusb3v1�������������ti,twl4030-vusb3v1�����������å���ë������regulator-vpll1�����������ti,twl4030-vpll1����������regulator-vpll2�����������ti,twl4030-vpll2������������»�w@��������Ó�w@���������è������regulator-vsim������������ti,twl4030-vsim���������»�w@��������Ó�-ÆÀ���������å���ñ������gpio��������������ti,twl4030-gpio������������������������������)��������������������ü��������������������¡Ä���������å��������twl4030-usb�����������ti,twl4030-usb�����������í���
����������� ���í��������.���î��������<���ë��������J�����������S�������������å���ý������pwm�����������ti,twl4030-pwm����������^���������pwmled������������ti,twl4030-pwmled�����������^���������pwrbutton�������������ti,twl4030-pwrbutton�������������í���������keypad������������ti,twl4030-keypad������������í�����������i�����������y���������madc��������������ti,twl4030-madc����������í�����������Œ������������å���ì������������i2c@48072000����������
����ti,omap3-i2c�������������‘H ����€���������í���9���������������������+�������������øi2c2����������i2c@48060000����������
����ti,omap3-i2c�������������‘H�����€���������í���=���������������������+�������������øi2c3������������L�† ���������å��������mailbox@48094000��������������ti,omap3-mailbox�������������ømailbox����������‘H	@�������������í�����������ž�����������ª�����������¼������mbox-dsp������������Î��������������������Ù��������������������spi@48098000��������������ti,omap2-mcspi�����������‘H	€�������������í���A���������������������+�������������ømcspi1����������ä���������@��=������#������$������%������&������'������(������)������*������ ��Btx0�rx0�tx1�rx1�tx2�rx2�tx3�rx3�������spi@4809a000��������������ti,omap2-mcspi�����������‘H	 �������������í���B���������������������+�������������ømcspi2����������ä��������� ��=������+������,������-������.��������Btx0�rx0�tx1�rx1�������spi@480b8000��������������ti,omap2-mcspi�����������‘H€�������������í���[���������������������+�������������ømcspi3����������ä��������� ��=��������������������������������Btx0�rx0�tx1�rx1�������spi@480ba000��������������ti,omap2-mcspi�����������‘H �������������í���0���������������������+�������������ømcspi4����������ä�����������=������F������G��������Btx0�rx0�������1w@480b2000�����������ti,omap3-1w����������‘H �������������í���:���������øhdq1w���������mmc@4809c000��������������ti,omap3-hsmmc�����������‘H	À�������������í���S���������ømmc1�������������ò��������=������=������>��������Btx�rx�����������ÿ���ï�����������ð�����������ñ��������%���������mmc@480b4000��������������ti,omap3-hsmmc�����������‘H@�������������í���V���������ømmc2������������=������/������0��������Btx�rx���������	��Adisabled����������mmc@480ad000��������������ti,omap3-hsmmc�����������‘H
Ð�������������í���^���������ømmc3������������=������M������N��������Btx�rx���������	��Adisabled����������mmu@480bd400������������/��������������ti,omap2-iommu�����������‘HÔ����€���������í������������ømmu_isp���������<������������å��������mmu@5d000000������������/��������������ti,omap2-iommu�����������‘]������€���������í������������ømmu_iva�������	��Adisabled����������wdt@48314000����������
����ti,omap3-wdt�������������‘H1@����€������
���øwd_timer2���������mcbsp@48074000������������ti,omap3-mcbsp�����������‘H@����ÿ��������mpu����������í������;���<������
��Lcommon�tx�rx������������\���€���������ømcbsp1����������=������������ ��������Btx�rx������������•���ò���������œfck�������	��Adisabled����������target-module@480a0000������������ti,sysc-omap2�ti,sysc������������‘H
�<���H
�@���H
�D�����������rev�sysc�syss����������������������"���������������0������������•���ó���������œick����������������������+���������������H
���� ����rng@0���������
����ti,omap2-rng�������������‘������ ����������í���4���������mcbsp@49022000������������ti,omap3-mcbsp�����������‘I ����ÿI€����ÿ������
��mpu�sidetone�������������í������>���?�����������Lcommon�tx�rx�sidetone�����������\������������ømcbsp2�mcbsp2_sidetone����������=������!������"��������Btx�rx������������•���ô���§���������œfck�ick���������Aokay�������������å��������mcbsp@49024000������������ti,omap3-mcbsp�����������‘I@����ÿI ����ÿ������
��mpu�sidetone�������������í������Y���Z�����������Lcommon�tx�rx�sidetone�����������\���€���������ømcbsp3�mcbsp3_sidetone����������=��������������������Btx�rx������������•���õ���¨���������œfck�ick�������	��Adisabled����������mcbsp@49026000������������ti,omap3-mcbsp�����������‘I`����ÿ��������mpu����������í������6���7������
��Lcommon�tx�rx������������\���€���������ømcbsp4����������=��������������������Btx�rx������������•���ö���������œfck���������k����������	��Adisabled����������mcbsp@48096000������������ti,omap3-mcbsp�����������‘H	`����ÿ��������mpu����������í������Q���R������
��Lcommon�tx�rx������������\���€���������ømcbsp5����������=��������������������Btx�rx������������•���÷���������œfck�������	��Adisabled����������sham@480c3000�������������ti,omap3-sham������������øsham�������������‘H0����d���������í���1��������=������E��������Brx��������target-module@48318000������������ti,sysc-omap2-timer�ti,sysc����������‘H1€����H1€���H1€�����������rev�sysc�syss�������������'��������"������������������0������������•���ø���±���������œfck�ick����������������������+���������������H1€�������timer@0�����������ti,omap3430-timer������������‘�������€���������•���ø���������œfck����������í���%��������|���ø��������Œ���H���������target-module@49032000������������ti,sysc-omap2-timer�ti,sysc����������‘I ����I ���I �����������rev�sysc�syss�������������'��������"������������������0������������•���ù���¦���������œfck�ick����������������������+���������������I �������������£���������·���timer@0�����������ti,omap3430-timer������������‘����������������í���&��������|���ù��������Œ���"���������timer@49034000������������ti,omap3430-timer������������‘I@�������������í���'���������øtimer3��������timer@49036000������������ti,omap3430-timer������������‘I`�������������í���(���������øtimer4��������timer@49038000������������ti,omap3430-timer������������‘I€�������������í���)���������øtimer5�����������Â������timer@4903a000������������ti,omap3430-timer������������‘I �������������í���*���������øtimer6�����������Â������timer@4903c000������������ti,omap3430-timer������������‘IÀ�������������í���+���������øtimer7�����������Â������timer@4903e000������������ti,omap3430-timer������������‘Ià�������������í���,���������øtimer8�����������Ï���������Â������timer@49040000������������ti,omap3430-timer������������‘I��������������í���-���������øtimer9�����������Ï������timer@48086000������������ti,omap3430-timer������������‘H`�������������í���.���������øtimer10����������Ï������timer@48088000������������ti,omap3430-timer������������‘H€�������������í���/���������øtimer11����������Ï������target-module@48304000������������ti,sysc-omap2-timer�ti,sysc����������‘H0@����H0@���H0@�����������rev�sysc�syss�������������'��������"������������������0������������•���ú���°���������œfck�ick����������������������+���������������H0@�������������£���������·���timer@0�����������ti,omap3430-timer������������‘����������������í���_���������Ü���������ë���������usbhstll@48062000���������
����ti,usbhs-tll�������������‘H �������������í���N���������øusb_tll_hs��������usbhshost@48064000������������ti,usbhs-host������������‘H@�������������øusb_host_hs����������������������+������������������	��ûehci-phy�������ohci@48064400�������������ti,ohci-omap3������������‘HD�������������í���L���������������ehci@48064800���������
����ti,ehci-omap�������������‘HH�������������í���M���������������û���������gpmc@6e000000�������������ti,omap3430-gpmc�������������øgpmc�������������‘n�����Ð���������í�����������=��������������Brxtx������������#�����������/������������������������+������������)���������������������������������������Aokay��������������������0���������������å���ü���nand@0,0��������������ti,omap2-nand������������‘�����������������������ü���������í�����������������������Aham1������������Q���ü����������������Z������������������������+�����������i�����������{������������‰���$��������›���$��������­�����������¼�����������Ï���$��������â�����������ð���0��������ÿ�����������
��������������H��������-���H��������>���6��������M������partition@0�������	��_X-Loader�������������‘�������������partition@80000���������_U-Boot�����������‘������������partition@1c0000������������_U-Boot Env�����������‘�&�����������partition@280000������������_Kernel�����������‘�(���@��������partition@780000������������_Filesystem�����������‘�h��˜��������������target-module@480ab000������������ti,sysc-omap2�ti,sysc������������‘H
´����H
´���H
´�����������rev�sysc�syss����������������������H������������������"������������������0������������œfck����������������������+���������������H
°�������������•������usb@0�������������ti,omap3-musb������������‘����������������í���\���]��������Lmc�dma����������e�����������p�����������x��������������������������ý�����������ý������	��˜usb2-phy������������N�����������¢���2���������dss@48050000����������
����ti,omap3-dss�������������‘H�������������Aokay����������	���ødss_core�������������•���¶���������œfck����������������������+��������������������ydefault���������‡���þ���dispc@48050400������������ti,omap3-dispc�����������‘H�������������í���������
���ødss_dispc������������•���¶���������œfck�������encoder@4804fc00����������
����ti,omap3-dsi�������������‘Hü����Hþ����@Hÿ���� ��������proto�phy�pll������������í���������	��Adisabled����������	���ødss_dsi1�������������•���¶���µ���������œfck�sys_clk����������������������+����������encoder@48050800��������������ti,omap3-rfbi������������‘H����������	��Adisabled����������	���ødss_rfbi�������������•���¶���·���������œfck�ick�������encoder@48050c00��������������ti,omap3-venc������������‘H������������Aokay����������	���ødss_venc�������������•���³���������œfck���������¨���ÿ���port�������endpoint������������´�����������Ä������������å��������������port�������endpoint������������´����������Ð������������å��������������ssi-controller@48058000�������
����ti,omap3-ssi�������������øssi���������Aokay�������������‘H€����H������������sys�gdd����������í���G��������Lgdd_mpu����������������������+���������������������•���€���������� ���œssi_ssr_fck�ssi_sst_fck�ssi_ick����ssi-port@4805a000�������������ti,omap3-ssi-port������������‘H ����H¨������������tx�rx������������í���C���D������ssi-port@4805b000�������������ti,omap3-ssi-port������������‘H°����H¸������������tx�rx������������í���E���F���������pinmux@480025d8������� ����ti,omap3-padconf�pinctrl-single����������‘H�%Ø���$���������������������+������������	�����������������������)��������>�����������\��ÿ��������ydefault���������‡�����hsusb2-2-pins���������0��‘������������������������� �����"�����������å�����������isp@480bc000����������
����ti,omap3-isp�������������‘HÀ���üHØ���|���������í�����������Û����������¥������l��������â������������ë������ports������������������������+�������������bandgap@48002524�������������‘H�%$�������������ti,omap34xx-bandgap���������î�������������å��	������target-module@480cb000������������ti,sysc-omap3430-sr�ti,sysc����������øsmartreflex_core�������������‘H°$�����������sysc������������������������•�����������œfck����������������������+���������������H°�������smartreflex@0�������������ti,omap3-smartreflex-core������������‘����������������í������������target-module@480c9000������������ti,sysc-omap3430-sr�ti,sysc����������øsmartreflex_mpu_iva����������‘H$�����������sysc������������������������•�����������œfck����������������������+���������������H�������smartreflex@480c9000��������������ti,omap3-smartreflex-mpu-iva�������������‘����������������í������������target-module@50000000������������ti,sysc-omap2�ti,sysc������������‘P�������������rev����������•�����â���������œfck�ick����������������������+���������������P���������gpu@0���������#����ti,omap3430-gpu�img,powervr-sgx530�����������‘����������������í���������������opp-table�������������operating-points-v2-ti-cpu����������¥������������å������opp-125000000���������������sY@���������à˜�à˜�à˜��������ÿÿÿÿ���������opp-250000000���������������æ²€���������g8�g8�g8��������ÿÿÿÿ������������*������opp-500000000���������������Íe����������O€�O€�O€��������ÿÿÿÿ���������opp-550000000��������������� ÈU€���������tx�tx�tx��������ÿÿÿÿ���������opp-600000000���������������#ÃF����������™p�™p�™p��������ÿÿÿÿ���������opp-720000000���������������*êT����������™p�™p�™p��������ÿÿÿÿ������������6���������thermal-zones������cpu-thermal���������A���ú��������W��è��������e������N ��������r��	���trips������cpu_alert�����������‚�8€��������Ž��Ð���������Œpassive����������å��
������cpu_crit������������‚�_��������Ž��Ð������	���Œcritical�������������cooling-maps�������map0������������™��
��������ž��ÿÿÿÿÿÿÿÿ���������������memory@80000000����������…memory�����������‘€������������leds����������
����gpio-leds������led-pmu-stat������������_beagleboard::pmu_stat�����������T���������������led-heartbeat�����������_beagleboard::usr0�����������T��
�������������
��­heartbeat���������led-mmc���������_beagleboard::usr1�����������T��
���������������­mmc0�������������hsusb2_power_reg��������������regulator-fixed���������¬hsusb2_vbus���������»�2Z ��������Ó�2Z ��������Ã�����������������È�p���������å��������hsusb2-phy-pins�����������usb-nop-xceiv�����������Ù��
��������������å����������S�������������å���û������sound�������������ti,omap-twl4030���������ðomap3beagle���������ù��������gpio_keys���������
����gpio-keys������user������������_user������������T�����������������	�����������	
���������encoder0����������
����ti,tfp410�����������	�����
�����������ydefault���������‡�����ports������������������������+�������port@0�����������‘�������endpoint������������´�����������å�����������port@1�����������‘������endpoint������������´�����������å�����������������connector0������������dvi-connector�����������_dvi����������	+��������	3�����port�������endpoint������������´�����������å��������������connector1������������svideo-connector������������_tv�����port�������endpoint������������´�����������å���������������etb@540000000���������"����arm,coresight-etb10�arm,primecell������������‘T°�������������•���*������	���œapb_pclk�������in-ports�������port�������endpoint������������´�����������å�����������������etm@54010000����������"����arm,coresight-etm3x�arm,primecell������������‘T��������������•���*������	���œapb_pclk�������out-ports������port�������endpoint������������´�����������å��������������������	compatible�interrupt-parent�#address-cells�#size-cells�model�i2c0�i2c1�i2c2�mmc0�mmc1�mmc2�serial0�serial1�serial2�display0�display1�device_type�reg�clocks�clock-names�clock-latency�operating-points-v2�#cooling-cells�cpu0-supply�phandle�interrupts�ti,hwmods�ranges�#pinctrl-cells�#interrupt-cells�interrupt-controller�pinctrl-single,register-width�pinctrl-single,function-mask�pinctrl-names�pinctrl-0�pinctrl-single,pins�syscon�regulator-name�regulator-min-microvolt�regulator-max-microvolt�#clock-cells�clock-output-names�reg-names�ti,sysc-mask�ti,sysc-sidle�ti,syss-mask�dmas�dma-names�clock-frequency�ti,bit-shift�ti,max-div�ti,index-starts-at-one�clock-mult�clock-div�ti,set-bit-to-disable�ti,clock-mult�ti,clock-div�ti,set-rate-parent�ti,index-power-of-two�ti,dividers�ti,low-power-stop�ti,lock�ti,low-power-bypass�#ssize-cells�status�ti,sysc-midle�#dma-cells�dma-channels�dma-requests�ti,gpio-always-on�gpio-controller�#gpio-cells�interrupts-extended�bci3v1-supply�io-channels�io-channel-names�regulator-always-on�ti,use-leds�ti,pullups�ti,pulldowns�usb1v5-supply�usb1v8-supply�usb3v1-supply�usb_mode�#phy-cells�#pwm-cells�keypad,num-rows�keypad,num-columns�#io-channel-cells�#mbox-cells�ti,mbox-num-users�ti,mbox-num-fifos�ti,mbox-tx�ti,mbox-rx�ti,spi-num-cs�ti,dual-volt�pbias-supply�vmmc-supply�vqmmc-supply�bus-width�#iommu-cells�ti,#tlb-entries�interrupt-names�ti,buffer-size�#sound-dai-cells�assigned-clocks�assigned-clock-parents�ti,no-reset-on-init�ti,no-idle�ti,timer-dsp�ti,timer-pwm�ti,timer-alwon�ti,timer-secure�port2-mode�remote-wakeup-connected�phys�gpmc,num-cs�gpmc,num-waitpins�ti,nand-ecc-opt�rb-gpios�nand-bus-width�gpmc,device-width�gpmc,cs-on-ns�gpmc,cs-rd-off-ns�gpmc,cs-wr-off-ns�gpmc,adv-on-ns�gpmc,adv-rd-off-ns�gpmc,adv-wr-off-ns�gpmc,oe-on-ns�gpmc,oe-off-ns�gpmc,we-on-ns�gpmc,we-off-ns�gpmc,rd-cycle-ns�gpmc,wr-cycle-ns�gpmc,access-ns�gpmc,wr-access-ns�label�multipoint�num-eps�ram-bits�interface-type�usb-phy�phy-names�power�vdda-supply�remote-endpoint�ti,channels�data-lines�iommus�ti,phy-type�#thermal-sensor-cells�opp-hz�opp-microvolt�opp-supported-hw�opp-suspend�turbo-mode�polling-delay-passive�polling-delay�coefficients�thermal-sensors�temperature�hysteresis�trip�cooling-device�linux,default-trigger�gpio�startup-delay-us�reset-gpios�vcc-supply�ti,model�ti,mcbsp�linux,code�wakeup-source�powerdown-gpios�digital�ddc-i2c-bus�