Ð þí� Û���8��ÿà���(������������ û��ÿ¨�����������������������������5����isee,omap3-igep0020�ti,omap3630�ti,omap36xx�ti,omap3�������������������������������������+���������!���7IGEPv2 Rev. C (TI OMAP AM/DM37x)�������chosen�����������=/ocp@68000000/serial@49020000���������aliases����������I/ocp@68000000/i2c@48070000�����������N/ocp@68000000/i2c@48072000�����������S/ocp@68000000/i2c@48060000�����������X/ocp@68000000/mmc@4809c000�����������]/ocp@68000000/mmc@480b4000�����������b/ocp@68000000/mmc@480ad000�����������g/ocp@68000000/serial@4806a000������������o/ocp@68000000/serial@4806c000������������w/ocp@68000000/serial@49020000������������/ocp@68000000/serial@49042000���������cpus�������������������������+�������cpu@0�������������arm,cortex-a8������������‡cpu����������“�������������—������������žcpu����������ª�“à���������¸������������Ì������������×������������æ�����������pmu@54000000��������������arm,cortex-a8-pmu������������“T����€�����������î������������ùdebugss�������soc�����������ti,omap-infra������mpu������� ����ti,omap3-mpu�������������ùmpu�������iva������� ����ti,iva2.2������������ùiva����dsp������� ����ti,omap3-c64����������������ocp@68000000��������������ti,omap3-l3-smx�simple-bus�����������“h���������������î��� ��� ���������������������+���������������������ùl3_main����l4@48000000�����������ti,omap3-l4-core�simple-bus����������������������+���������������H���������scm@2000��������������ti,omap3-scm�simple-bus����������“�� ��� ����������������������+����������������� ��� ����pinmux@30��������� ����ti,omap3-padconf�pinctrl-single����������“���0��8���������������������+������������ �����������������������*��������?�����������]��ÿ��������zdefault���������ˆ���������pinmux_gpmc_pins������������’���Ž������������æ�� ������pinmux_uart1_pins�����������’��R�����L�������������æ���è������pinmux_uart3_pins�����������’��n�����p�������������æ���ê������pinmux_mcbsp2_pins�������� ��’������������������������������æ��������pinmux_mmc1_pins����������0��’���������������������������������æ���ô������pinmux_mmc2_pins����������0��’��(����*����,����.����0����2�����������æ���ú������pinmux_i2c1_pins������������’��Š�����Œ������������æ���ë������pinmux_i2c3_pins������������’��’�����”������������æ���ò������pinmux_twl4030_pins���������’��°��A���������æ���ì������pinmux_tfp410_pins����������’��–������������æ���������pinmux_dss_dpi_pins�������à��’���¤�������¦�������¨�������ª�������¬�������®�������°�������²�������´�������¶�������¸�������º�������¼�������¾�������À�������Â�������Ä�������Æ�������È�������Ê�������Ì�������Î�������Ð�������Ò�������Ô�������Ö�������Ø�������Ú�������������æ���������pinmux_uart2_pins��������� ��’��D�����F������H������J������������æ���é������pinmux_smsc9221_pins������������’��¢�����������æ�� ������pinmux_lbee1usjyc_pins����������’��6�����8�����:������������æ���û���������scm_conf@270��������������syscon�simple-bus������������“��p��0���������������������+�����������������p��0���������æ������pbias_regulator@2b0�����������ti,pbias-omap3�ti,pbias-omap�������������“��°�����������¦������pbias_mmc_omap2430����������pbias_mmc_omap2430����������¼�w@��������Ô�-ÆÀ���������æ���ó���������clocks�����������������������+�������mcbsp5_mux_fck@68�����������ì��������������ti,composite-mux-clock�����������—������ ��������ù������������“���h���������æ���������mcbsp5_fck����������ì��������������ti,composite-clock�����������—��� ������������æ��������mcbsp1_mux_fck@4������������ì��������������ti,composite-mux-clock�����������—������ ��������ù������������“������������æ��� ������mcbsp1_fck����������ì��������������ti,composite-clock�����������—������ ���������æ���þ������mcbsp2_mux_fck@4������������ì��������������ti,composite-mux-clock�����������—������ ��������ù������������“������������æ���������mcbsp2_fck����������ì��������������ti,composite-clock�����������—���������������æ���������mcbsp3_mux_fck@68�����������ì��������������ti,composite-mux-clock�����������—������ ���������“���h���������æ���������mcbsp3_fck����������ì��������������ti,composite-clock�����������—���������������æ��������mcbsp4_mux_fck@68�����������ì��������������ti,composite-mux-clock�����������—������ ��������ù������������“���h���������æ���������mcbsp4_fck����������ì��������������ti,composite-clock�����������—���������������æ��������������clockdomains����������pinmux@a00�������� ����ti,omap3-padconf�pinctrl-single����������“�� ����\���������������������+������������ �����������������������*��������?�����������]��ÿ���pinmux_twl4030_vpins���������� ��’������������������������������������æ���í���������������target-module@480a6000������������ti,sysc-omap2�ti,sysc������������“H `D���H `H���H `L�����������rev�sysc�syss����������������������������������������+������������—������������žick����������������������+���������������H `��� ����aes1@0�������� ����ti,omap3-aes�������������“�������P���������î������������8������ ������ ��������=tx�rx������������target-module@480c5000������������ti,sysc-omap2�ti,sysc������������“HPD���HPH���HPL�����������rev�sysc�syss����������������������������������������+������������—������������žick����������������������+���������������HP��� ����aes2@0�������� ����ti,omap3-aes�������������“�������P���������î������������8������A������B��������=tx�rx������������prm@48306000���������� ����ti,omap3-prm�������������“H0`���@����������î������clocks�����������������������+�������virt_16_8m_ck�����������ì��������������fixed-clock���������G�Y����������æ���������osc_sys_ck@d40����������ì���������� ����ti,mux-clock�������������—���������������������������“�� @���������æ���������sys_ck@1270���������ì��������������ti,divider-clock�������������—�����������ù�����������W������������“��p���������b���������æ���#������sys_clkout1@d70���������ì��������������ti,gate-clock������������—������������“�� p��������ù���������dpll3_x2_ck���������ì��������������fixed-factor-clock�����������—�����������y�����������„���������dpll3_m2x2_ck�����������ì��������������fixed-factor-clock�����������—��� ��������y�����������„������������æ���"������dpll4_x2_ck���������ì��������������fixed-factor-clock�����������—���!��������y�����������„���������corex2_fck����������ì��������������fixed-factor-clock�����������—���"��������y�����������„������������æ���$������wkup_l4_ick���������ì��������������fixed-factor-clock�����������—���#��������y�����������„������������æ���S������corex2_d3_fck�����������ì��������������fixed-factor-clock�����������—���$��������y�����������„������������æ���Š������corex2_d5_fck�����������ì��������������fixed-factor-clock�����������—���$��������y�����������„������������æ���‹���������clockdomains�������������cm@48004000�����������ti,omap3-cm����������“H�@���@����clocks�����������������������+�������dummy_apb_pclk����������ì��������������fixed-clock���������G����������omap_32k_fck������������ì��������������fixed-clock���������G��€����������æ���E������virt_12m_ck���������ì��������������fixed-clock���������G�·����������æ���������virt_13m_ck���������ì��������������fixed-clock���������G�Æ]@���������æ���������virt_19200000_ck������������ì��������������fixed-clock���������G$ø����������æ���������virt_26000000_ck������������ì��������������fixed-clock���������GŒº€���������æ���������virt_38_4m_ck�����������ì��������������fixed-clock���������GIð����������æ���������dpll4_ck@d00������������ì��������������ti,omap3-dpll-per-j-type-clock�����������—���#���#���������“�� ��� �� D�� 0���������æ���!������dpll4_m2_ck@d48���������ì��������������ti,divider-clock�������������—���!��������W���?���������“�� H���������b���������æ���%������dpll4_m2x2_mul_ck�����������ì��������������fixed-factor-clock�����������—���%��������y�����������„������������æ���&������dpll4_m2x2_ck@d00�����������ì��������������ti,hsdiv-gate-clock����������—���&��������ù������������“�� ����������Ž���������æ���'������omap_96m_alwon_fck����������ì��������������fixed-factor-clock�����������—���'��������y�����������„������������æ���.������dpll3_ck@d00������������ì��������������ti,omap3-dpll-core-clock�������������—���#���#���������“�� ��� �� @�� 0���������æ���������dpll3_m3_ck@1140������������ì��������������ti,divider-clock�������������—�����������ù�����������W������������“��@���������b���������æ���(������dpll3_m3x2_mul_ck�����������ì��������������fixed-factor-clock�����������—���(��������y�����������„������������æ���)������dpll3_m3x2_ck@d00�����������ì��������������ti,hsdiv-gate-clock����������—���)��������ù������������“�� ����������Ž���������æ���*������emu_core_alwon_ck�����������ì��������������fixed-factor-clock�����������—���*��������y�����������„������������æ���g������sys_altclk����������ì��������������fixed-clock���������G�������������æ���3������mcbsp_clks����������ì��������������fixed-clock���������G�������������æ��� ������dpll3_m2_ck@d40���������ì��������������ti,divider-clock�������������—�����������ù�����������W������������“�� @���������b���������æ��� ������core_ck���������ì��������������fixed-factor-clock�����������—��� ��������y�����������„������������æ���+������dpll1_fck@940�����������ì��������������ti,divider-clock�������������—���+��������ù�����������W������������“�� @���������b���������æ���,������dpll1_ck@904������������ì��������������ti,omap3-dpll-clock����������—���#���,���������“�� �� $�� @�� 4���������æ���������dpll1_x2_ck���������ì��������������fixed-factor-clock�����������—�����������y�����������„������������æ���-������dpll1_x2m2_ck@944�����������ì��������������ti,divider-clock�������������—���-��������W������������“�� D���������b���������æ���A������cm_96m_fck����������ì��������������fixed-factor-clock�����������—���.��������y�����������„������������æ���/������omap_96m_fck@d40������������ì���������� ����ti,mux-clock�������������—���/���#��������ù������������“�� @���������æ���J������dpll4_m3_ck@e40���������ì��������������ti,divider-clock�������������—���!��������ù�����������W��� ���������“��@���������b���������æ���0������dpll4_m3x2_mul_ck�����������ì��������������fixed-factor-clock�����������—���0��������y�����������„������������æ���1������dpll4_m3x2_ck@d00�����������ì��������������ti,hsdiv-gate-clock����������—���1��������ù������������“�� ����������Ž���������æ���2������omap_54m_fck@d40������������ì���������� ����ti,mux-clock�������������—���2���3��������ù������������“�� @���������æ���=������cm_96m_d2_fck�����������ì��������������fixed-factor-clock�����������—���/��������y�����������„������������æ���4������omap_48m_fck@d40������������ì���������� ����ti,mux-clock�������������—���4���3��������ù������������“�� @���������æ���5������omap_12m_fck������������ì��������������fixed-factor-clock�����������—���5��������y�����������„������������æ���L������dpll4_m4_ck@e40���������ì��������������ti,divider-clock�������������—���!��������W������������“��@���������b���������æ���6������dpll4_m4x2_mul_ck�����������ì��������������ti,fixed-factor-clock������������—���6��������¤�����������²������������¿���������æ���7������dpll4_m4x2_ck@d00�����������ì��������������ti,gate-clock������������—���7��������ù������������“�� ����������Ž���������¿���������æ���Ž������dpll4_m5_ck@f40���������ì��������������ti,divider-clock�������������—���!��������W���?���������“��@���������b���������æ���8������dpll4_m5x2_mul_ck�����������ì��������������ti,fixed-factor-clock������������—���8��������¤�����������²������������¿���������æ���9������dpll4_m5x2_ck@d00�����������ì��������������ti,hsdiv-gate-clock����������—���9��������ù������������“�� ����������Ž���������¿���������æ���o������dpll4_m6_ck@1140������������ì��������������ti,divider-clock�������������—���!��������ù�����������W���?���������“��@���������b���������æ���:������dpll4_m6x2_mul_ck�����������ì��������������fixed-factor-clock�����������—���:��������y�����������„������������æ���;������dpll4_m6x2_ck@d00�����������ì��������������ti,hsdiv-gate-clock����������—���;��������ù������������“�� ����������Ž���������æ���<������emu_per_alwon_ck������������ì��������������fixed-factor-clock�����������—���<��������y�����������„������������æ���h������clkout2_src_gate_ck@d70���������ì���������� ����ti,composite-no-wait-gate-clock����������—���+��������ù������������“�� p���������æ���>������clkout2_src_mux_ck@d70����������ì��������������ti,composite-mux-clock�����������—���+���#���/���=���������“�� p���������æ���?������clkout2_src_ck����������ì��������������ti,composite-clock�����������—���>���?���������æ���@������sys_clkout2@d70���������ì��������������ti,divider-clock�������������—���@��������ù�����������W���@���������“�� p���������Ò������mpu_ck����������ì��������������fixed-factor-clock�����������—���A��������y�����������„������������æ���B������arm_fck@924���������ì��������������ti,divider-clock�������������—���B���������“�� $��������W���������emu_mpu_alwon_ck������������ì��������������fixed-factor-clock�����������—���B��������y�����������„������������æ���i������l3_ick@a40����������ì��������������ti,divider-clock�������������—���+��������W������������“�� @���������b���������æ���C������l4_ick@a40����������ì��������������ti,divider-clock�������������—���C��������ù�����������W������������“�� @���������b���������æ���D������rm_ick@c40����������ì��������������ti,divider-clock�������������—���D��������ù�����������W������������“��@���������b������gpt10_gate_fck@a00����������ì��������������ti,composite-gate-clock����������—���#��������ù������������“�� ����������æ���F������gpt10_mux_fck@a40�����������ì��������������ti,composite-mux-clock�����������—���E���#��������ù������������“�� @���������æ���G������gpt10_fck�����������ì��������������ti,composite-clock�����������—���F���G������gpt11_gate_fck@a00����������ì��������������ti,composite-gate-clock����������—���#��������ù������������“�� ����������æ���H������gpt11_mux_fck@a40�����������ì��������������ti,composite-mux-clock�����������—���E���#��������ù������������“�� @���������æ���I������gpt11_fck�����������ì��������������ti,composite-clock�����������—���H���I������core_96m_fck������������ì��������������fixed-factor-clock�����������—���J��������y�����������„������������æ���������mmchs2_fck@a00����������ì��������������ti,wait-gate-clock�����������—������������“�� ���������ù������������æ���º������mmchs1_fck@a00����������ì��������������ti,wait-gate-clock�����������—������������“�� ���������ù������������æ���»������i2c3_fck@a00������������ì��������������ti,wait-gate-clock�����������—������������“�� ���������ù������������æ���¼������i2c2_fck@a00������������ì��������������ti,wait-gate-clock�����������—������������“�� ���������ù������������æ���½������i2c1_fck@a00������������ì��������������ti,wait-gate-clock�����������—������������“�� ���������ù������������æ���¾������mcbsp5_gate_fck@a00���������ì��������������ti,composite-gate-clock����������—��� ��������ù��� ���������“�� ����������æ��� ������mcbsp1_gate_fck@a00���������ì��������������ti,composite-gate-clock����������—��� ��������ù��� ���������“�� ����������æ���������core_48m_fck������������ì��������������fixed-factor-clock�����������—���5��������y�����������„������������æ���K������mcspi4_fck@a00����������ì��������������ti,wait-gate-clock�����������—���K���������“�� ���������ù������������æ���¿������mcspi3_fck@a00����������ì��������������ti,wait-gate-clock�����������—���K���������“�� ���������ù������������æ���À������mcspi2_fck@a00����������ì��������������ti,wait-gate-clock�����������—���K���������“�� ���������ù������������æ���Á������mcspi1_fck@a00����������ì��������������ti,wait-gate-clock�����������—���K���������“�� ���������ù������������æ���Â������uart2_fck@a00�����������ì��������������ti,wait-gate-clock�����������—���K���������“�� ���������ù������������æ���Ã������uart1_fck@a00�����������ì��������������ti,wait-gate-clock�����������—���K���������“�� ���������ù��� ���������æ���Ä������core_12m_fck������������ì��������������fixed-factor-clock�����������—���L��������y�����������„������������æ���M������hdq_fck@a00���������ì��������������ti,wait-gate-clock�����������—���M���������“�� ���������ù������������æ���Å������core_l3_ick���������ì��������������fixed-factor-clock�����������—���C��������y�����������„������������æ���N������sdrc_ick@a10������������ì��������������ti,wait-gate-clock�����������—���N���������“�� ��������ù������������æ���������gpmc_fck������������ì��������������fixed-factor-clock�����������—���N��������y�����������„���������core_l4_ick���������ì��������������fixed-factor-clock�����������—���D��������y�����������„������������æ���O������mmchs2_ick@a10����������ì��������������ti,omap3-interface-clock�������������—���O���������“�� ��������ù������������æ���Æ������mmchs1_ick@a10����������ì��������������ti,omap3-interface-clock�������������—���O���������“�� ��������ù������������æ���Ç������hdq_ick@a10���������ì��������������ti,omap3-interface-clock�������������—���O���������“�� ��������ù������������æ���È������mcspi4_ick@a10����������ì��������������ti,omap3-interface-clock�������������—���O���������“�� ��������ù������������æ���É������mcspi3_ick@a10����������ì��������������ti,omap3-interface-clock�������������—���O���������“�� ��������ù������������æ���Ê������mcspi2_ick@a10����������ì��������������ti,omap3-interface-clock�������������—���O���������“�� ��������ù������������æ���Ë������mcspi1_ick@a10����������ì��������������ti,omap3-interface-clock�������������—���O���������“�� ��������ù������������æ���Ì������i2c3_ick@a10������������ì��������������ti,omap3-interface-clock�������������—���O���������“�� ��������ù������������æ���Í������i2c2_ick@a10������������ì��������������ti,omap3-interface-clock�������������—���O���������“�� ��������ù������������æ���Î������i2c1_ick@a10������������ì��������������ti,omap3-interface-clock�������������—���O���������“�� ��������ù������������æ���Ï������uart2_ick@a10�����������ì��������������ti,omap3-interface-clock�������������—���O���������“�� ��������ù������������æ���Ð������uart1_ick@a10�����������ì��������������ti,omap3-interface-clock�������������—���O���������“�� ��������ù��� ���������æ���Ñ������gpt11_ick@a10�����������ì��������������ti,omap3-interface-clock�������������—���O���������“�� ��������ù������������æ���Ò������gpt10_ick@a10�����������ì��������������ti,omap3-interface-clock�������������—���O���������“�� ��������ù������������æ���Ó������mcbsp5_ick@a10����������ì��������������ti,omap3-interface-clock�������������—���O���������“�� ��������ù��� ���������æ���Ô������mcbsp1_ick@a10����������ì��������������ti,omap3-interface-clock�������������—���O���������“�� ��������ù��� ���������æ���Õ������omapctrl_ick@a10������������ì��������������ti,omap3-interface-clock�������������—���O���������“�� ��������ù������������æ���Ö������dss_tv_fck@e00����������ì��������������ti,gate-clock������������—���=���������“�����������ù������������æ���µ������dss_96m_fck@e00���������ì��������������ti,gate-clock������������—���J���������“�����������ù������������æ���¶������dss2_alwon_fck@e00����������ì��������������ti,gate-clock������������—���#���������“�����������ù������������æ���·������dummy_ck������������ì��������������fixed-clock���������G����������gpt1_gate_fck@c00�����������ì��������������ti,composite-gate-clock����������—���#��������ù�������������“������������æ���P������gpt1_mux_fck@c40������������ì��������������ti,composite-mux-clock�����������—���E���#���������“��@���������æ���Q������gpt1_fck������������ì��������������ti,composite-clock�����������—���P���Q���������æ��������aes2_ick@a10������������ì��������������ti,omap3-interface-clock�������������—���O��������ù������������“�� ���������æ���������wkup_32k_fck������������ì��������������fixed-factor-clock�����������—���E��������y�����������„������������æ���R������gpio1_dbck@c00����������ì��������������ti,gate-clock������������—���R���������“�����������ù������������æ���¬������sha12_ick@a10�����������ì��������������ti,omap3-interface-clock�������������—���O���������“�� ��������ù������������æ���×������wdt2_fck@c00������������ì��������������ti,wait-gate-clock�����������—���R���������“�����������ù������������æ���������wdt2_ick@c10������������ì��������������ti,omap3-interface-clock�������������—���S���������“����������ù������������æ���®������wdt1_ick@c10������������ì��������������ti,omap3-interface-clock�������������—���S���������“����������ù������������æ���¯������gpio1_ick@c10�����������ì��������������ti,omap3-interface-clock�������������—���S���������“����������ù������������æ���°������omap_32ksync_ick@c10������������ì��������������ti,omap3-interface-clock�������������—���S���������“����������ù������������æ���±������gpt12_ick@c10�����������ì��������������ti,omap3-interface-clock�������������—���S���������“����������ù������������æ���²������gpt1_ick@c10������������ì��������������ti,omap3-interface-clock�������������—���S���������“����������ù�������������æ���³������per_96m_fck���������ì��������������fixed-factor-clock�����������—���.��������y�����������„������������æ���������per_48m_fck���������ì��������������fixed-factor-clock�����������—���5��������y�����������„������������æ���T������uart3_fck@1000����������ì��������������ti,wait-gate-clock�����������—���T���������“�����������ù������������æ���‘������gpt2_gate_fck@1000����������ì��������������ti,composite-gate-clock����������—���#��������ù������������“������������æ���U������gpt2_mux_fck@1040�����������ì��������������ti,composite-mux-clock�����������—���E���#���������“��@���������æ���V������gpt2_fck������������ì��������������ti,composite-clock�����������—���U���V���������æ��������gpt3_gate_fck@1000����������ì��������������ti,composite-gate-clock����������—���#��������ù������������“������������æ���W������gpt3_mux_fck@1040�����������ì��������������ti,composite-mux-clock�����������—���E���#��������ù������������“��@���������æ���X������gpt3_fck������������ì��������������ti,composite-clock�����������—���W���X������gpt4_gate_fck@1000����������ì��������������ti,composite-gate-clock����������—���#��������ù������������“������������æ���Y������gpt4_mux_fck@1040�����������ì��������������ti,composite-mux-clock�����������—���E���#��������ù������������“��@���������æ���Z������gpt4_fck������������ì��������������ti,composite-clock�����������—���Y���Z������gpt5_gate_fck@1000����������ì��������������ti,composite-gate-clock����������—���#��������ù������������“������������æ���[������gpt5_mux_fck@1040�����������ì��������������ti,composite-mux-clock�����������—���E���#��������ù������������“��@���������æ���\������gpt5_fck������������ì��������������ti,composite-clock�����������—���[���\������gpt6_gate_fck@1000����������ì��������������ti,composite-gate-clock����������—���#��������ù������������“������������æ���]������gpt6_mux_fck@1040�����������ì��������������ti,composite-mux-clock�����������—���E���#��������ù������������“��@���������æ���^������gpt6_fck������������ì��������������ti,composite-clock�����������—���]���^������gpt7_gate_fck@1000����������ì��������������ti,composite-gate-clock����������—���#��������ù������������“������������æ���_������gpt7_mux_fck@1040�����������ì��������������ti,composite-mux-clock�����������—���E���#��������ù������������“��@���������æ���`������gpt7_fck������������ì��������������ti,composite-clock�����������—���_���`������gpt8_gate_fck@1000����������ì��������������ti,composite-gate-clock����������—���#��������ù��� ���������“������������æ���a������gpt8_mux_fck@1040�����������ì��������������ti,composite-mux-clock�����������—���E���#��������ù������������“��@���������æ���b������gpt8_fck������������ì��������������ti,composite-clock�����������—���a���b������gpt9_gate_fck@1000����������ì��������������ti,composite-gate-clock����������—���#��������ù��� ���������“������������æ���c������gpt9_mux_fck@1040�����������ì��������������ti,composite-mux-clock�����������—���E���#��������ù������������“��@���������æ���d������gpt9_fck������������ì��������������ti,composite-clock�����������—���c���d������per_32k_alwon_fck�����������ì��������������fixed-factor-clock�����������—���E��������y�����������„������������æ���e������gpio6_dbck@1000���������ì��������������ti,gate-clock������������—���e���������“�����������ù������������æ���’������gpio5_dbck@1000���������ì��������������ti,gate-clock������������—���e���������“�����������ù������������æ���“������gpio4_dbck@1000���������ì��������������ti,gate-clock������������—���e���������“�����������ù������������æ���”������gpio3_dbck@1000���������ì��������������ti,gate-clock������������—���e���������“�����������ù������������æ���•������gpio2_dbck@1000���������ì��������������ti,gate-clock������������—���e���������“�����������ù��� ���������æ���–������wdt3_fck@1000�����������ì��������������ti,wait-gate-clock�����������—���e���������“�����������ù������������æ���—������per_l4_ick����������ì��������������fixed-factor-clock�����������—���D��������y�����������„������������æ���f������gpio6_ick@1010����������ì��������������ti,omap3-interface-clock�������������—���f���������“����������ù������������æ���˜������gpio5_ick@1010����������ì��������������ti,omap3-interface-clock�������������—���f���������“����������ù������������æ���™������gpio4_ick@1010����������ì��������������ti,omap3-interface-clock�������������—���f���������“����������ù������������æ���š������gpio3_ick@1010����������ì��������������ti,omap3-interface-clock�������������—���f���������“����������ù������������æ���›������gpio2_ick@1010����������ì��������������ti,omap3-interface-clock�������������—���f���������“����������ù��� ���������æ���œ������wdt3_ick@1010�����������ì��������������ti,omap3-interface-clock�������������—���f���������“����������ù������������æ���������uart3_ick@1010����������ì��������������ti,omap3-interface-clock�������������—���f���������“����������ù������������æ���ž������uart4_ick@1010����������ì��������������ti,omap3-interface-clock�������������—���f���������“����������ù������������æ���Ÿ������gpt9_ick@1010�����������ì��������������ti,omap3-interface-clock�������������—���f���������“����������ù��� ���������æ��� ������gpt8_ick@1010�����������ì��������������ti,omap3-interface-clock�������������—���f���������“����������ù��� ���������æ���¡������gpt7_ick@1010�����������ì��������������ti,omap3-interface-clock�������������—���f���������“����������ù������������æ���¢������gpt6_ick@1010�����������ì��������������ti,omap3-interface-clock�������������—���f���������“����������ù������������æ���£������gpt5_ick@1010�����������ì��������������ti,omap3-interface-clock�������������—���f���������“����������ù������������æ���¤������gpt4_ick@1010�����������ì��������������ti,omap3-interface-clock�������������—���f���������“����������ù������������æ���¥������gpt3_ick@1010�����������ì��������������ti,omap3-interface-clock�������������—���f���������“����������ù������������æ���¦������gpt2_ick@1010�����������ì��������������ti,omap3-interface-clock�������������—���f���������“����������ù������������æ���§������mcbsp2_ick@1010���������ì��������������ti,omap3-interface-clock�������������—���f���������“����������ù�������������æ���¨������mcbsp3_ick@1010���������ì��������������ti,omap3-interface-clock�������������—���f���������“����������ù������������æ���©������mcbsp4_ick@1010���������ì��������������ti,omap3-interface-clock�������������—���f���������“����������ù������������æ���ª������mcbsp2_gate_fck@1000������������ì��������������ti,composite-gate-clock����������—��� ��������ù�������������“������������æ���������mcbsp3_gate_fck@1000������������ì��������������ti,composite-gate-clock����������—��� ��������ù������������“������������æ���������mcbsp4_gate_fck@1000������������ì��������������ti,composite-gate-clock����������—��� ��������ù������������“������������æ���������emu_src_mux_ck@1140���������ì���������� ����ti,mux-clock�������������—���#���g���h���i���������“��@���������æ���j������emu_src_ck����������ì��������������ti,clkdm-gate-clock����������—���j���������æ���k������pclk_fck@1140�����������ì��������������ti,divider-clock�������������—���k��������ù�����������W������������“��@���������b������pclkx2_fck@1140���������ì��������������ti,divider-clock�������������—���k��������ù�����������W������������“��@���������b������atclk_fck@1140����������ì��������������ti,divider-clock�������������—���k��������ù�����������W������������“��@���������b������traceclk_src_fck@1140�����������ì���������� ����ti,mux-clock�������������—���#���g���h���i��������ù������������“��@���������æ���l������traceclk_fck@1140�����������ì��������������ti,divider-clock�������������—���l��������ù�����������W������������“��@���������b������secure_32k_fck����������ì��������������fixed-clock���������G��€����������æ���m������gpt12_fck�����������ì��������������fixed-factor-clock�����������—���m��������y�����������„������������æ��������wdt1_fck������������ì��������������fixed-factor-clock�����������—���m��������y�����������„���������security_l4_ick2������������ì��������������fixed-factor-clock�����������—���D��������y�����������„������������æ���n������aes1_ick@a14������������ì��������������ti,omap3-interface-clock�������������—���n��������ù������������“�� ���������æ���������rng_ick@a14���������ì��������������ti,omap3-interface-clock�������������—���n���������“�� ��������ù������������æ���ÿ������sha11_ick@a14�����������ì��������������ti,omap3-interface-clock�������������—���n���������“�� ��������ù���������des1_ick@a14������������ì��������������ti,omap3-interface-clock�������������—���n���������“�� ��������ù����������cam_mclk@f00������������ì��������������ti,gate-clock������������—���o��������ù�������������“������������¿������cam_ick@f10���������ì����������!����ti,omap3-no-wait-interface-clock�������������—���D���������“����������ù�������������æ���Þ������csi2_96m_fck@f00������������ì��������������ti,gate-clock������������—������������“�����������ù������������æ���ß������security_l3_ick���������ì��������������fixed-factor-clock�����������—���C��������y�����������„������������æ���p������pka_ick@a14���������ì��������������ti,omap3-interface-clock�������������—���p���������“�� ��������ù���������icr_ick@a10���������ì��������������ti,omap3-interface-clock�������������—���O���������“�� ��������ù���������des2_ick@a10������������ì��������������ti,omap3-interface-clock�������������—���O���������“�� ��������ù���������mspro_ick@a10�����������ì��������������ti,omap3-interface-clock�������������—���O���������“�� ��������ù���������mailboxes_ick@a10�����������ì��������������ti,omap3-interface-clock�������������—���O���������“�� ��������ù���������ssi_l4_ick����������ì��������������fixed-factor-clock�����������—���D��������y�����������„������������æ���w������sr1_fck@c00���������ì��������������ti,wait-gate-clock�����������—���#���������“�����������ù������������æ��������sr2_fck@c00���������ì��������������ti,wait-gate-clock�����������—���#���������“�����������ù������������æ��������sr_l4_ick�����������ì��������������fixed-factor-clock�����������—���D��������y�����������„���������dpll2_fck@40������������ì��������������ti,divider-clock�������������—���+��������ù�����������W������������“���@���������b���������æ���q������dpll2_ck@4����������ì��������������ti,omap3-dpll-clock����������—���#���q���������“������$���@���4���������è���������ú������������������æ���r������dpll2_m2_ck@44����������ì��������������ti,divider-clock�������������—���r��������W������������“���D���������b���������æ���s������iva2_ck@0�����������ì��������������ti,wait-gate-clock�����������—���s���������“������������ù�������������æ���à������modem_fck@a00�����������ì��������������ti,omap3-interface-clock�������������—���#���������“�� ���������ù������������æ���á������sad2d_ick@a10�����������ì��������������ti,omap3-interface-clock�������������—���C���������“�� ��������ù������������æ���â������mad2d_ick@a18�����������ì��������������ti,omap3-interface-clock�������������—���C���������“�� ��������ù������������æ���ã������mspro_fck@a00�����������ì��������������ti,wait-gate-clock�����������—������������“�� ���������ù���������ssi_ssr_gate_fck_3430es2@a00������������ì���������� ����ti,composite-no-wait-gate-clock����������—���$��������ù�������������“�� ����������æ���t������ssi_ssr_div_fck_3430es2@a40���������ì��������������ti,composite-divider-clock�����������—���$��������ù������������“�� @������$�����������������������������������������æ���u������ssi_ssr_fck_3430es2���������ì��������������ti,composite-clock�����������—���t���u���������æ���v������ssi_sst_fck_3430es2���������ì��������������fixed-factor-clock�����������—���v��������y�����������„������������æ��������hsotgusb_ick_3430es2@a10������������ì����������"����ti,omap3-hsotgusb-interface-clock������������—���N���������“�� ��������ù������������æ���������ssi_ick_3430es2@a10���������ì��������������ti,omap3-ssi-interface-clock�������������—���w���������“�� ��������ù�������������æ��������usim_gate_fck@c00�����������ì��������������ti,composite-gate-clock����������—���J��������ù��� ���������“������������æ���‚������sys_d2_ck�����������ì��������������fixed-factor-clock�����������—���#��������y�����������„������������æ���y������omap_96m_d2_fck���������ì��������������fixed-factor-clock�����������—���J��������y�����������„������������æ���z������omap_96m_d4_fck���������ì��������������fixed-factor-clock�����������—���J��������y�����������„������������æ���{������omap_96m_d8_fck���������ì��������������fixed-factor-clock�����������—���J��������y�����������„������������æ���|������omap_96m_d10_fck������������ì��������������fixed-factor-clock�����������—���J��������y�����������„��� ���������æ���}������dpll5_m2_d4_ck����������ì��������������fixed-factor-clock�����������—���x��������y�����������„������������æ���~������dpll5_m2_d8_ck����������ì��������������fixed-factor-clock�����������—���x��������y�����������„������������æ���������dpll5_m2_d16_ck���������ì��������������fixed-factor-clock�����������—���x��������y�����������„������������æ���€������dpll5_m2_d20_ck���������ì��������������fixed-factor-clock�����������—���x��������y�����������„������������æ���������usim_mux_fck@c40������������ì��������������ti,composite-mux-clock��������(���—���#���y���z���{���|���}���~������€�����������ù������������“��@���������b���������æ���ƒ������usim_fck������������ì��������������ti,composite-clock�����������—���‚���ƒ������usim_ick@c10������������ì��������������ti,omap3-interface-clock�������������—���S���������“����������ù��� ���������æ���´������dpll5_ck@d04������������ì��������������ti,omap3-dpll-clock����������—���#���#���������“�� �� $�� L�� 4���������è���������ú���������æ���„������dpll5_m2_ck@d50���������ì��������������ti,divider-clock�������������—���„��������W������������“�� P���������b���������æ���x������sgx_gate_fck@b00������������ì��������������ti,composite-gate-clock����������—���+��������ù������������“������������æ���Œ������core_d3_ck����������ì��������������fixed-factor-clock�����������—���+��������y�����������„������������æ���…������core_d4_ck����������ì��������������fixed-factor-clock�����������—���+��������y�����������„������������æ���†������core_d6_ck����������ì��������������fixed-factor-clock�����������—���+��������y�����������„������������æ���‡������omap_192m_alwon_fck���������ì��������������fixed-factor-clock�����������—���'��������y�����������„������������æ���ˆ������core_d2_ck����������ì��������������fixed-factor-clock�����������—���+��������y�����������„������������æ���‰������sgx_mux_fck@b40���������ì��������������ti,composite-mux-clock�������� ���—���…���†���‡���/���ˆ���‰���Š���‹���������“��@���������æ���������sgx_fck���������ì��������������ti,composite-clock�����������—���Œ������������æ��������sgx_ick@b10���������ì��������������ti,wait-gate-clock�����������—���C���������“����������ù�������������æ���ä������cpefuse_fck@a08���������ì��������������ti,gate-clock������������—���#���������“�� ��������ù�������������æ���Ø������ts_fck@a08����������ì��������������ti,gate-clock������������—���E���������“�� ��������ù������������æ���Ù������usbtll_fck@a08����������ì��������������ti,wait-gate-clock�����������—���x���������“�� ��������ù������������æ���Ú������usbtll_ick@a18����������ì��������������ti,omap3-interface-clock�������������—���O���������“�� ��������ù������������æ���Û������mmchs3_ick@a10����������ì��������������ti,omap3-interface-clock�������������—���O���������“�� ��������ù������������æ���Ü������mmchs3_fck@a00����������ì��������������ti,wait-gate-clock�����������—������������“�� ���������ù������������æ���Ý������dss1_alwon_fck_3430es2@e00����������ì��������������ti,dss-gate-clock������������—���Ž��������ù�������������“������������¿���������æ���¸������dss_ick_3430es2@e10���������ì��������������ti,omap3-dss-interface-clock�������������—���D���������“����������ù�������������æ���¹������usbhost_120m_fck@1400�����������ì��������������ti,gate-clock������������—���x���������“�����������ù������������æ���å������usbhost_48m_fck@1400������������ì��������������ti,dss-gate-clock������������—���5���������“�����������ù�������������æ���æ������usbhost_ick@1410������������ì��������������ti,omap3-dss-interface-clock�������������—���D���������“����������ù�������������æ���ç������uart4_fck@1000����������ì��������������ti,wait-gate-clock�����������—���T���������“�����������ù������������æ���«���������clockdomains�������core_l3_clkdm�������������ti,clockdomain�����������—������������dpll3_clkdm�����������ti,clockdomain�����������—���������dpll1_clkdm�����������ti,clockdomain�����������—���������per_clkdm�������������ti,clockdomain��������l���—���‘���’���“���”���•���–���—���˜���™���š���›���œ������ž���Ÿ��� ���¡���¢���£���¤���¥���¦���§���¨���©���ª���«������emu_clkdm�������������ti,clockdomain�����������—���k������dpll4_clkdm�����������ti,clockdomain�����������—���!������wkup_clkdm������������ti,clockdomain��������$���—���¬������®���¯���°���±���²���³���´������dss_clkdm�������������ti,clockdomain�����������—���µ���¶���·���¸���¹������core_l4_clkdm�������������ti,clockdomain��������”���—���º���»���¼���½���¾���¿���À���Á���Â���Ã���Ä���Å���Æ���Ç���È���É���Ê���Ë���Ì���Í���Î���Ï���Ð���Ñ���Ò���Ó���Ô���Õ���Ö������×���Ø���Ù���Ú���Û���Ü���Ý������cam_clkdm�������������ti,clockdomain�����������—���Þ���ß������iva2_clkdm������������ti,clockdomain�����������—���à������dpll2_clkdm�����������ti,clockdomain�����������—���r������d2d_clkdm�������������ti,clockdomain�����������—���á���â���ã������dpll5_clkdm�����������ti,clockdomain�����������—���„������sgx_clkdm�������������ti,clockdomain�����������—���ä������usbhost_clkdm�������������ti,clockdomain�����������—���å���æ���ç������������target-module@48320000������������ti,sysc-omap2�ti,sysc������������“H2�����H2���������� ��rev�sysc����������������������������—���R���±���������žfck�ick����������������������+���������������H2��������counter@0�������������ti,omap-counter32k�����������“������� ���������interrupt-controller@48200000�������������ti,omap3-intc������������*��������������������“H ��������������æ���������target-module@48056000������������ti,sysc-omap2�ti,sysc������������“H`����H`,���H`(�����������rev�sysc�syss�������������#��������"������������������������������������+������������—���N���������žick����������������������+���������������H`�������dma-controller@0��������������ti,omap3630-sdma�ti,omap-sdma������������“����������������î������ ��������������0�����������;��� ��������H���`���������æ������������gpio@48310000�������������ti,omap3-gpio������������“H1��������������î������������ùgpio1������������U���������g��������w������������*��������������������æ���ù������gpio@49050000�������������ti,omap3-gpio������������“I��������������î������������ùgpio2������������g��������w������������*�����������������gpio@49052000�������������ti,omap3-gpio������������“I �������������î������������ùgpio3������������g��������w������������*�����������������gpio@49054000�������������ti,omap3-gpio������������“I@�������������î��� ���������ùgpio4������������g��������w������������*�����������������gpio@49056000�������������ti,omap3-gpio������������“I`�������������î���!���������ùgpio5������������g��������w������������*��������������������æ��"������gpio@49058000�������������ti,omap3-gpio������������“I€�������������î���"���������ùgpio6������������g��������w������������*��������������������æ��������serial@4806a000�����������ti,omap3-uart������������“H ��� ���������ƒ������H��������8������1������2��������=tx�rx������������ùuart1�����������GÜl���������zdefault���������ˆ���è������serial@4806c000�����������ti,omap3-uart������������“HÀ������������ƒ������I��������8������3������4��������=tx�rx������������ùuart2�����������GÜl���������zdefault���������ˆ���é������serial@49020000�����������ti,omap3-uart������������“I�������������ƒ������J��������8������5������6��������=tx�rx������������ùuart3�����������GÜl���������zdefault���������ˆ���ê������i2c@48070000���������� ����ti,omap3-i2c�������������“H�����€���������î���8��������8��������������������=tx�rx������������������������+�������������ùi2c1������������zdefault���������ˆ���ë��������G�'¬@���twl@48�����������“���H���������î�������������������������ti,twl4030�����������*�������������������zdefault���������ˆ���ì���í���audio�������������ti,twl4030-audio�������codec������������rtc�����������ti,twl4030-rtc�����������î���������bci�����������ti,twl4030-bci�����������î��� �����������—���î��������¥���ï�����������±vac�������watchdog��������������ti,twl4030-wdt��������regulator-vaux1�����������ti,twl4030-vaux1����������regulator-vaux2�����������ti,twl4030-vaux2����������regulator-vaux3�����������ti,twl4030-vaux3����������regulator-vaux4�����������ti,twl4030-vaux4����������regulator-vdd1������������ti,twl4030-vdd1���������¼� 'À��������Ô� ������regulator-vdac������������ti,twl4030-vdac���������¼�w@��������Ô�w@������regulator-vio�������������ti,twl4030-vio��������regulator-vintana1������������ti,twl4030-vintana1�������regulator-vintana2������������ti,twl4030-vintana2�������regulator-vintdig�������������ti,twl4030-vintdig��������regulator-vmmc1�����������ti,twl4030-vmmc1������������¼�:��������Ô�0°���������æ���ö������regulator-vmmc2�����������ti,twl4030-vmmc2������������¼�:��������Ô�0°������regulator-vusb1v5�������������ti,twl4030-vusb1v5�����������æ���ð������regulator-vusb1v8�������������ti,twl4030-vusb1v8�����������æ���ñ������regulator-vusb3v1�������������ti,twl4030-vusb3v1�����������æ���î������regulator-vpll1�����������ti,twl4030-vpll1����������regulator-vpll2�����������ti,twl4030-vpll2������������¼�w@��������Ô�w@������ ��vdds_dsi����������regulator-vsim������������ti,twl4030-vsim���������¼�w@��������Ô�-ÆÀ���������æ���÷������gpio��������������ti,twl4030-gpio����������g��������w������������*��������������������Â���������æ���ø������twl4030-usb�����������ti,twl4030-usb�����������î��� �����������Î���ð��������Ü���ñ��������ê���î��������ø������������������������æ��������pwm�����������ti,twl4030-pwm�������������������pwmled������������ti,twl4030-pwmled��������������������pwrbutton�������������ti,twl4030-pwrbutton�������������î���������keypad������������ti,twl4030-keypad������������î����������������������'���������madc��������������ti,twl4030-madc����������î�����������:������������æ���ï������������i2c@48072000���������� ����ti,omap3-i2c�������������“H ����€���������î���9��������8��������������������=tx�rx������������������������+�������������ùi2c2����������i2c@48060000���������� ����ti,omap3-i2c�������������“H�����€���������î���=��������8��������������������=tx�rx������������������������+�������������ùi2c3������������zdefault���������ˆ���ò��������G�† ���������æ�� ���eeprom@50��������� ����ti,eeprom������������“���P���������mailbox@48094000��������������ti,omap3-mailbox�������������ùmailbox����������“H @�������������î�����������L�����������X�����������j������dsp���������|��������������������‡��������������������spi@48098000��������������ti,omap2-mcspi�����������“H €�������������î���A���������������������+�������������ùmcspi1����������’���������@��8������#������$������%������&������'������(������)������*������ ��=tx0�rx0�tx1�rx1�tx2�rx2�tx3�rx3�������spi@4809a000��������������ti,omap2-mcspi�����������“H �������������î���B���������������������+�������������ùmcspi2����������’��������� ��8������+������,������-������.��������=tx0�rx0�tx1�rx1�������spi@480b8000��������������ti,omap2-mcspi�����������“H€�������������î���[���������������������+�������������ùmcspi3����������’��������� ��8��������������������������������=tx0�rx0�tx1�rx1�������spi@480ba000��������������ti,omap2-mcspi�����������“H �������������î���0���������������������+�������������ùmcspi4����������’�����������8������F������G��������=tx0�rx0�������1w@480b2000�����������ti,omap3-1w����������“H �������������î���:���������ùhdq1w���������mmc@4809c000��������������ti,omap3-hsmmc�����������“H À�������������î���S���������ùmmc1������������� ��������8������=������>��������=tx�rx��������������ó��������zdefault���������ˆ���ô���õ��������º���ö��������Æ���÷��������Ö�����������à���ø���������������é���ù������������mmc@480b4000��������������ti,omap3-hsmmc�����������“H@�������������î���V���������ùmmc2������������8������/������0��������=tx�rx�����������zdefault���������ˆ���ú���û��������º���ü��������ò���ý��������Ö������������ý������mmc@480ad000��������������ti,omap3-hsmmc�����������“H Ð�������������î���^���������ùmmc3������������8������M������N��������=tx�rx��������� ��disabled����������mmu@480bd400��������������������������ti,omap2-iommu�����������“HÔ����€���������î������������ùmmu_isp���������������������æ��������mmu@5d000000��������������������������ti,omap2-iommu�����������“]������€���������î������������ùmmu_iva������� ��disabled����������wdt@48314000���������� ����ti,omap3-wdt�������������“H1@����€������ ���ùwd_timer2���������mcbsp@48074000������������ti,omap3-mcbsp�����������“H@����ÿ��������mpu����������î������;���<������ ��/common�tx�rx������������?���€���������ùmcbsp1����������8������������ ��������=tx�rx������������—���þ���������žfck������� ��disabled����������target-module@480a0000������������ti,sysc-omap2�ti,sysc������������“H �<���H �@���H �D�����������rev�sysc�syss�������������������������������������+������������—���ÿ���������žick����������������������+���������������H ���� ����rng@0��������� ����ti,omap2-rng�������������“������ ����������î���4���������mcbsp@49022000������������ti,omap3-mcbsp�����������“I ����ÿI€����ÿ������ ��mpu�sidetone�������������î������>���?�����������/common�tx�rx�sidetone�����������?������������ùmcbsp2�mcbsp2_sidetone����������8������!������"��������=tx�rx������������—������¨���������žfck�ick���������okay������������zdefault���������ˆ�����������æ��������mcbsp@49024000������������ti,omap3-mcbsp�����������“I@����ÿI ����ÿ������ ��mpu�sidetone�������������î������Y���Z�����������/common�tx�rx�sidetone�����������?���€���������ùmcbsp3�mcbsp3_sidetone����������8��������������������=tx�rx������������—�����©���������žfck�ick������� ��disabled����������mcbsp@49026000������������ti,omap3-mcbsp�����������“I`����ÿ��������mpu����������î������6���7������ ��/common�tx�rx������������?���€���������ùmcbsp4����������8��������������������=tx�rx������������—�����������žfck���������N���������� ��disabled����������mcbsp@48096000������������ti,omap3-mcbsp�����������“H `����ÿ��������mpu����������î������Q���R������ ��/common�tx�rx������������?���€���������ùmcbsp5����������8��������������������=tx�rx������������—�����������žfck������� ��disabled����������sham@480c3000�������������ti,omap3-sham������������ùsham�������������“H0����d���������î���1��������8������E��������=rx��������target-module@48318000������������ti,sysc-omap2-timer�ti,sysc����������“H1€����H1€���H1€�����������rev�sysc�syss�������������'��������������������������+������������—�����³���������žfck�ick����������������������+���������������H1€�������������_���������s���timer@0�����������ti,omap3430-timer������������“�������€���������—�����������žfck����������î���%���������~���������������������E���������target-module@49032000������������ti,sysc-omap2-timer�ti,sysc����������“I ����I ���I �����������rev�sysc�syss�������������'��������������������������+������������—�����§���������žfck�ick����������������������+���������������I �������timer@0�����������ti,omap3430-timer������������“����������������î���&���������timer@49034000������������ti,omap3430-timer������������“I@�������������î���'���������ùtimer3��������timer@49036000������������ti,omap3430-timer������������“I`�������������î���(���������ùtimer4��������timer@49038000������������ti,omap3430-timer������������“I€�������������î���)���������ùtimer5�����������´������timer@4903a000������������ti,omap3430-timer������������“I �������������î���*���������ùtimer6�����������´������timer@4903c000������������ti,omap3430-timer������������“IÀ�������������î���+���������ùtimer7�����������´������timer@4903e000������������ti,omap3430-timer������������“Ià�������������î���,���������ùtimer8�����������Á���������´������timer@49040000������������ti,omap3430-timer������������“I��������������î���-���������ùtimer9�����������Á������timer@48086000������������ti,omap3430-timer������������“H`�������������î���.���������ùtimer10����������Á������timer@48088000������������ti,omap3430-timer������������“H€�������������î���/���������ùtimer11����������Á������target-module@48304000������������ti,sysc-omap2-timer�ti,sysc����������“H0@����H0@���H0@�����������rev�sysc�syss�������������'��������������������������+������������—�����²���������žfck�ick����������������������+���������������H0@�������timer@0�����������ti,omap3430-timer������������“����������������î���_���������~���������Î���������usbhstll@48062000��������� ����ti,usbhs-tll�������������“H �������������î���N���������ùusb_tll_hs��������usbhshost@48064000������������ti,usbhs-host������������“H@�������������ùusb_host_hs����������������������+������������������ ��Þehci-phy�������ohci@48064400�������������ti,ohci-omap3������������“HD�������������î���L���������é������ehci@48064800��������� ����ti,ehci-omap�������������“HH�������������î���M�������������������gpmc@6e000000�������������ti,omap3430-gpmc�������������ùgpmc�������������“n�����Ð���������î�����������8��������������=rxtx�����������������������������������������������+������������*��������������������g��������w�����������zdefault���������ˆ�� ������ ����������0�������������,���������������æ�� ���nand@0,0��������������ti,omap2-nand������������“���������������������� ���������î�����������������������$micron,mt29c4g96maz���������3�����������B�����������Tbch8������������d������������u������������ƒ���,��������•���,��������§�����������¶���"��������É���,��������Ü���(��������ë���6��������ú���@�������� ���R�����������R��������+���(��������=�������������������������+�����������okay����������onenand@0,0�����������ti,omap2-onenand�������������“��������������������U���������d��������t������������†���������–���������¦��������B�����������·�����������u������������ƒ���`��������•���`��������§������������¶�����������É�����������É�����������ë���`��������×������������Ü���`�������� ���r�����������r��������ú���Z��������å�����������ÿ������������������������0������������H�����������=�����������+���Z��������d��.à���������������������+��������� ��disabled����������ethernet@gpmc�������������smsc,lan9221�smsc,lan9115�����������_�����������·������������u������������ƒ���*��������•���$��������§�����������¶�����������É�����������É������������ë���*��������×������������Ü���$�������� ���<�����������6��������ú���$��������å������������ÿ������������������������=�����������+���*���������j���������„��������ž����������®����������¼������������É��������zdefault���������ˆ�� ���������“����������ÿ��������������������î���������������usb_otg_hs@480ab000�����������ti,omap3-musb������������“H °�������������î���\���]��������/mc�dma�����������ùusb_otg_hs����������ß�����������ê�����������ò�����������û������������ ������������������ �� usb2-phy������������ü����������� ���2������dss@48050000���������� ����ti,omap3-dss�������������“H�������������okay���������� ���ùdss_core�������������—���¸���������žfck����������������������+���������������dispc@48050400������������ti,omap3-dispc�����������“H�������������î��������� ���ùdss_dispc������������—���¸���������žfck�������encoder@4804fc00���������� ����ti,omap3-dsi�������������“Hü����Hþ����@Hÿ���� ��������proto�phy�pll������������î��������� ��disabled���������� ���ùdss_dsi1�������������—���¸���·���������žfck�sys_clk����������������������+����������encoder@48050800��������������ti,omap3-rfbi������������“H���������� ��disabled���������� ���ùdss_rfbi�������������—���¸���¹���������žfck�ick�������encoder@48050c00��������������ti,omap3-venc������������“H���������� ��disabled���������� ���ùdss_venc�������������—���µ���¶���������žfck�tv_dac_clk��������port�������endpoint������������ "���������� 2������������æ��������������ssi-controller@48058000������� ����ti,omap3-ssi�������������ùssi���������okay�������������“H€����H������������sys�gdd����������î���G��������/gdd_mpu����������������������+���������������������—���v���������� ���žssi_ssr_fck�ssi_sst_fck�ssi_ick����ssi-port@4805a000�������������ti,omap3-ssi-port������������“H ����H¨������������tx�rx������������î���C���D������ssi-port@4805b000�������������ti,omap3-ssi-port������������“H°����H¸������������tx�rx������������î���E���F���������serial@49042000�����������ti,omap3-uart������������“I �������������î���P��������8������Q������R��������=tx�rx������������ùuart4�����������GÜl�������regulator-abb-mpu��������� ����ti,abb-v1�����������abb_mpu_iva�����������������������+�������������“H0rð���H0h�����������base-address�int-address������������ =������������—���#�������� V����������� g���������`�� w�s���������������������O€���������������������7È���������������������û����������������������������æ���������pinmux@480025a0������� ����ti,omap3-padconf�pinctrl-single����������“H�% ���\���������������������+������������ �����������������������*��������?�����������]��ÿ��������zdefault���������ˆ�����pinmux_hsusbb1_pins�������`��’���:������8������L�����N�����<�����>�����@�����B�����D�����F�����H�����J�����������æ��������pinmux_leds_pins������������’���T������V������X������������æ��������pinmux_mmc1_cd_pins���������’���Z�����������æ���õ���������isp@480bc000���������� ����ti,omap3-isp�������������“HÀ���üHØ�������������î����������� ƒ����������¦�����ð�������� Š�����������ì������ports������������������������+�������������bandgap@48002524�������������“H�%$�������������ti,omap36xx-bandgap��������� –�������������æ��������target-module@480cb000������������ti,sysc-omap3630-sr�ti,sysc����������ùsmartreflex_core�������������“H°8�����������sysc������������������������������������������—�����������žfck����������������������+���������������H°�������smartreflex@0�������������ti,omap3-smartreflex-core������������“����������������î������������target-module@480c9000������������ti,sysc-omap3630-sr�ti,sysc����������ùsmartreflex_mpu_iva����������“H8�����������sysc������������������������������������������—�����������žfck����������������������+���������������H�������smartreflex@480c9000��������������ti,omap3-smartreflex-mpu-iva�������������“����������������î������������target-module@50000000������������ti,sysc-omap4�ti,sysc������������“P�þ����P�þ��������� ��rev�sysc������������"�������������������������������������—�����ä���������žfck�ick����������������������+���������������P���������������opp-table�������������operating-points-v2-ti-cpu����������¦������������æ������opp50-300000000��������� ¬����á£��������� ³�s�s�s�s�s�s�������� Áÿÿÿÿ������������ Ò������opp100-600000000������������ ¬����#ÃF��������� ³�O€�O€�O€�O€�O€�O€�������� Áÿÿÿÿ���������opp130-800000000������������ ¬����/¯��������� ³�7È�7È�7È�7È�7È�7È�������� Áÿÿÿÿ���������opp1g-1000000000������������ ¬����;šÊ��������� ³�û�û�û�û�û�û�������� Áÿÿÿÿ������������ Þ���������opp_supply������������ti,omap-opp-supply���������� é�û������thermal-zones������cpu_thermal��������� ���ú�������� ��è�������� (������N �������� 5�����trips������cpu_alert����������� E�8€�������� Q��Ð���������Žpassive����������æ��������cpu_crit������������ E�_�������� Q��Ð������ ���Žcritical�������������cooling-maps�������map0������������ \���������� a��ÿÿÿÿÿÿÿÿ���������������memory@80000000����������‡memory�����������“€��� ���������sound�������������ti,omap-twl4030��������� pigep2����������� y��������regulator-vdd33�����������regulator-fixed���������vdd33������������ ‚������regulator-vddvario������������regulator-fixed������� ��vddvario������������� ‚���������æ��������regulator-vdd33a��������������regulator-fixed���������vdd33a����������� ‚���������æ��������leds������������zdefault���������ˆ�������� ����gpio-leds������boot������������ –omap3:green:boot������������ã���ù��������������� œon��������user0����������� –omap3:red:user0���������ã���ù��������������� œoff�������user1����������� –omap3:red:user1���������ã���ù��������������� œoff�������user2����������� –omap3:green:user1�����������ã���ø���������������hsusb1_power_reg��������������regulator-fixed���������hsusb1_vbus���������¼�2Z ��������Ô�2Z �������� ª���ø�������������� ¯�p���������æ��������hsusb1_phy������������usb-nop-xceiv����������� À���ù�������������� Ì�����������������������æ��������encoder������� ����ti,tfp410����������� ×����� ������ports������������������������+�������port@0�����������“�������endpoint������������ "�����������æ�����������port@1�����������“������endpoint������������ "�����������æ��!���������������connector�������������dvi-connector����������� –dvi���������� ç�������� ï�� ���port�������endpoint������������ "��!���������æ��������������fixedregulator-mmcsdio������������regulator-fixed���������vmmcsdio_fixed����������¼�2Z ��������Ô�2Z ���������æ���ü������mmc2_pwrseq�����������mmc-pwrseq-simple����������� À��"��������"��� ������������æ���ý��������� compatible�interrupt-parent�#address-cells�#size-cells�model�stdout-path�i2c0�i2c1�i2c2�mmc0�mmc1�mmc2�serial0�serial1�serial2�serial3�device_type�reg�clocks�clock-names�clock-latency�operating-points-v2�vbb-supply�#cooling-cells�phandle�interrupts�ti,hwmods�ranges�#pinctrl-cells�#interrupt-cells�interrupt-controller�pinctrl-single,register-width�pinctrl-single,function-mask�pinctrl-names�pinctrl-0�pinctrl-single,pins�syscon�regulator-name�regulator-min-microvolt�regulator-max-microvolt�#clock-cells�ti,bit-shift�reg-names�ti,sysc-mask�ti,sysc-sidle�ti,syss-mask�dmas�dma-names�clock-frequency�ti,max-div�ti,index-starts-at-one�clock-mult�clock-div�ti,set-bit-to-disable�ti,clock-mult�ti,clock-div�ti,set-rate-parent�ti,index-power-of-two�ti,low-power-stop�ti,lock�ti,low-power-bypass�ti,dividers�ti,sysc-midle�#dma-cells�dma-channels�dma-requests�ti,gpio-always-on�gpio-controller�#gpio-cells�interrupts-extended�bci3v1-supply�io-channels�io-channel-names�ti,use-leds�usb1v5-supply�usb1v8-supply�usb3v1-supply�usb_mode�#phy-cells�#pwm-cells�keypad,num-rows�keypad,num-columns�#io-channel-cells�#mbox-cells�ti,mbox-num-users�ti,mbox-num-fifos�ti,mbox-tx�ti,mbox-rx�ti,spi-num-cs�ti,dual-volt�pbias-supply�vmmc-supply�vmmc_aux-supply�bus-width�cd-gpios�wp-gpios�mmc-pwrseq�non-removable�status�#iommu-cells�ti,#tlb-entries�interrupt-names�ti,buffer-size�#sound-dai-cells�ti,no-reset-on-init�ti,no-idle�ti,timer-alwon�assigned-clocks�assigned-clock-parents�ti,timer-dsp�ti,timer-pwm�ti,timer-secure�port1-mode�remote-wakeup-connected�phys�gpmc,num-cs�gpmc,num-waitpins�linux,mtd-name�nand-bus-width�gpmc,device-width�ti,nand-ecc-opt�gpmc,sync-clk-ps�gpmc,cs-on-ns�gpmc,cs-rd-off-ns�gpmc,cs-wr-off-ns�gpmc,adv-on-ns�gpmc,adv-rd-off-ns�gpmc,adv-wr-off-ns�gpmc,we-off-ns�gpmc,oe-off-ns�gpmc,access-ns�gpmc,rd-cycle-ns�gpmc,wr-cycle-ns�gpmc,wr-access-ns�gpmc,wr-data-mux-bus-ns�gpmc,sync-read�gpmc,sync-write�gpmc,burst-length�gpmc,burst-wrap�gpmc,burst-read�gpmc,burst-write�gpmc,mux-add-data�gpmc,oe-on-ns�gpmc,we-on-ns�gpmc,page-burst-access-ns�gpmc,bus-turnaround-ns�gpmc,cycle2cycle-delay-ns�gpmc,wait-monitoring-ns�gpmc,clk-activation-ns�bank-width�gpmc,cycle2cycle-samecsen�gpmc,cycle2cycle-diffcsen�vddvario-supply�vdd33a-supply�reg-io-width�smsc,save-mac-address�multipoint�num-eps�ram-bits�interface-type�usb-phy�phy-names�power�remote-endpoint�data-lines�ti,tranxdone-status-mask�ti,settling-time�ti,clock-cycles�ti,abb_info�iommus�ti,phy-type�#thermal-sensor-cells�opp-hz�opp-microvolt�opp-supported-hw�opp-suspend�turbo-mode�ti,absolute-max-voltage-uv�polling-delay-passive�polling-delay�coefficients�thermal-sensors�temperature�hysteresis�trip�cooling-device�ti,model�ti,mcbsp�regulator-always-on�label�default-state�gpio�startup-delay-us�reset-gpios�vcc-supply�powerdown-gpios�digital�ddc-i2c-bus�