Ð
þí��°���8��ø���(������������¨��÷Ð�����������������������������4����ti,omap3-beagle-xm�ti,omap3630�ti,omap36xx�ti,omap3����������������������������������+������������7TI OMAP3 BeagleBoard xM����chosen��������aliases����������=/ocp@68000000/i2c@48070000�����������B/ocp@68000000/i2c@48072000�����������G/ocp@68000000/i2c@48060000�����������L/ocp@68000000/mmc@4809c000�����������Q/ocp@68000000/mmc@480b4000�����������V/ocp@68000000/mmc@480ad000�����������[/ocp@68000000/serial@4806a000������������c/ocp@68000000/serial@4806c000������������k/ocp@68000000/serial@49020000������������s/ocp@68000000/serial@49042000������������{/connector0����������„/connector1�������@���/ocp@68000000/usbhshost@48064000/ehci@48064800/hub@2/usbether@1�������cpus�������������������������+�������cpu@0�������������arm,cortex-a8������������–cpu����������¢�������������¦������������­cpu����������¹�“à���������Ç������������Û������������æ������������õ����������������������pmu@54000000��������������arm,cortex-a8-pmu������������¢T����€����������	�����������debugss�������soc�����������ti,omap-infra������mpu�������
����ti,omap3-mpu������������mpu�������iva�������
����ti,iva2.2�����������iva����dsp�������
����ti,omap3-c64����������������ocp@68000000��������������ti,omap3-l3-smx�simple-bus�����������¢h��������������	���	���
���������������������+��������������������l3_main����l4@48000000�����������ti,omap3-l4-core�simple-bus����������������������+���������������H���������scm@2000��������������ti,omap3-scm�simple-bus����������¢�� ��� ����������������������+����������������� ��� ����pinmux@30��������� ����ti,omap3-padconf�pinctrl-single����������¢���0��8���������������������+������������%�����������4������������E��������Z�����������x��ÿ��������•default���������£��������������é���pinmux_uart3_pins�����������­��n�����p���������������ê������pinmux_hsusb2_pins��������0��­��¤����¦����¨����ª����¬����®�������������������pinmux_dss_dpi_pins2����������°��­���¤�������¦�������¨�������ª�������¸�������º�������¼�������¾�������À�������Â�������Ä�������Æ�������È�������Ê�������Ì�������Î�������Ð������Ò������Ô������Ö������Ø������Ú��������������������pinmux_twl4030_pins���������­��°��A�����������ì���������scm_conf@270��������������syscon�simple-bus������������¢��p��0���������������������+�����������������p��0��������������pbias_regulator@2b0�����������ti,pbias-omap3�ti,pbias-omap�������������¢��°�����������Á������pbias_mmc_omap2430����������Èpbias_mmc_omap2430����������×�w@��������ï�-ÆÀ�����������ò���������clocks�����������������������+�������mcbsp5_mux_fck@68�������������������������ti,composite-mux-clock�����������¦������	��������������������¢���h�����������������mcbsp5_fck������������������������ti,composite-clock�����������¦���
��������������ú������mcbsp1_mux_fck@4��������������������������ti,composite-mux-clock�����������¦������	��������������������¢��������������
������mcbsp1_fck������������������������ti,composite-clock�����������¦������
�����������õ������mcbsp2_mux_fck@4��������������������������ti,composite-mux-clock�����������¦������	��������������������¢��������������������mcbsp2_fck������������������������ti,composite-clock�����������¦�����������������÷������mcbsp3_mux_fck@68�������������������������ti,composite-mux-clock�����������¦������	���������¢���h�����������������mcbsp3_fck������������������������ti,composite-clock�����������¦�����������������ø������mcbsp4_mux_fck@68�������������������������ti,composite-mux-clock�����������¦������	��������������������¢���h�����������������mcbsp4_fck������������������������ti,composite-clock�����������¦�����������������ù������������clockdomains����������pinmux@a00�������� ����ti,omap3-padconf�pinctrl-single����������¢��
����\���������������������+������������%�����������4������������E��������Z�����������x��ÿ���pinmux_gpio1_pins�����������­�����A�����������è������pinmux_dss_dpi_pins1����������0��­���
�������������������������������������������������pinmux_twl4030_vpins���������� ��­��������������������������������������í���������������target-module@480a6000������������ti,sysc-omap2�ti,sysc������������¢H
`D���H
`H���H
`L�����������!rev�sysc�syss�����������+�����������8������������������F������������¦������������­ick����������������������+���������������H
`��� ����aes1@0��������
����ti,omap3-aes�������������¢�������P��������	������������S������	������
��������Xtx�rx������������target-module@480c5000������������ti,sysc-omap2�ti,sysc������������¢HPD���HPH���HPL�����������!rev�sysc�syss�����������+�����������8������������������F������������¦������������­ick����������������������+���������������HP��� ����aes2@0��������
����ti,omap3-aes�������������¢�������P��������	������������S������A������B��������Xtx�rx������������prm@48306000����������
����ti,omap3-prm�������������¢H0`���@���������	������clocks�����������������������+�������virt_16_8m_ck�������������������������fixed-clock���������b�Y������������������osc_sys_ck@d40��������������������
����ti,mux-clock�������������¦���������������������������¢��
@�����������������sys_ck@1270�����������������������ti,divider-clock�������������¦����������������������r������������¢��p���������}�����������#������sys_clkout1@d70�����������������������ti,gate-clock������������¦������������¢��
p�����������������dpll3_x2_ck�����������������������fixed-factor-clock�����������¦�����������”�����������Ÿ���������dpll3_m2x2_ck�������������������������fixed-factor-clock�����������¦��� ��������”�����������Ÿ��������������"������dpll4_x2_ck�����������������������fixed-factor-clock�����������¦���!��������”�����������Ÿ���������corex2_fck������������������������fixed-factor-clock�����������¦���"��������”�����������Ÿ��������������$������wkup_l4_ick�����������������������fixed-factor-clock�����������¦���#��������”�����������Ÿ��������������S������corex2_d3_fck�������������������������fixed-factor-clock�����������¦���$��������”�����������Ÿ��������������Š������corex2_d5_fck�������������������������fixed-factor-clock�����������¦���$��������”�����������Ÿ��������������‹���������clockdomains�������������cm@48004000�����������ti,omap3-cm����������¢H�@���@����clocks�����������������������+�������dummy_apb_pclk������������������������fixed-clock���������b����������omap_32k_fck��������������������������fixed-clock���������b��€������������E������virt_12m_ck�����������������������fixed-clock���������b�·������������������virt_13m_ck�����������������������fixed-clock���������b�Æ]@�����������������virt_19200000_ck��������������������������fixed-clock���������b$ø������������������virt_26000000_ck��������������������������fixed-clock���������bŒº€�����������������virt_38_4m_ck�������������������������fixed-clock���������bIð������������������dpll4_ck@d00��������������������������ti,omap3-dpll-per-j-type-clock�����������¦���#���#���������¢��
���
 ��
D��
0�����������!������dpll4_m2_ck@d48�����������������������ti,divider-clock�������������¦���!��������r���?���������¢��
H���������}�����������%������dpll4_m2x2_mul_ck�������������������������fixed-factor-clock�����������¦���%��������”�����������Ÿ��������������&������dpll4_m2x2_ck@d00�������������������������ti,hsdiv-gate-clock����������¦���&��������������������¢��
����������©�����������'������omap_96m_alwon_fck������������������������fixed-factor-clock�����������¦���'��������”�����������Ÿ��������������.������dpll3_ck@d00��������������������������ti,omap3-dpll-core-clock�������������¦���#���#���������¢��
���
 ��
@��
0�����������������dpll3_m3_ck@1140��������������������������ti,divider-clock�������������¦����������������������r������������¢��@���������}�����������(������dpll3_m3x2_mul_ck�������������������������fixed-factor-clock�����������¦���(��������”�����������Ÿ��������������)������dpll3_m3x2_ck@d00�������������������������ti,hsdiv-gate-clock����������¦���)��������������������¢��
����������©�����������*������emu_core_alwon_ck�������������������������fixed-factor-clock�����������¦���*��������”�����������Ÿ��������������g������sys_altclk������������������������fixed-clock���������b���������������3������mcbsp_clks������������������������fixed-clock���������b���������������	������dpll3_m2_ck@d40�����������������������ti,divider-clock�������������¦����������������������r������������¢��
@���������}����������� ������core_ck�����������������������fixed-factor-clock�����������¦��� ��������”�����������Ÿ��������������+������dpll1_fck@940�������������������������ti,divider-clock�������������¦���+�������������������r������������¢��	@���������}�����������,������dpll1_ck@904��������������������������ti,omap3-dpll-clock����������¦���#���,���������¢��	��	$��	@��	4�����������������dpll1_x2_ck�����������������������fixed-factor-clock�����������¦�����������”�����������Ÿ��������������-������dpll1_x2m2_ck@944�������������������������ti,divider-clock�������������¦���-��������r������������¢��	D���������}�����������A������cm_96m_fck������������������������fixed-factor-clock�����������¦���.��������”�����������Ÿ��������������/������omap_96m_fck@d40����������������������
����ti,mux-clock�������������¦���/���#��������������������¢��
@�����������J������dpll4_m3_ck@e40�����������������������ti,divider-clock�������������¦���!�������������������r��� ���������¢��@���������}�����������0������dpll4_m3x2_mul_ck�������������������������fixed-factor-clock�����������¦���0��������”�����������Ÿ��������������1������dpll4_m3x2_ck@d00�������������������������ti,hsdiv-gate-clock����������¦���1��������������������¢��
����������©�����������2������omap_54m_fck@d40����������������������
����ti,mux-clock�������������¦���2���3��������������������¢��
@�����������=������cm_96m_d2_fck�������������������������fixed-factor-clock�����������¦���/��������”�����������Ÿ��������������4������omap_48m_fck@d40����������������������
����ti,mux-clock�������������¦���4���3��������������������¢��
@�����������5������omap_12m_fck��������������������������fixed-factor-clock�����������¦���5��������”�����������Ÿ��������������L������dpll4_m4_ck@e40�����������������������ti,divider-clock�������������¦���!��������r������������¢��@���������}�����������6������dpll4_m4x2_mul_ck�������������������������ti,fixed-factor-clock������������¦���6��������¿�����������Í������������Ú�����������7������dpll4_m4x2_ck@d00�������������������������ti,gate-clock������������¦���7��������������������¢��
����������©���������Ú�����������Ž������dpll4_m5_ck@f40�����������������������ti,divider-clock�������������¦���!��������r���?���������¢��@���������}�����������8������dpll4_m5x2_mul_ck�������������������������ti,fixed-factor-clock������������¦���8��������¿�����������Í������������Ú�����������9������dpll4_m5x2_ck@d00�������������������������ti,hsdiv-gate-clock����������¦���9��������������������¢��
����������©���������Ú�����������o������dpll4_m6_ck@1140��������������������������ti,divider-clock�������������¦���!�������������������r���?���������¢��@���������}�����������:������dpll4_m6x2_mul_ck�������������������������fixed-factor-clock�����������¦���:��������”�����������Ÿ��������������;������dpll4_m6x2_ck@d00�������������������������ti,hsdiv-gate-clock����������¦���;��������������������¢��
����������©�����������<������emu_per_alwon_ck��������������������������fixed-factor-clock�����������¦���<��������”�����������Ÿ��������������h������clkout2_src_gate_ck@d70������������������� ����ti,composite-no-wait-gate-clock����������¦���+��������������������¢��
p�����������>������clkout2_src_mux_ck@d70������������������������ti,composite-mux-clock�����������¦���+���#���/���=���������¢��
p�����������?������clkout2_src_ck������������������������ti,composite-clock�����������¦���>���?�����������@������sys_clkout2@d70�����������������������ti,divider-clock�������������¦���@�������������������r���@���������¢��
p���������í������mpu_ck������������������������fixed-factor-clock�����������¦���A��������”�����������Ÿ��������������B������arm_fck@924�����������������������ti,divider-clock�������������¦���B���������¢��	$��������r���������emu_mpu_alwon_ck��������������������������fixed-factor-clock�����������¦���B��������”�����������Ÿ��������������i������l3_ick@a40������������������������ti,divider-clock�������������¦���+��������r������������¢��
@���������}�����������C������l4_ick@a40������������������������ti,divider-clock�������������¦���C�������������������r������������¢��
@���������}�����������D������rm_ick@c40������������������������ti,divider-clock�������������¦���D�������������������r������������¢��@���������}������gpt10_gate_fck@a00������������������������ti,composite-gate-clock����������¦���#��������������������¢��
������������F������gpt10_mux_fck@a40�������������������������ti,composite-mux-clock�����������¦���E���#��������������������¢��
@�����������G������gpt10_fck�������������������������ti,composite-clock�����������¦���F���G������gpt11_gate_fck@a00������������������������ti,composite-gate-clock����������¦���#��������������������¢��
������������H������gpt11_mux_fck@a40�������������������������ti,composite-mux-clock�����������¦���E���#��������������������¢��
@�����������I������gpt11_fck�������������������������ti,composite-clock�����������¦���H���I������core_96m_fck��������������������������fixed-factor-clock�����������¦���J��������”�����������Ÿ��������������������mmchs2_fck@a00������������������������ti,wait-gate-clock�����������¦������������¢��
�����������������������º������mmchs1_fck@a00������������������������ti,wait-gate-clock�����������¦������������¢��
�����������������������»������i2c3_fck@a00��������������������������ti,wait-gate-clock�����������¦������������¢��
�����������������������¼������i2c2_fck@a00��������������������������ti,wait-gate-clock�����������¦������������¢��
�����������������������½������i2c1_fck@a00��������������������������ti,wait-gate-clock�����������¦������������¢��
�����������������������¾������mcbsp5_gate_fck@a00�����������������������ti,composite-gate-clock����������¦���	�����������
���������¢��
������������
������mcbsp1_gate_fck@a00�����������������������ti,composite-gate-clock����������¦���	�����������	���������¢��
������������������core_48m_fck��������������������������fixed-factor-clock�����������¦���5��������”�����������Ÿ��������������K������mcspi4_fck@a00������������������������ti,wait-gate-clock�����������¦���K���������¢��
�����������������������¿������mcspi3_fck@a00������������������������ti,wait-gate-clock�����������¦���K���������¢��
�����������������������À������mcspi2_fck@a00������������������������ti,wait-gate-clock�����������¦���K���������¢��
�����������������������Á������mcspi1_fck@a00������������������������ti,wait-gate-clock�����������¦���K���������¢��
�����������������������Â������uart2_fck@a00�������������������������ti,wait-gate-clock�����������¦���K���������¢��
�����������������������Ã������uart1_fck@a00�������������������������ti,wait-gate-clock�����������¦���K���������¢��
������������
�����������Ä������core_12m_fck��������������������������fixed-factor-clock�����������¦���L��������”�����������Ÿ��������������M������hdq_fck@a00�����������������������ti,wait-gate-clock�����������¦���M���������¢��
�����������������������Å������core_l3_ick�����������������������fixed-factor-clock�����������¦���C��������”�����������Ÿ��������������N������sdrc_ick@a10��������������������������ti,wait-gate-clock�����������¦���N���������¢��
����������������������������gpmc_fck��������������������������fixed-factor-clock�����������¦���N��������”�����������Ÿ���������core_l4_ick�����������������������fixed-factor-clock�����������¦���D��������”�����������Ÿ��������������O������mmchs2_ick@a10������������������������ti,omap3-interface-clock�������������¦���O���������¢��
����������������������Æ������mmchs1_ick@a10������������������������ti,omap3-interface-clock�������������¦���O���������¢��
����������������������Ç������hdq_ick@a10�����������������������ti,omap3-interface-clock�������������¦���O���������¢��
����������������������È������mcspi4_ick@a10������������������������ti,omap3-interface-clock�������������¦���O���������¢��
����������������������É������mcspi3_ick@a10������������������������ti,omap3-interface-clock�������������¦���O���������¢��
����������������������Ê������mcspi2_ick@a10������������������������ti,omap3-interface-clock�������������¦���O���������¢��
����������������������Ë������mcspi1_ick@a10������������������������ti,omap3-interface-clock�������������¦���O���������¢��
����������������������Ì������i2c3_ick@a10��������������������������ti,omap3-interface-clock�������������¦���O���������¢��
����������������������Í������i2c2_ick@a10��������������������������ti,omap3-interface-clock�������������¦���O���������¢��
����������������������Î������i2c1_ick@a10��������������������������ti,omap3-interface-clock�������������¦���O���������¢��
����������������������Ï������uart2_ick@a10�������������������������ti,omap3-interface-clock�������������¦���O���������¢��
����������������������Ð������uart1_ick@a10�������������������������ti,omap3-interface-clock�������������¦���O���������¢��
�����������
�����������Ñ������gpt11_ick@a10�������������������������ti,omap3-interface-clock�������������¦���O���������¢��
����������������������Ò������gpt10_ick@a10�������������������������ti,omap3-interface-clock�������������¦���O���������¢��
����������������������Ó������mcbsp5_ick@a10������������������������ti,omap3-interface-clock�������������¦���O���������¢��
�����������
�����������Ô������mcbsp1_ick@a10������������������������ti,omap3-interface-clock�������������¦���O���������¢��
�����������	�����������Õ������omapctrl_ick@a10��������������������������ti,omap3-interface-clock�������������¦���O���������¢��
����������������������Ö������dss_tv_fck@e00������������������������ti,gate-clock������������¦���=���������¢�������������������������µ������dss_96m_fck@e00�����������������������ti,gate-clock������������¦���J���������¢�������������������������¶������dss2_alwon_fck@e00������������������������ti,gate-clock������������¦���#���������¢�������������������������·������dummy_ck��������������������������fixed-clock���������b����������gpt1_gate_fck@c00�������������������������ti,composite-gate-clock����������¦���#���������������������¢��������������P������gpt1_mux_fck@c40��������������������������ti,composite-mux-clock�����������¦���E���#���������¢��@�����������Q������gpt1_fck��������������������������ti,composite-clock�����������¦���P���Q�����������û������aes2_ick@a10��������������������������ti,omap3-interface-clock�������������¦���O��������������������¢��
�����������������wkup_32k_fck��������������������������fixed-factor-clock�����������¦���E��������”�����������Ÿ��������������R������gpio1_dbck@c00������������������������ti,gate-clock������������¦���R���������¢�������������������������¬������sha12_ick@a10�������������������������ti,omap3-interface-clock�������������¦���O���������¢��
����������������������×������wdt2_fck@c00��������������������������ti,wait-gate-clock�����������¦���R���������¢�������������������������­������wdt2_ick@c10��������������������������ti,omap3-interface-clock�������������¦���S���������¢������������������������®������wdt1_ick@c10��������������������������ti,omap3-interface-clock�������������¦���S���������¢������������������������¯������gpio1_ick@c10�������������������������ti,omap3-interface-clock�������������¦���S���������¢������������������������°������omap_32ksync_ick@c10��������������������������ti,omap3-interface-clock�������������¦���S���������¢������������������������±������gpt12_ick@c10�������������������������ti,omap3-interface-clock�������������¦���S���������¢������������������������²������gpt1_ick@c10��������������������������ti,omap3-interface-clock�������������¦���S���������¢�������������������������³������per_96m_fck�����������������������fixed-factor-clock�����������¦���.��������”�����������Ÿ��������������������per_48m_fck�����������������������fixed-factor-clock�����������¦���5��������”�����������Ÿ��������������T������uart3_fck@1000������������������������ti,wait-gate-clock�����������¦���T���������¢�������������������������‘������gpt2_gate_fck@1000������������������������ti,composite-gate-clock����������¦���#��������������������¢��������������U������gpt2_mux_fck@1040�������������������������ti,composite-mux-clock�����������¦���E���#���������¢��@�����������V������gpt2_fck��������������������������ti,composite-clock�����������¦���U���V�����������ü������gpt3_gate_fck@1000������������������������ti,composite-gate-clock����������¦���#��������������������¢��������������W������gpt3_mux_fck@1040�������������������������ti,composite-mux-clock�����������¦���E���#��������������������¢��@�����������X������gpt3_fck��������������������������ti,composite-clock�����������¦���W���X������gpt4_gate_fck@1000������������������������ti,composite-gate-clock����������¦���#��������������������¢��������������Y������gpt4_mux_fck@1040�������������������������ti,composite-mux-clock�����������¦���E���#��������������������¢��@�����������Z������gpt4_fck��������������������������ti,composite-clock�����������¦���Y���Z������gpt5_gate_fck@1000������������������������ti,composite-gate-clock����������¦���#��������������������¢��������������[������gpt5_mux_fck@1040�������������������������ti,composite-mux-clock�����������¦���E���#��������������������¢��@�����������\������gpt5_fck��������������������������ti,composite-clock�����������¦���[���\������gpt6_gate_fck@1000������������������������ti,composite-gate-clock����������¦���#��������������������¢��������������]������gpt6_mux_fck@1040�������������������������ti,composite-mux-clock�����������¦���E���#��������������������¢��@�����������^������gpt6_fck��������������������������ti,composite-clock�����������¦���]���^������gpt7_gate_fck@1000������������������������ti,composite-gate-clock����������¦���#��������������������¢��������������_������gpt7_mux_fck@1040�������������������������ti,composite-mux-clock�����������¦���E���#��������������������¢��@�����������`������gpt7_fck��������������������������ti,composite-clock�����������¦���_���`������gpt8_gate_fck@1000������������������������ti,composite-gate-clock����������¦���#�����������	���������¢��������������a������gpt8_mux_fck@1040�������������������������ti,composite-mux-clock�����������¦���E���#��������������������¢��@�����������b������gpt8_fck��������������������������ti,composite-clock�����������¦���a���b������gpt9_gate_fck@1000������������������������ti,composite-gate-clock����������¦���#�����������
���������¢��������������c������gpt9_mux_fck@1040�������������������������ti,composite-mux-clock�����������¦���E���#��������������������¢��@�����������d������gpt9_fck��������������������������ti,composite-clock�����������¦���c���d������per_32k_alwon_fck�������������������������fixed-factor-clock�����������¦���E��������”�����������Ÿ��������������e������gpio6_dbck@1000�����������������������ti,gate-clock������������¦���e���������¢�������������������������’������gpio5_dbck@1000�����������������������ti,gate-clock������������¦���e���������¢�������������������������“������gpio4_dbck@1000�����������������������ti,gate-clock������������¦���e���������¢�������������������������”������gpio3_dbck@1000�����������������������ti,gate-clock������������¦���e���������¢�������������������������•������gpio2_dbck@1000�����������������������ti,gate-clock������������¦���e���������¢��������������
�����������–������wdt3_fck@1000�������������������������ti,wait-gate-clock�����������¦���e���������¢�������������������������—������per_l4_ick������������������������fixed-factor-clock�����������¦���D��������”�����������Ÿ��������������f������gpio6_ick@1010������������������������ti,omap3-interface-clock�������������¦���f���������¢������������������������˜������gpio5_ick@1010������������������������ti,omap3-interface-clock�������������¦���f���������¢������������������������™������gpio4_ick@1010������������������������ti,omap3-interface-clock�������������¦���f���������¢������������������������š������gpio3_ick@1010������������������������ti,omap3-interface-clock�������������¦���f���������¢������������������������›������gpio2_ick@1010������������������������ti,omap3-interface-clock�������������¦���f���������¢�������������
�����������œ������wdt3_ick@1010�������������������������ti,omap3-interface-clock�������������¦���f���������¢������������������������������uart3_ick@1010������������������������ti,omap3-interface-clock�������������¦���f���������¢������������������������ž������uart4_ick@1010������������������������ti,omap3-interface-clock�������������¦���f���������¢������������������������Ÿ������gpt9_ick@1010�������������������������ti,omap3-interface-clock�������������¦���f���������¢�������������
����������� ������gpt8_ick@1010�������������������������ti,omap3-interface-clock�������������¦���f���������¢�������������	�����������¡������gpt7_ick@1010�������������������������ti,omap3-interface-clock�������������¦���f���������¢������������������������¢������gpt6_ick@1010�������������������������ti,omap3-interface-clock�������������¦���f���������¢������������������������£������gpt5_ick@1010�������������������������ti,omap3-interface-clock�������������¦���f���������¢������������������������¤������gpt4_ick@1010�������������������������ti,omap3-interface-clock�������������¦���f���������¢������������������������¥������gpt3_ick@1010�������������������������ti,omap3-interface-clock�������������¦���f���������¢������������������������¦������gpt2_ick@1010�������������������������ti,omap3-interface-clock�������������¦���f���������¢������������������������§������mcbsp2_ick@1010�����������������������ti,omap3-interface-clock�������������¦���f���������¢�������������������������¨������mcbsp3_ick@1010�����������������������ti,omap3-interface-clock�������������¦���f���������¢������������������������©������mcbsp4_ick@1010�����������������������ti,omap3-interface-clock�������������¦���f���������¢������������������������ª������mcbsp2_gate_fck@1000��������������������������ti,composite-gate-clock����������¦���	���������������������¢��������������������mcbsp3_gate_fck@1000��������������������������ti,composite-gate-clock����������¦���	��������������������¢��������������������mcbsp4_gate_fck@1000��������������������������ti,composite-gate-clock����������¦���	��������������������¢��������������������emu_src_mux_ck@1140�������������������
����ti,mux-clock�������������¦���#���g���h���i���������¢��@�����������j������emu_src_ck������������������������ti,clkdm-gate-clock����������¦���j�����������k������pclk_fck@1140�������������������������ti,divider-clock�������������¦���k�������������������r������������¢��@���������}������pclkx2_fck@1140�����������������������ti,divider-clock�������������¦���k�������������������r������������¢��@���������}������atclk_fck@1140������������������������ti,divider-clock�������������¦���k�������������������r������������¢��@���������}������traceclk_src_fck@1140���������������������
����ti,mux-clock�������������¦���#���g���h���i��������������������¢��@�����������l������traceclk_fck@1140�������������������������ti,divider-clock�������������¦���l�������������������r������������¢��@���������}������secure_32k_fck������������������������fixed-clock���������b��€������������m������gpt12_fck�������������������������fixed-factor-clock�����������¦���m��������”�����������Ÿ��������������ý������wdt1_fck��������������������������fixed-factor-clock�����������¦���m��������”�����������Ÿ���������security_l4_ick2��������������������������fixed-factor-clock�����������¦���D��������”�����������Ÿ��������������n������aes1_ick@a14��������������������������ti,omap3-interface-clock�������������¦���n��������������������¢��
�����������������rng_ick@a14�����������������������ti,omap3-interface-clock�������������¦���n���������¢��
����������������������ö������sha11_ick@a14�������������������������ti,omap3-interface-clock�������������¦���n���������¢��
�����������������des1_ick@a14��������������������������ti,omap3-interface-clock�������������¦���n���������¢��
������������������cam_mclk@f00��������������������������ti,gate-clock������������¦���o���������������������¢������������Ú������cam_ick@f10�������������������!����ti,omap3-no-wait-interface-clock�������������¦���D���������¢�������������������������Þ������csi2_96m_fck@f00��������������������������ti,gate-clock������������¦������������¢�������������������������ß������security_l3_ick�����������������������fixed-factor-clock�����������¦���C��������”�����������Ÿ��������������p������pka_ick@a14�����������������������ti,omap3-interface-clock�������������¦���p���������¢��
�����������������icr_ick@a10�����������������������ti,omap3-interface-clock�������������¦���O���������¢��
�����������������des2_ick@a10��������������������������ti,omap3-interface-clock�������������¦���O���������¢��
�����������������mspro_ick@a10�������������������������ti,omap3-interface-clock�������������¦���O���������¢��
�����������������mailboxes_ick@a10�������������������������ti,omap3-interface-clock�������������¦���O���������¢��
�����������������ssi_l4_ick������������������������fixed-factor-clock�����������¦���D��������”�����������Ÿ��������������w������sr1_fck@c00�����������������������ti,wait-gate-clock�����������¦���#���������¢������������������������
������sr2_fck@c00�����������������������ti,wait-gate-clock�����������¦���#���������¢������������������������	������sr_l4_ick�������������������������fixed-factor-clock�����������¦���D��������”�����������Ÿ���������dpll2_fck@40��������������������������ti,divider-clock�������������¦���+�������������������r������������¢���@���������}�����������q������dpll2_ck@4������������������������ti,omap3-dpll-clock����������¦���#���q���������¢������$���@���4��������������������������������������r������dpll2_m2_ck@44������������������������ti,divider-clock�������������¦���r��������r������������¢���D���������}�����������s������iva2_ck@0�������������������������ti,wait-gate-clock�����������¦���s���������¢���������������������������à������modem_fck@a00�������������������������ti,omap3-interface-clock�������������¦���#���������¢��
�����������������������á������sad2d_ick@a10�������������������������ti,omap3-interface-clock�������������¦���C���������¢��
����������������������â������mad2d_ick@a18�������������������������ti,omap3-interface-clock�������������¦���C���������¢��
����������������������ã������mspro_fck@a00�������������������������ti,wait-gate-clock�����������¦������������¢��
������������������ssi_ssr_gate_fck_3430es2@a00���������������������� ����ti,composite-no-wait-gate-clock����������¦���$���������������������¢��
������������t������ssi_ssr_div_fck_3430es2@a40�����������������������ti,composite-divider-clock�����������¦���$��������������������¢��
@������$��1�����������������������������������������u������ssi_ssr_fck_3430es2�����������������������ti,composite-clock�����������¦���t���u�����������v������ssi_sst_fck_3430es2�����������������������fixed-factor-clock�����������¦���v��������”�����������Ÿ�������������������hsotgusb_ick_3430es2@a10����������������������"����ti,omap3-hsotgusb-interface-clock������������¦���N���������¢��
����������������������������ssi_ick_3430es2@a10�����������������������ti,omap3-ssi-interface-clock�������������¦���w���������¢��
����������������������������usim_gate_fck@c00�������������������������ti,composite-gate-clock����������¦���J�����������	���������¢��������������‚������sys_d2_ck�������������������������fixed-factor-clock�����������¦���#��������”�����������Ÿ��������������y������omap_96m_d2_fck�����������������������fixed-factor-clock�����������¦���J��������”�����������Ÿ��������������z������omap_96m_d4_fck�����������������������fixed-factor-clock�����������¦���J��������”�����������Ÿ��������������{������omap_96m_d8_fck�����������������������fixed-factor-clock�����������¦���J��������”�����������Ÿ��������������|������omap_96m_d10_fck��������������������������fixed-factor-clock�����������¦���J��������”�����������Ÿ���
�����������}������dpll5_m2_d4_ck������������������������fixed-factor-clock�����������¦���x��������”�����������Ÿ��������������~������dpll5_m2_d8_ck������������������������fixed-factor-clock�����������¦���x��������”�����������Ÿ��������������������dpll5_m2_d16_ck�����������������������fixed-factor-clock�����������¦���x��������”�����������Ÿ��������������€������dpll5_m2_d20_ck�����������������������fixed-factor-clock�����������¦���x��������”�����������Ÿ��������������������usim_mux_fck@c40��������������������������ti,composite-mux-clock��������(���¦���#���y���z���{���|���}���~������€�����������������������¢��@���������}�����������ƒ������usim_fck��������������������������ti,composite-clock�����������¦���‚���ƒ������usim_ick@c10��������������������������ti,omap3-interface-clock�������������¦���S���������¢�������������	�����������´������dpll5_ck@d04��������������������������ti,omap3-dpll-clock����������¦���#���#���������¢��
��
$��
L��
4�����������������������������„������dpll5_m2_ck@d50�����������������������ti,divider-clock�������������¦���„��������r������������¢��
P���������}�����������x������sgx_gate_fck@b00��������������������������ti,composite-gate-clock����������¦���+��������������������¢��������������Œ������core_d3_ck������������������������fixed-factor-clock�����������¦���+��������”�����������Ÿ��������������…������core_d4_ck������������������������fixed-factor-clock�����������¦���+��������”�����������Ÿ��������������†������core_d6_ck������������������������fixed-factor-clock�����������¦���+��������”�����������Ÿ��������������‡������omap_192m_alwon_fck�����������������������fixed-factor-clock�����������¦���'��������”�����������Ÿ��������������ˆ������core_d2_ck������������������������fixed-factor-clock�����������¦���+��������”�����������Ÿ��������������‰������sgx_mux_fck@b40�����������������������ti,composite-mux-clock�������� ���¦���…���†���‡���/���ˆ���‰���Š���‹���������¢��@�����������������sgx_fck�����������������������ti,composite-clock�����������¦���Œ�������������������sgx_ick@b10�����������������������ti,wait-gate-clock�����������¦���C���������¢�������������������������ä������cpefuse_fck@a08�����������������������ti,gate-clock������������¦���#���������¢��
�����������������������Ø������ts_fck@a08������������������������ti,gate-clock������������¦���E���������¢��
����������������������Ù������usbtll_fck@a08������������������������ti,wait-gate-clock�����������¦���x���������¢��
����������������������Ú������usbtll_ick@a18������������������������ti,omap3-interface-clock�������������¦���O���������¢��
����������������������Û������mmchs3_ick@a10������������������������ti,omap3-interface-clock�������������¦���O���������¢��
����������������������Ü������mmchs3_fck@a00������������������������ti,wait-gate-clock�����������¦������������¢��
�����������������������Ý������dss1_alwon_fck_3430es2@e00������������������������ti,dss-gate-clock������������¦���Ž���������������������¢������������Ú�����������¸������dss_ick_3430es2@e10�����������������������ti,omap3-dss-interface-clock�������������¦���D���������¢�������������������������¹������usbhost_120m_fck@1400�������������������������ti,gate-clock������������¦���x���������¢�������������������������å������usbhost_48m_fck@1400��������������������������ti,dss-gate-clock������������¦���5���������¢��������������������������æ������usbhost_ick@1410��������������������������ti,omap3-dss-interface-clock�������������¦���D���������¢�������������������������ç������uart4_fck@1000������������������������ti,wait-gate-clock�����������¦���T���������¢�������������������������«���������clockdomains�������core_l3_clkdm�������������ti,clockdomain�����������¦������������dpll3_clkdm�����������ti,clockdomain�����������¦���������dpll1_clkdm�����������ti,clockdomain�����������¦���������per_clkdm�������������ti,clockdomain��������l���¦���‘���’���“���”���•���–���—���˜���™���š���›���œ������ž���Ÿ��� ���¡���¢���£���¤���¥���¦���§���¨���©���ª���«������emu_clkdm�������������ti,clockdomain�����������¦���k������dpll4_clkdm�����������ti,clockdomain�����������¦���!������wkup_clkdm������������ti,clockdomain��������$���¦���¬���­���®���¯���°���±���²���³���´������dss_clkdm�������������ti,clockdomain�����������¦���µ���¶���·���¸���¹������core_l4_clkdm�������������ti,clockdomain��������”���¦���º���»���¼���½���¾���¿���À���Á���Â���Ã���Ä���Å���Æ���Ç���È���É���Ê���Ë���Ì���Í���Î���Ï���Ð���Ñ���Ò���Ó���Ô���Õ���Ö������×���Ø���Ù���Ú���Û���Ü���Ý������cam_clkdm�������������ti,clockdomain�����������¦���Þ���ß������iva2_clkdm������������ti,clockdomain�����������¦���à������dpll2_clkdm�����������ti,clockdomain�����������¦���r������d2d_clkdm�������������ti,clockdomain�����������¦���á���â���ã������dpll5_clkdm�����������ti,clockdomain�����������¦���„������sgx_clkdm�������������ti,clockdomain�����������¦���ä������usbhost_clkdm�������������ti,clockdomain�����������¦���å���æ���ç������������target-module@48320000������������ti,sysc-omap2�ti,sysc������������¢H2�����H2����������	��!rev�sysc������������8����������������¦���R���±���������­fck�ick����������������������+���������������H2��������counter@0�������������ti,omap-counter32k�����������¢������� ���������interrupt-controller@48200000�������������ti,omap3-intc������������E��������4������������¢H ����������������������target-module@48056000������������ti,sysc-omap2�ti,sysc������������¢H`����H`,���H`(�����������!rev�sysc�syss�����������+��#��������=������������������8������������������F������������¦���N���������­ick����������������������+���������������H`�������dma-controller@0��������������ti,omap3630-sdma�ti,omap-sdma������������¢���������������	������
��������������K�����������V��� ��������c���`��������������������gpio@48310000�������������ti,omap3-gpio������������¢H1�������������	�����������gpio1������������p���������‚��������’������������E��������4�����������•default���������£���è����������������gpio@49050000�������������ti,omap3-gpio������������¢I�������������	�����������gpio2������������‚��������’������������E��������4���������gpio@49052000�������������ti,omap3-gpio������������¢I ������������	�����������gpio3������������‚��������’������������E��������4���������gpio@49054000�������������ti,omap3-gpio������������¢I@������������	��� ��������gpio4������������‚��������’������������E��������4���������gpio@49056000�������������ti,omap3-gpio������������¢I`������������	���!��������gpio5������������‚��������’������������E��������4�������������������gpio@49058000�������������ti,omap3-gpio������������¢I€������������	���"��������gpio6������������‚��������’������������E��������4���������serial@4806a000�����������ti,omap3-uart������������¢H ��� ���������ž������H��������S������1������2��������Xtx�rx�����������uart1�����������bÜl�������serial@4806c000�����������ti,omap3-uart������������¢HÀ������������ž������I��������S������3������4��������Xtx�rx�����������uart2�����������bÜl�������serial@49020000�����������ti,omap3-uart������������¢I�������������ž������J���é��n��������S������5������6��������Xtx�rx�����������uart3�����������bÜl���������•default���������£���ê������i2c@48070000����������
����ti,omap3-i2c�������������¢H�����€��������	���8��������S��������������������Xtx�rx������������������������+������������i2c1������������b�'¬@���twl@48�����������¢���H��������	������������������������¦���ë���������­fck�����������ti,twl4030�����������E��������4�����������•default���������£���ì���í���audio�������������ti,twl4030-audio�������codec������������power���������>����ti,twl4030-power-beagleboard-xm�ti,twl4030-power-idle-osc-off������������²������rtc�����������ti,twl4030-rtc����������	���������bci�����������ti,twl4030-bci����������	���	�����������Â���î��������Ð���ï�����������Üvac�������watchdog��������������ti,twl4030-wdt��������regulator-vaux1�����������ti,twl4030-vaux1����������regulator-vaux2�����������ti,twl4030-vaux2������������Èusb_1v8���������×�w@��������ï�w@���������í������regulator-vaux3�����������ti,twl4030-vaux3����������regulator-vaux4�����������ti,twl4030-vaux4����������regulator-vdd1������������ti,twl4030-vdd1���������×�	'À��������ï� �����������������regulator-vdac������������ti,twl4030-vdac���������×�w@��������ï�w@����������������regulator-vio�������������ti,twl4030-vio��������regulator-vintana1������������ti,twl4030-vintana1�������regulator-vintana2������������ti,twl4030-vintana2�������regulator-vintdig�������������ti,twl4030-vintdig��������regulator-vmmc1�����������ti,twl4030-vmmc1������������×�:��������ï�0°�����������ó������regulator-vmmc2�����������ti,twl4030-vmmc2������������×�:��������ï�0°������regulator-vusb1v5�������������ti,twl4030-vusb1v5�������������ð������regulator-vusb1v8�������������ti,twl4030-vusb1v8�������������ñ������regulator-vusb3v1�������������ti,twl4030-vusb3v1�������������î������regulator-vpll1�����������ti,twl4030-vpll1����������regulator-vpll2�����������ti,twl4030-vpll2������������×�w@��������ï�w@������regulator-vsim������������ti,twl4030-vsim���������×�w@��������ï�-ÆÀ�����������ô������gpio��������������ti,twl4030-gpio����������‚��������’������������E��������4��������������������
������������¡Ä����������������twl4030-usb�����������ti,twl4030-usb����������	���
�����������%���ð��������3���ñ��������A���î��������O�����������X���������������ÿ������pwm�����������ti,twl4030-pwm����������c���������pwmled������������ti,twl4030-pwmled�����������c�������������������pwrbutton�������������ti,twl4030-pwrbutton������������	���������keypad������������ti,twl4030-keypad�����������	�����������n�����������~���������madc��������������ti,twl4030-madc���������	�����������‘��������������ï������������i2c@48072000����������
����ti,omap3-i2c�������������¢H ����€��������	���9��������S��������������������Xtx�rx������������������������+������������i2c2������������b�€������i2c@48060000����������
����ti,omap3-i2c�������������¢H�����€��������	���=��������S��������������������Xtx�rx������������������������+������������i2c3������������b�† ����������������mailbox@48094000��������������ti,omap3-mailbox������������mailbox����������¢H	@������������	�����������£�����������¯�����������Á������dsp���������Ó��������������������Þ��������������������spi@48098000��������������ti,omap2-mcspi�����������¢H	€������������	���A���������������������+������������mcspi1����������é���������@��S������#������$������%������&������'������(������)������*������ ��Xtx0�rx0�tx1�rx1�tx2�rx2�tx3�rx3�������spi@4809a000��������������ti,omap2-mcspi�����������¢H	 ������������	���B���������������������+������������mcspi2����������é��������� ��S������+������,������-������.��������Xtx0�rx0�tx1�rx1�������spi@480b8000��������������ti,omap2-mcspi�����������¢H€������������	���[���������������������+������������mcspi3����������é��������� ��S��������������������������������Xtx0�rx0�tx1�rx1�������spi@480ba000��������������ti,omap2-mcspi�����������¢H ������������	���0���������������������+������������mcspi4����������é�����������S������F������G��������Xtx0�rx0�������1w@480b2000�����������ti,omap3-1w����������¢H ������������	���:��������hdq1w���������mmc@4809c000��������������ti,omap3-hsmmc�����������¢H	À������������	���S��������mmc1�������������÷��������S������=������>��������Xtx�rx��������������ò�����������ó�����������ô��������*���������mmc@480b4000��������������ti,omap3-hsmmc�����������¢H@������������	���V��������mmc2������������S������/������0��������Xtx�rx���������	��4disabled����������mmc@480ad000��������������ti,omap3-hsmmc�����������¢H
Ð������������	���^��������mmc3������������S������M������N��������Xtx�rx���������	��4disabled����������mmu@480bd400������������;��������������ti,omap2-iommu�����������¢HÔ����€��������	�����������mmu_isp���������H�������������������mmu@5d000000������������;��������������ti,omap2-iommu�����������¢]������€��������	�����������mmu_iva�������	��4disabled����������wdt@48314000����������
����ti,omap3-wdt�������������¢H1@����€������
��wd_timer2���������mcbsp@48074000������������ti,omap3-mcbsp�����������¢H@����ÿ��������!mpu���������	������;���<������
��Xcommon�tx�rx������������h���€��������mcbsp1����������S������������ ��������Xtx�rx������������¦���õ���������­fck�������	��4disabled����������target-module@480a0000������������ti,sysc-omap2�ti,sysc������������¢H
�<���H
�@���H
�D�����������!rev�sysc�syss�����������+�����������8���������������F������������¦���ö���������­ick����������������������+���������������H
���� ����rng@0���������
����ti,omap2-rng�������������¢������ ���������	���4���������mcbsp@49022000������������ti,omap3-mcbsp�����������¢I ����ÿI€����ÿ������
��!mpu�sidetone������������	������>���?�����������Xcommon�tx�rx�sidetone�����������h�����������mcbsp2�mcbsp2_sidetone����������S������!������"��������Xtx�rx������������¦���÷���¨���������­fck�ick���������4okay��������������������mcbsp@49024000������������ti,omap3-mcbsp�����������¢I@����ÿI ����ÿ������
��!mpu�sidetone������������	������Y���Z�����������Xcommon�tx�rx�sidetone�����������h���€��������mcbsp3�mcbsp3_sidetone����������S��������������������Xtx�rx������������¦���ø���©���������­fck�ick�������	��4disabled����������mcbsp@49026000������������ti,omap3-mcbsp�����������¢I`����ÿ��������!mpu���������	������6���7������
��Xcommon�tx�rx������������h���€��������mcbsp4����������S��������������������Xtx�rx������������¦���ù���������­fck���������w����������	��4disabled����������mcbsp@48096000������������ti,omap3-mcbsp�����������¢H	`����ÿ��������!mpu���������	������Q���R������
��Xcommon�tx�rx������������h���€��������mcbsp5����������S��������������������Xtx�rx������������¦���ú���������­fck�������	��4disabled����������sham@480c3000�������������ti,omap3-sham�����������sham�������������¢H0����d��������	���1��������S������E��������Xrx��������target-module@48318000������������ti,sysc-omap2-timer�ti,sysc����������¢H1€����H1€���H1€�����������!rev�sysc�syss�����������+��'��������8������������������F������������¦���û���³���������­fck�ick����������������������+���������������H1€�������������ˆ���������œ���timer@0�����������ti,omap3430-timer������������¢�������€���������¦���û���������­fck���������	���%���������§��������¶���û��������Æ���E���������target-module@49032000������������ti,sysc-omap2-timer�ti,sysc����������¢I ����I ���I �����������!rev�sysc�syss�����������+��'��������8������������������F������������¦���ü���§���������­fck�ick����������������������+���������������I �������timer@0�����������ti,omap3430-timer������������¢���������������	���&���������timer@49034000������������ti,omap3430-timer������������¢I@������������	���'��������timer3��������timer@49036000������������ti,omap3430-timer������������¢I`������������	���(��������timer4��������timer@49038000������������ti,omap3430-timer������������¢I€������������	���)��������timer5�����������Ý������timer@4903a000������������ti,omap3430-timer������������¢I ������������	���*��������timer6�����������Ý������timer@4903c000������������ti,omap3430-timer������������¢IÀ������������	���+��������timer7�����������Ý������timer@4903e000������������ti,omap3430-timer������������¢Ià������������	���,��������timer8�����������ê���������Ý������timer@49040000������������ti,omap3430-timer������������¢I�������������	���-��������timer9�����������ê������timer@48086000������������ti,omap3430-timer������������¢H`������������	���.��������timer10����������ê������timer@48088000������������ti,omap3430-timer������������¢H€������������	���/��������timer11����������ê������target-module@48304000������������ti,sysc-omap2-timer�ti,sysc����������¢H0@����H0@���H0@�����������!rev�sysc�syss�����������+��'��������8������������������F������������¦���ý���²���������­fck�ick����������������������+���������������H0@�������timer@0�����������ti,omap3430-timer������������¢���������������	���_���������§���������÷���������usbhstll@48062000���������
����ti,usbhs-tll�������������¢H ������������	���N��������usb_tll_hs��������usbhshost@48064000������������ti,usbhs-host������������¢H@������������usb_host_hs����������������������+������������������	��ehci-phy�������ohci@48064400�������������ti,ohci-omap3������������¢HD������������	���L���������������ehci@48064800���������
����ti,ehci-omap�������������¢HH������������	���M��������*�������þ���������������������+�������hub@2�������������usb424,9514����������¢������������������������+�������usbether@1������������usb424,ec00����������¢������������������gpmc@6e000000�������������ti,omap3430-gpmc������������gpmc�������������¢n�����Ð��������	�����������S��������������Xrxtx������������/�����������;������������������������+������������E��������4������������‚��������’���������usb_otg_hs@480ab000�����������ti,omap3-musb������������¢H
°������������	���\���]��������Xmc�dma����������usb_otg_hs����������M�����������X�����������`�����������i������������x���ÿ��������*���ÿ������	��€usb2-phy������������S�����������Š���2������dss@48050000����������
����ti,omap3-dss�������������¢H�������������4okay����������	��dss_core�������������¦���¸���������­fck����������������������+��������������������•default���������£��������dispc@48050400������������ti,omap3-dispc�����������¢H������������	���������
��dss_dispc������������¦���¸���������­fck�������encoder@4804fc00����������
����ti,omap3-dsi�������������¢Hü����Hþ����@Hÿ���� ��������!proto�phy�pll�����������	���������	��4disabled����������	��dss_dsi1�������������¦���¸���·���������­fck�sys_clk����������������������+����������encoder@48050800��������������ti,omap3-rfbi������������¢H����������	��4disabled����������	��dss_rfbi�������������¦���¸���¹���������­fck�ick�������encoder@48050c00��������������ti,omap3-venc������������¢H������������4okay����������	��dss_venc�������������¦���µ���¶���������­fck�tv_dac_clk���������������port�������endpoint������������œ����������¬�������������������������port�������endpoint������������œ����������¸�������������������������ssi-controller@48058000�������
����ti,omap3-ssi������������ssi���������4okay�������������¢H€����H������������!sys�gdd���������	���G��������Xgdd_mpu����������������������+���������������������¦���v���������� ���­ssi_ssr_fck�ssi_sst_fck�ssi_ick����ssi-port@4805a000�������������ti,omap3-ssi-port������������¢H ����H¨������������!tx�rx�����������	���C���D������ssi-port@4805b000�������������ti,omap3-ssi-port������������¢H°����H¸������������!tx�rx�����������	���E���F���������serial@49042000�����������ti,omap3-uart������������¢I ������������	���P��������S������Q������R��������Xtx�rx�����������uart4�����������bÜl�������regulator-abb-mpu���������
����ti,abb-v1�����������Èabb_mpu_iva�����������������������+�������������¢H0rð���H0h�����������!base-address�int-address������������Ã������������¦���#��������Ü�����������í���������`��ý�s���������������������O€���������������������7È���������������������û������������������������������������pinmux@480025a0������� ����ti,omap3-padconf�pinctrl-single����������¢H�% ���\���������������������+������������%�����������4������������E��������Z�����������x��ÿ��������•default���������£�����pinmux_hsusb2_2_pins����������0��­���P������R������T�����V�����X�����Z���������������������isp@480bc000����������
����ti,omap3-isp�������������¢HÀ���üHØ������������	�����������	����������Á�����ð�������������������������ports������������������������+�������������bandgap@48002524�������������¢H�%$�������������ti,omap36xx-bandgap�����������������������������target-module@480cb000������������ti,sysc-omap3630-sr�ti,sysc���������smartreflex_core�������������¢H°8�����������!sysc������������+�����������8�������������������¦��	���������­fck����������������������+���������������H°�������smartreflex@0�������������ti,omap3-smartreflex-core������������¢���������������	������������target-module@480c9000������������ti,sysc-omap3630-sr�ti,sysc���������smartreflex_mpu_iva����������¢H8�����������!sysc������������+�����������8�������������������¦��
���������­fck����������������������+���������������H�������smartreflex@480c9000��������������ti,omap3-smartreflex-mpu-iva�������������¢���������������	������������target-module@50000000������������ti,sysc-omap4�ti,sysc������������¢P�þ����P�þ���������	��!rev�sysc������������=������������������8�������������������¦�����ä���������­fck�ick����������������������+���������������P���������������opp-table�������������operating-points-v2-ti-cpu����������Á�����������������opp50-300000000���������2����á£���������9�s�s�s�s�s�s��������Gÿÿÿÿ������������X������opp100-600000000������������2����#ÃF���������9�O€�O€�O€�O€�O€�O€��������Gÿÿÿÿ���������opp130-800000000������������2����/¯���������9�7È�7È�7È�7È�7È�7È��������Gÿÿÿÿ���������opp1g-1000000000������������2����;šÊ���������9�û�û�û�û�û�û��������Gÿÿÿÿ������������d���������opp_supply������������ti,omap-opp-supply����������o�û������thermal-zones������cpu_thermal���������Š���ú�������� ��è��������®������N ��������»�����trips������cpu_alert�����������Ë�8€��������×��Ð���������passive�����������
������cpu_crit������������Ë�_��������×��Ð������	���critical�������������cooling-maps�������map0������������â��
��������ç��ÿÿÿÿÿÿÿÿ���������������memory@80000000����������–memory�����������¢€��� ���������oscillator������������������������fixed-clock���������bŒº€�����������ë������leds����������
����gpio-leds������heartbeat�����������öbeagleboard::usr0�����������ü���������������
��heartbeat���������mmc���������öbeagleboard::usr1�����������ü�����������������mmc0�������������pwmleds�������	����pwm-leds�������pmu_stat������������öbeagleboard::pmu_stat�����������������w5”��������������������sound�������������ti,omap-twl4030���������,omap3beagle���������5��������gpio_keys���������
����gpio-keys������user������������öuser������������ü�����������������>�����������I���������hsusb2_power_reg��������������regulator-fixed���������Èhsusb2_vbus���������×�2Z ��������ï�2Z ��������W�����������������\�p����������������hsusb2_phy������������usb-nop-xceiv�����������m����������������y����������X���������������þ������encoder0����������
����ti,tfp410�����������„�����������ports������������������������+�������port@0�����������¢�������endpoint������������œ���������������������port@1�����������¢������endpoint������������œ���������������������������connector0������������dvi-connector�����������ödvi����������”��������œ�����port�������endpoint������������œ������������������������connector1������������svideo-connector������������ötv�����port�������endpoint������������œ������������������������etb@5401b000����������"����arm,coresight-etb10�arm,primecell������������¢T°�������������¦���k������	���­apb_pclk�������in-ports�������port�������endpoint������������œ���������������������������etm@54010000����������"����arm,coresight-etm3x�arm,primecell������������¢T��������������¦���k������	���­apb_pclk�������out-ports������port�������endpoint������������œ������������������������������	compatible�interrupt-parent�#address-cells�#size-cells�model�i2c0�i2c1�i2c2�mmc0�mmc1�mmc2�serial0�serial1�serial2�serial3�display0�display1�ethernet�device_type�reg�clocks�clock-names�clock-latency�operating-points-v2�vbb-supply�#cooling-cells�cpu0-supply�phandle�interrupts�ti,hwmods�ranges�#pinctrl-cells�#interrupt-cells�interrupt-controller�pinctrl-single,register-width�pinctrl-single,function-mask�pinctrl-names�pinctrl-0�pinctrl-single,pins�syscon�regulator-name�regulator-min-microvolt�regulator-max-microvolt�#clock-cells�ti,bit-shift�reg-names�ti,sysc-mask�ti,sysc-sidle�ti,syss-mask�dmas�dma-names�clock-frequency�ti,max-div�ti,index-starts-at-one�clock-mult�clock-div�ti,set-bit-to-disable�ti,clock-mult�ti,clock-div�ti,set-rate-parent�ti,index-power-of-two�ti,low-power-stop�ti,lock�ti,low-power-bypass�ti,dividers�ti,sysc-midle�#dma-cells�dma-channels�dma-requests�ti,gpio-always-on�gpio-controller�#gpio-cells�interrupts-extended�ti,use_poweroff�bci3v1-supply�io-channels�io-channel-names�regulator-always-on�ti,use-leds�ti,pullups�ti,pulldowns�usb1v5-supply�usb1v8-supply�usb3v1-supply�usb_mode�#phy-cells�#pwm-cells�keypad,num-rows�keypad,num-columns�#io-channel-cells�#mbox-cells�ti,mbox-num-users�ti,mbox-num-fifos�ti,mbox-tx�ti,mbox-rx�ti,spi-num-cs�ti,dual-volt�pbias-supply�vmmc-supply�vqmmc-supply�bus-width�status�#iommu-cells�ti,#tlb-entries�interrupt-names�ti,buffer-size�#sound-dai-cells�ti,no-reset-on-init�ti,no-idle�ti,timer-alwon�assigned-clocks�assigned-clock-parents�ti,timer-dsp�ti,timer-pwm�ti,timer-secure�port2-mode�remote-wakeup-connected�phys�gpmc,num-cs�gpmc,num-waitpins�multipoint�num-eps�ram-bits�interface-type�usb-phy�phy-names�power�vdda-supply�remote-endpoint�ti,channels�data-lines�ti,tranxdone-status-mask�ti,settling-time�ti,clock-cycles�ti,abb_info�iommus�ti,phy-type�#thermal-sensor-cells�opp-hz�opp-microvolt�opp-supported-hw�opp-suspend�turbo-mode�ti,absolute-max-voltage-uv�polling-delay-passive�polling-delay�coefficients�thermal-sensors�temperature�hysteresis�trip�cooling-device�label�gpios�linux,default-trigger�pwms�max-brightness�ti,model�ti,mcbsp�linux,code�wakeup-source�gpio�startup-delay-us�reset-gpios�vcc-supply�powerdown-gpios�digital�ddc-i2c-bus�