Ð
þí��÷���8��ïl���(������������ ��ï4�����������������������������1����lg,omap3-sniper�ti,omap3630�ti,omap36xx�ti,omap3�������������������������������������+������������7LG Optimus Black�������chosen��������aliases����������=/ocp@68000000/i2c@48070000�����������B/ocp@68000000/i2c@48072000�����������G/ocp@68000000/i2c@48060000�����������L/ocp@68000000/mmc@4809c000�����������Q/ocp@68000000/mmc@480b4000�����������V/ocp@68000000/mmc@480ad000�����������[/ocp@68000000/serial@4806a000������������c/ocp@68000000/serial@4806c000������������k/ocp@68000000/serial@49020000������������s/ocp@68000000/serial@49042000���������cpus�������������������������+�������cpu@0�������������arm,cortex-a8������������{cpu����������‡�������������‹������������’cpu����������ž�“à���������¬������������À������������Ë������������Ú������������æ�����������pmu@54000000��������������arm,cortex-a8-pmu������������‡T����€�����������î������������ùdebugss�������soc�����������ti,omap-infra������mpu�������
����ti,omap3-mpu�������������ùmpu�������iva�������
����ti,iva2.2������������ùiva����dsp�������
����ti,omap3-c64����������������ocp@68000000��������������ti,omap3-l3-smx�simple-bus�����������‡h���������������î���	���
���������������������+���������������������ùl3_main����l4@48000000�����������ti,omap3-l4-core�simple-bus����������������������+���������������H���������scm@2000��������������ti,omap3-scm�simple-bus����������‡�� ��� ����������������������+����������������� ��� ����pinmux@30��������� ����ti,omap3-padconf�pinctrl-single����������‡���0��8���������������������+������������
�����������������������*��������?�����������]��ÿ��������zdefault����������æ���ç���pinmux_uart3_pins�����������ˆ��n�����p�������������æ���è������pinmux_dp3t_sel_pins������������ˆ��f�����h������������æ���é������pinmux_i2c1_pins������������ˆ��Š�����Œ������������æ���ê������pinmux_i2c2_pins������������ˆ��Ž�����������������æ���ñ������pinmux_i2c3_pins������������ˆ��’�����”������������æ���ò������pinmux_lp8720_en_pin������������ˆ���P������������æ���ó������pinmux_mmc1_pins����������0��ˆ���������������������������������������æ���ö������pinmux_mmc2_pins����������P��ˆ��(�����*�����,�����.�����0�����2�����4�����6�����8�����:������������æ���ú������pinmux_usb_otg_hs_pins��������`��ˆ��r�����t������v�����x�����z�����|�����~�����€�����‚�����„�����†�����ˆ������������æ��������pinmux_twl4030_pins���������ˆ��°��A���������æ���ë���������scm_conf@270��������������syscon�simple-bus������������‡��p��0���������������������+�����������������p��0���������æ������pbias_regulator@2b0�����������ti,pbias-omap3�ti,pbias-omap�������������‡��°�����������œ������pbias_mmc_omap2430����������£pbias_mmc_omap2430����������²�w@��������Ê�-ÆÀ���������æ���õ���������clocks�����������������������+�������mcbsp5_mux_fck@68�����������â��������������ti,composite-mux-clock�����������‹��������������ï������������‡���h���������æ���
������mcbsp5_fck����������â��������������ti,composite-clock�����������‹���	���
���������æ��������mcbsp1_mux_fck@4������������â��������������ti,composite-mux-clock�����������‹��������������ï������������‡������������æ���������mcbsp1_fck����������â��������������ti,composite-clock�����������‹���������������æ���ü������mcbsp2_mux_fck@4������������â��������������ti,composite-mux-clock�����������‹���
�����������ï������������‡������������æ���������mcbsp2_fck����������â��������������ti,composite-clock�����������‹���������������æ���þ������mcbsp3_mux_fck@68�����������â��������������ti,composite-mux-clock�����������‹���
������������‡���h���������æ���������mcbsp3_fck����������â��������������ti,composite-clock�����������‹���������������æ���ÿ������mcbsp4_mux_fck@68�����������â��������������ti,composite-mux-clock�����������‹���
�����������ï������������‡���h���������æ���������mcbsp4_fck����������â��������������ti,composite-clock�����������‹���������������æ���������������clockdomains����������pinmux@a00�������� ����ti,omap3-padconf�pinctrl-single����������‡��
����\���������������������+������������
�����������������������*��������?�����������]��ÿ��������zdefault����pinmux_mmc1_cd_pin����������ˆ��������������æ���÷������pinmux_twl4030_vpins���������� ��ˆ������������������������������������æ���ì���������������target-module@480a6000������������ti,sysc-omap2�ti,sysc������������‡H
`D���H
`H���H
`L�����������ürev�sysc�syss����������������������������������������!������������‹������������’ick����������������������+���������������H
`��� ����aes1@0��������
����ti,omap3-aes�������������‡�������P���������î������������.������	������
��������3tx�rx������������target-module@480c5000������������ti,sysc-omap2�ti,sysc������������‡HPD���HPH���HPL�����������ürev�sysc�syss����������������������������������������!������������‹������������’ick����������������������+���������������HP��� ����aes2@0��������
����ti,omap3-aes�������������‡�������P���������î������������.������A������B��������3tx�rx������������prm@48306000����������
����ti,omap3-prm�������������‡H0`���@����������î������clocks�����������������������+�������virt_16_8m_ck�����������â��������������fixed-clock���������=�Y����������æ���������osc_sys_ck@d40����������â����������
����ti,mux-clock�������������‹���������������������������‡��
@���������æ���������sys_ck@1270���������â��������������ti,divider-clock�������������‹�����������ï�����������M������������‡��p���������X���������æ���"������sys_clkout1@d70���������â��������������ti,gate-clock������������‹������������‡��
p��������ï���������dpll3_x2_ck���������â��������������fixed-factor-clock�����������‹�����������o�����������z���������dpll3_m2x2_ck�����������â��������������fixed-factor-clock�����������‹�����������o�����������z������������æ���!������dpll4_x2_ck���������â��������������fixed-factor-clock�����������‹��� ��������o�����������z���������corex2_fck����������â��������������fixed-factor-clock�����������‹���!��������o�����������z������������æ���#������wkup_l4_ick���������â��������������fixed-factor-clock�����������‹���"��������o�����������z������������æ���R������corex2_d3_fck�����������â��������������fixed-factor-clock�����������‹���#��������o�����������z������������æ���‰������corex2_d5_fck�����������â��������������fixed-factor-clock�����������‹���#��������o�����������z������������æ���Š���������clockdomains�������������cm@48004000�����������ti,omap3-cm����������‡H�@���@����clocks�����������������������+�������dummy_apb_pclk����������â��������������fixed-clock���������=����������omap_32k_fck������������â��������������fixed-clock���������=��€����������æ���D������virt_12m_ck���������â��������������fixed-clock���������=�·����������æ���������virt_13m_ck���������â��������������fixed-clock���������=�Æ]@���������æ���������virt_19200000_ck������������â��������������fixed-clock���������=$ø����������æ���������virt_26000000_ck������������â��������������fixed-clock���������=Œº€���������æ���������virt_38_4m_ck�����������â��������������fixed-clock���������=Ið����������æ���������dpll4_ck@d00������������â��������������ti,omap3-dpll-per-j-type-clock�����������‹���"���"���������‡��
���
 ��
D��
0���������æ��� ������dpll4_m2_ck@d48���������â��������������ti,divider-clock�������������‹��� ��������M���?���������‡��
H���������X���������æ���$������dpll4_m2x2_mul_ck�����������â��������������fixed-factor-clock�����������‹���$��������o�����������z������������æ���%������dpll4_m2x2_ck@d00�����������â��������������ti,hsdiv-gate-clock����������‹���%��������ï������������‡��
����������„���������æ���&������omap_96m_alwon_fck����������â��������������fixed-factor-clock�����������‹���&��������o�����������z������������æ���-������dpll3_ck@d00������������â��������������ti,omap3-dpll-core-clock�������������‹���"���"���������‡��
���
 ��
@��
0���������æ���������dpll3_m3_ck@1140������������â��������������ti,divider-clock�������������‹�����������ï�����������M������������‡��@���������X���������æ���'������dpll3_m3x2_mul_ck�����������â��������������fixed-factor-clock�����������‹���'��������o�����������z������������æ���(������dpll3_m3x2_ck@d00�����������â��������������ti,hsdiv-gate-clock����������‹���(��������ï������������‡��
����������„���������æ���)������emu_core_alwon_ck�����������â��������������fixed-factor-clock�����������‹���)��������o�����������z������������æ���f������sys_altclk����������â��������������fixed-clock���������=�������������æ���2������mcbsp_clks����������â��������������fixed-clock���������=�������������æ���������dpll3_m2_ck@d40���������â��������������ti,divider-clock�������������‹�����������ï�����������M������������‡��
@���������X���������æ���������core_ck���������â��������������fixed-factor-clock�����������‹�����������o�����������z������������æ���*������dpll1_fck@940�����������â��������������ti,divider-clock�������������‹���*��������ï�����������M������������‡��	@���������X���������æ���+������dpll1_ck@904������������â��������������ti,omap3-dpll-clock����������‹���"���+���������‡��	��	$��	@��	4���������æ���������dpll1_x2_ck���������â��������������fixed-factor-clock�����������‹�����������o�����������z������������æ���,������dpll1_x2m2_ck@944�����������â��������������ti,divider-clock�������������‹���,��������M������������‡��	D���������X���������æ���@������cm_96m_fck����������â��������������fixed-factor-clock�����������‹���-��������o�����������z������������æ���.������omap_96m_fck@d40������������â����������
����ti,mux-clock�������������‹���.���"��������ï������������‡��
@���������æ���I������dpll4_m3_ck@e40���������â��������������ti,divider-clock�������������‹��� ��������ï�����������M��� ���������‡��@���������X���������æ���/������dpll4_m3x2_mul_ck�����������â��������������fixed-factor-clock�����������‹���/��������o�����������z������������æ���0������dpll4_m3x2_ck@d00�����������â��������������ti,hsdiv-gate-clock����������‹���0��������ï������������‡��
����������„���������æ���1������omap_54m_fck@d40������������â����������
����ti,mux-clock�������������‹���1���2��������ï������������‡��
@���������æ���<������cm_96m_d2_fck�����������â��������������fixed-factor-clock�����������‹���.��������o�����������z������������æ���3������omap_48m_fck@d40������������â����������
����ti,mux-clock�������������‹���3���2��������ï������������‡��
@���������æ���4������omap_12m_fck������������â��������������fixed-factor-clock�����������‹���4��������o�����������z������������æ���K������dpll4_m4_ck@e40���������â��������������ti,divider-clock�������������‹��� ��������M������������‡��@���������X���������æ���5������dpll4_m4x2_mul_ck�����������â��������������ti,fixed-factor-clock������������‹���5��������š�����������¨������������µ���������æ���6������dpll4_m4x2_ck@d00�����������â��������������ti,gate-clock������������‹���6��������ï������������‡��
����������„���������µ���������æ���������dpll4_m5_ck@f40���������â��������������ti,divider-clock�������������‹��� ��������M���?���������‡��@���������X���������æ���7������dpll4_m5x2_mul_ck�����������â��������������ti,fixed-factor-clock������������‹���7��������š�����������¨������������µ���������æ���8������dpll4_m5x2_ck@d00�����������â��������������ti,hsdiv-gate-clock����������‹���8��������ï������������‡��
����������„���������µ���������æ���n������dpll4_m6_ck@1140������������â��������������ti,divider-clock�������������‹��� ��������ï�����������M���?���������‡��@���������X���������æ���9������dpll4_m6x2_mul_ck�����������â��������������fixed-factor-clock�����������‹���9��������o�����������z������������æ���:������dpll4_m6x2_ck@d00�����������â��������������ti,hsdiv-gate-clock����������‹���:��������ï������������‡��
����������„���������æ���;������emu_per_alwon_ck������������â��������������fixed-factor-clock�����������‹���;��������o�����������z������������æ���g������clkout2_src_gate_ck@d70���������â���������� ����ti,composite-no-wait-gate-clock����������‹���*��������ï������������‡��
p���������æ���=������clkout2_src_mux_ck@d70����������â��������������ti,composite-mux-clock�����������‹���*���"���.���<���������‡��
p���������æ���>������clkout2_src_ck����������â��������������ti,composite-clock�����������‹���=���>���������æ���?������sys_clkout2@d70���������â��������������ti,divider-clock�������������‹���?��������ï�����������M���@���������‡��
p���������È������mpu_ck����������â��������������fixed-factor-clock�����������‹���@��������o�����������z������������æ���A������arm_fck@924���������â��������������ti,divider-clock�������������‹���A���������‡��	$��������M���������emu_mpu_alwon_ck������������â��������������fixed-factor-clock�����������‹���A��������o�����������z������������æ���h������l3_ick@a40����������â��������������ti,divider-clock�������������‹���*��������M������������‡��
@���������X���������æ���B������l4_ick@a40����������â��������������ti,divider-clock�������������‹���B��������ï�����������M������������‡��
@���������X���������æ���C������rm_ick@c40����������â��������������ti,divider-clock�������������‹���C��������ï�����������M������������‡��@���������X������gpt10_gate_fck@a00����������â��������������ti,composite-gate-clock����������‹���"��������ï������������‡��
����������æ���E������gpt10_mux_fck@a40�����������â��������������ti,composite-mux-clock�����������‹���D���"��������ï������������‡��
@���������æ���F������gpt10_fck�����������â��������������ti,composite-clock�����������‹���E���F������gpt11_gate_fck@a00����������â��������������ti,composite-gate-clock����������‹���"��������ï������������‡��
����������æ���G������gpt11_mux_fck@a40�����������â��������������ti,composite-mux-clock�����������‹���D���"��������ï������������‡��
@���������æ���H������gpt11_fck�����������â��������������ti,composite-clock�����������‹���G���H������core_96m_fck������������â��������������fixed-factor-clock�����������‹���I��������o�����������z������������æ���������mmchs2_fck@a00����������â��������������ti,wait-gate-clock�����������‹������������‡��
���������ï������������æ���¹������mmchs1_fck@a00����������â��������������ti,wait-gate-clock�����������‹������������‡��
���������ï������������æ���º������i2c3_fck@a00������������â��������������ti,wait-gate-clock�����������‹������������‡��
���������ï������������æ���»������i2c2_fck@a00������������â��������������ti,wait-gate-clock�����������‹������������‡��
���������ï������������æ���¼������i2c1_fck@a00������������â��������������ti,wait-gate-clock�����������‹������������‡��
���������ï������������æ���½������mcbsp5_gate_fck@a00���������â��������������ti,composite-gate-clock����������‹�����������ï���
���������‡��
����������æ���	������mcbsp1_gate_fck@a00���������â��������������ti,composite-gate-clock����������‹�����������ï���	���������‡��
����������æ���������core_48m_fck������������â��������������fixed-factor-clock�����������‹���4��������o�����������z������������æ���J������mcspi4_fck@a00����������â��������������ti,wait-gate-clock�����������‹���J���������‡��
���������ï������������æ���¾������mcspi3_fck@a00����������â��������������ti,wait-gate-clock�����������‹���J���������‡��
���������ï������������æ���¿������mcspi2_fck@a00����������â��������������ti,wait-gate-clock�����������‹���J���������‡��
���������ï������������æ���À������mcspi1_fck@a00����������â��������������ti,wait-gate-clock�����������‹���J���������‡��
���������ï������������æ���Á������uart2_fck@a00�����������â��������������ti,wait-gate-clock�����������‹���J���������‡��
���������ï������������æ���Â������uart1_fck@a00�����������â��������������ti,wait-gate-clock�����������‹���J���������‡��
�����������
���������æ���Ã������core_12m_fck������������â��������������fixed-factor-clock�����������‹���K��������o�����������z������������æ���L������hdq_fck@a00���������â��������������ti,wait-gate-clock�����������‹���L���������‡��
���������ï������������æ���Ä������core_l3_ick���������â��������������fixed-factor-clock�����������‹���B��������o�����������z������������æ���M������sdrc_ick@a10������������â��������������ti,wait-gate-clock�����������‹���M���������‡��
��������ï������������æ���Ž������gpmc_fck������������â��������������fixed-factor-clock�����������‹���M��������o�����������z���������core_l4_ick���������â��������������fixed-factor-clock�����������‹���C��������o�����������z������������æ���N������mmchs2_ick@a10����������â��������������ti,omap3-interface-clock�������������‹���N���������‡��
��������ï������������æ���Å������mmchs1_ick@a10����������â��������������ti,omap3-interface-clock�������������‹���N���������‡��
��������ï������������æ���Æ������hdq_ick@a10���������â��������������ti,omap3-interface-clock�������������‹���N���������‡��
��������ï������������æ���Ç������mcspi4_ick@a10����������â��������������ti,omap3-interface-clock�������������‹���N���������‡��
��������ï������������æ���È������mcspi3_ick@a10����������â��������������ti,omap3-interface-clock�������������‹���N���������‡��
��������ï������������æ���É������mcspi2_ick@a10����������â��������������ti,omap3-interface-clock�������������‹���N���������‡��
��������ï������������æ���Ê������mcspi1_ick@a10����������â��������������ti,omap3-interface-clock�������������‹���N���������‡��
��������ï������������æ���Ë������i2c3_ick@a10������������â��������������ti,omap3-interface-clock�������������‹���N���������‡��
��������ï������������æ���Ì������i2c2_ick@a10������������â��������������ti,omap3-interface-clock�������������‹���N���������‡��
��������ï������������æ���Í������i2c1_ick@a10������������â��������������ti,omap3-interface-clock�������������‹���N���������‡��
��������ï������������æ���Î������uart2_ick@a10�����������â��������������ti,omap3-interface-clock�������������‹���N���������‡��
��������ï������������æ���Ï������uart1_ick@a10�����������â��������������ti,omap3-interface-clock�������������‹���N���������‡��
����������
���������æ���Ð������gpt11_ick@a10�����������â��������������ti,omap3-interface-clock�������������‹���N���������‡��
��������ï������������æ���Ñ������gpt10_ick@a10�����������â��������������ti,omap3-interface-clock�������������‹���N���������‡��
��������ï������������æ���Ò������mcbsp5_ick@a10����������â��������������ti,omap3-interface-clock�������������‹���N���������‡��
����������
���������æ���Ó������mcbsp1_ick@a10����������â��������������ti,omap3-interface-clock�������������‹���N���������‡��
��������ï���	���������æ���Ô������omapctrl_ick@a10������������â��������������ti,omap3-interface-clock�������������‹���N���������‡��
��������ï������������æ���Õ������dss_tv_fck@e00����������â��������������ti,gate-clock������������‹���<���������‡�����������ï������������æ���´������dss_96m_fck@e00���������â��������������ti,gate-clock������������‹���I���������‡�����������ï������������æ���µ������dss2_alwon_fck@e00����������â��������������ti,gate-clock������������‹���"���������‡�����������ï������������æ���¶������dummy_ck������������â��������������fixed-clock���������=����������gpt1_gate_fck@c00�����������â��������������ti,composite-gate-clock����������‹���"��������ï�������������‡������������æ���O������gpt1_mux_fck@c40������������â��������������ti,composite-mux-clock�����������‹���D���"���������‡��@���������æ���P������gpt1_fck������������â��������������ti,composite-clock�����������‹���O���P���������æ��������aes2_ick@a10������������â��������������ti,omap3-interface-clock�������������‹���N��������ï������������‡��
���������æ���������wkup_32k_fck������������â��������������fixed-factor-clock�����������‹���D��������o�����������z������������æ���Q������gpio1_dbck@c00����������â��������������ti,gate-clock������������‹���Q���������‡�����������ï������������æ���«������sha12_ick@a10�����������â��������������ti,omap3-interface-clock�������������‹���N���������‡��
��������ï������������æ���Ö������wdt2_fck@c00������������â��������������ti,wait-gate-clock�����������‹���Q���������‡�����������ï������������æ���¬������wdt2_ick@c10������������â��������������ti,omap3-interface-clock�������������‹���R���������‡����������ï������������æ���­������wdt1_ick@c10������������â��������������ti,omap3-interface-clock�������������‹���R���������‡����������ï������������æ���®������gpio1_ick@c10�����������â��������������ti,omap3-interface-clock�������������‹���R���������‡����������ï������������æ���¯������omap_32ksync_ick@c10������������â��������������ti,omap3-interface-clock�������������‹���R���������‡����������ï������������æ���°������gpt12_ick@c10�����������â��������������ti,omap3-interface-clock�������������‹���R���������‡����������ï������������æ���±������gpt1_ick@c10������������â��������������ti,omap3-interface-clock�������������‹���R���������‡����������ï�������������æ���²������per_96m_fck���������â��������������fixed-factor-clock�����������‹���-��������o�����������z������������æ���
������per_48m_fck���������â��������������fixed-factor-clock�����������‹���4��������o�����������z������������æ���S������uart3_fck@1000����������â��������������ti,wait-gate-clock�����������‹���S���������‡�����������ï������������æ���������gpt2_gate_fck@1000����������â��������������ti,composite-gate-clock����������‹���"��������ï������������‡������������æ���T������gpt2_mux_fck@1040�����������â��������������ti,composite-mux-clock�����������‹���D���"���������‡��@���������æ���U������gpt2_fck������������â��������������ti,composite-clock�����������‹���T���U���������æ��������gpt3_gate_fck@1000����������â��������������ti,composite-gate-clock����������‹���"��������ï������������‡������������æ���V������gpt3_mux_fck@1040�����������â��������������ti,composite-mux-clock�����������‹���D���"��������ï������������‡��@���������æ���W������gpt3_fck������������â��������������ti,composite-clock�����������‹���V���W������gpt4_gate_fck@1000����������â��������������ti,composite-gate-clock����������‹���"��������ï������������‡������������æ���X������gpt4_mux_fck@1040�����������â��������������ti,composite-mux-clock�����������‹���D���"��������ï������������‡��@���������æ���Y������gpt4_fck������������â��������������ti,composite-clock�����������‹���X���Y������gpt5_gate_fck@1000����������â��������������ti,composite-gate-clock����������‹���"��������ï������������‡������������æ���Z������gpt5_mux_fck@1040�����������â��������������ti,composite-mux-clock�����������‹���D���"��������ï������������‡��@���������æ���[������gpt5_fck������������â��������������ti,composite-clock�����������‹���Z���[������gpt6_gate_fck@1000����������â��������������ti,composite-gate-clock����������‹���"��������ï������������‡������������æ���\������gpt6_mux_fck@1040�����������â��������������ti,composite-mux-clock�����������‹���D���"��������ï������������‡��@���������æ���]������gpt6_fck������������â��������������ti,composite-clock�����������‹���\���]������gpt7_gate_fck@1000����������â��������������ti,composite-gate-clock����������‹���"��������ï������������‡������������æ���^������gpt7_mux_fck@1040�����������â��������������ti,composite-mux-clock�����������‹���D���"��������ï������������‡��@���������æ���_������gpt7_fck������������â��������������ti,composite-clock�����������‹���^���_������gpt8_gate_fck@1000����������â��������������ti,composite-gate-clock����������‹���"��������ï���	���������‡������������æ���`������gpt8_mux_fck@1040�����������â��������������ti,composite-mux-clock�����������‹���D���"��������ï������������‡��@���������æ���a������gpt8_fck������������â��������������ti,composite-clock�����������‹���`���a������gpt9_gate_fck@1000����������â��������������ti,composite-gate-clock����������‹���"��������ï���
���������‡������������æ���b������gpt9_mux_fck@1040�����������â��������������ti,composite-mux-clock�����������‹���D���"��������ï������������‡��@���������æ���c������gpt9_fck������������â��������������ti,composite-clock�����������‹���b���c������per_32k_alwon_fck�����������â��������������fixed-factor-clock�����������‹���D��������o�����������z������������æ���d������gpio6_dbck@1000���������â��������������ti,gate-clock������������‹���d���������‡�����������ï������������æ���‘������gpio5_dbck@1000���������â��������������ti,gate-clock������������‹���d���������‡�����������ï������������æ���’������gpio4_dbck@1000���������â��������������ti,gate-clock������������‹���d���������‡�����������ï������������æ���“������gpio3_dbck@1000���������â��������������ti,gate-clock������������‹���d���������‡�����������ï������������æ���”������gpio2_dbck@1000���������â��������������ti,gate-clock������������‹���d���������‡�����������ï���
���������æ���•������wdt3_fck@1000�����������â��������������ti,wait-gate-clock�����������‹���d���������‡�����������ï������������æ���–������per_l4_ick����������â��������������fixed-factor-clock�����������‹���C��������o�����������z������������æ���e������gpio6_ick@1010����������â��������������ti,omap3-interface-clock�������������‹���e���������‡����������ï������������æ���—������gpio5_ick@1010����������â��������������ti,omap3-interface-clock�������������‹���e���������‡����������ï������������æ���˜������gpio4_ick@1010����������â��������������ti,omap3-interface-clock�������������‹���e���������‡����������ï������������æ���™������gpio3_ick@1010����������â��������������ti,omap3-interface-clock�������������‹���e���������‡����������ï������������æ���š������gpio2_ick@1010����������â��������������ti,omap3-interface-clock�������������‹���e���������‡����������ï���
���������æ���›������wdt3_ick@1010�����������â��������������ti,omap3-interface-clock�������������‹���e���������‡����������ï������������æ���œ������uart3_ick@1010����������â��������������ti,omap3-interface-clock�������������‹���e���������‡����������ï������������æ���������uart4_ick@1010����������â��������������ti,omap3-interface-clock�������������‹���e���������‡����������ï������������æ���ž������gpt9_ick@1010�����������â��������������ti,omap3-interface-clock�������������‹���e���������‡����������ï���
���������æ���Ÿ������gpt8_ick@1010�����������â��������������ti,omap3-interface-clock�������������‹���e���������‡����������ï���	���������æ��� ������gpt7_ick@1010�����������â��������������ti,omap3-interface-clock�������������‹���e���������‡����������ï������������æ���¡������gpt6_ick@1010�����������â��������������ti,omap3-interface-clock�������������‹���e���������‡����������ï������������æ���¢������gpt5_ick@1010�����������â��������������ti,omap3-interface-clock�������������‹���e���������‡����������ï������������æ���£������gpt4_ick@1010�����������â��������������ti,omap3-interface-clock�������������‹���e���������‡����������ï������������æ���¤������gpt3_ick@1010�����������â��������������ti,omap3-interface-clock�������������‹���e���������‡����������ï������������æ���¥������gpt2_ick@1010�����������â��������������ti,omap3-interface-clock�������������‹���e���������‡����������ï������������æ���¦������mcbsp2_ick@1010���������â��������������ti,omap3-interface-clock�������������‹���e���������‡����������ï�������������æ���§������mcbsp3_ick@1010���������â��������������ti,omap3-interface-clock�������������‹���e���������‡����������ï������������æ���¨������mcbsp4_ick@1010���������â��������������ti,omap3-interface-clock�������������‹���e���������‡����������ï������������æ���©������mcbsp2_gate_fck@1000������������â��������������ti,composite-gate-clock����������‹�����������ï�������������‡������������æ���������mcbsp3_gate_fck@1000������������â��������������ti,composite-gate-clock����������‹�����������ï������������‡������������æ���������mcbsp4_gate_fck@1000������������â��������������ti,composite-gate-clock����������‹�����������ï������������‡������������æ���������emu_src_mux_ck@1140���������â����������
����ti,mux-clock�������������‹���"���f���g���h���������‡��@���������æ���i������emu_src_ck����������â��������������ti,clkdm-gate-clock����������‹���i���������æ���j������pclk_fck@1140�����������â��������������ti,divider-clock�������������‹���j��������ï�����������M������������‡��@���������X������pclkx2_fck@1140���������â��������������ti,divider-clock�������������‹���j��������ï�����������M������������‡��@���������X������atclk_fck@1140����������â��������������ti,divider-clock�������������‹���j��������ï�����������M������������‡��@���������X������traceclk_src_fck@1140�����������â����������
����ti,mux-clock�������������‹���"���f���g���h��������ï������������‡��@���������æ���k������traceclk_fck@1140�����������â��������������ti,divider-clock�������������‹���k��������ï�����������M������������‡��@���������X������secure_32k_fck����������â��������������fixed-clock���������=��€����������æ���l������gpt12_fck�����������â��������������fixed-factor-clock�����������‹���l��������o�����������z������������æ��������wdt1_fck������������â��������������fixed-factor-clock�����������‹���l��������o�����������z���������security_l4_ick2������������â��������������fixed-factor-clock�����������‹���C��������o�����������z������������æ���m������aes1_ick@a14������������â��������������ti,omap3-interface-clock�������������‹���m��������ï������������‡��
���������æ���������rng_ick@a14���������â��������������ti,omap3-interface-clock�������������‹���m���������‡��
��������ï������������æ���ý������sha11_ick@a14�����������â��������������ti,omap3-interface-clock�������������‹���m���������‡��
��������ï���������des1_ick@a14������������â��������������ti,omap3-interface-clock�������������‹���m���������‡��
��������ï����������cam_mclk@f00������������â��������������ti,gate-clock������������‹���n��������ï�������������‡������������µ������cam_ick@f10���������â����������!����ti,omap3-no-wait-interface-clock�������������‹���C���������‡����������ï�������������æ���Ý������csi2_96m_fck@f00������������â��������������ti,gate-clock������������‹������������‡�����������ï������������æ���Þ������security_l3_ick���������â��������������fixed-factor-clock�����������‹���B��������o�����������z������������æ���o������pka_ick@a14���������â��������������ti,omap3-interface-clock�������������‹���o���������‡��
��������ï���������icr_ick@a10���������â��������������ti,omap3-interface-clock�������������‹���N���������‡��
��������ï���������des2_ick@a10������������â��������������ti,omap3-interface-clock�������������‹���N���������‡��
��������ï���������mspro_ick@a10�����������â��������������ti,omap3-interface-clock�������������‹���N���������‡��
��������ï���������mailboxes_ick@a10�����������â��������������ti,omap3-interface-clock�������������‹���N���������‡��
��������ï���������ssi_l4_ick����������â��������������fixed-factor-clock�����������‹���C��������o�����������z������������æ���v������sr1_fck@c00���������â��������������ti,wait-gate-clock�����������‹���"���������‡�����������ï������������æ��������sr2_fck@c00���������â��������������ti,wait-gate-clock�����������‹���"���������‡�����������ï������������æ��
������sr_l4_ick�����������â��������������fixed-factor-clock�����������‹���C��������o�����������z���������dpll2_fck@40������������â��������������ti,divider-clock�������������‹���*��������ï�����������M������������‡���@���������X���������æ���p������dpll2_ck@4����������â��������������ti,omap3-dpll-clock����������‹���"���p���������‡������$���@���4���������Þ���������ð���������ø���������æ���q������dpll2_m2_ck@44����������â��������������ti,divider-clock�������������‹���q��������M������������‡���D���������X���������æ���r������iva2_ck@0�����������â��������������ti,wait-gate-clock�����������‹���r���������‡������������ï�������������æ���ß������modem_fck@a00�����������â��������������ti,omap3-interface-clock�������������‹���"���������‡��
���������ï������������æ���à������sad2d_ick@a10�����������â��������������ti,omap3-interface-clock�������������‹���B���������‡��
��������ï������������æ���á������mad2d_ick@a18�����������â��������������ti,omap3-interface-clock�������������‹���B���������‡��
��������ï������������æ���â������mspro_fck@a00�����������â��������������ti,wait-gate-clock�����������‹������������‡��
���������ï���������ssi_ssr_gate_fck_3430es2@a00������������â���������� ����ti,composite-no-wait-gate-clock����������‹���#��������ï�������������‡��
����������æ���s������ssi_ssr_div_fck_3430es2@a40���������â��������������ti,composite-divider-clock�����������‹���#��������ï������������‡��
@������$�����������������������������������������æ���t������ssi_ssr_fck_3430es2���������â��������������ti,composite-clock�����������‹���s���t���������æ���u������ssi_sst_fck_3430es2���������â��������������fixed-factor-clock�����������‹���u��������o�����������z������������æ��������hsotgusb_ick_3430es2@a10������������â����������"����ti,omap3-hsotgusb-interface-clock������������‹���M���������‡��
��������ï������������æ���������ssi_ick_3430es2@a10���������â��������������ti,omap3-ssi-interface-clock�������������‹���v���������‡��
��������ï�������������æ��������usim_gate_fck@c00�����������â��������������ti,composite-gate-clock����������‹���I��������ï���	���������‡������������æ���������sys_d2_ck�����������â��������������fixed-factor-clock�����������‹���"��������o�����������z������������æ���x������omap_96m_d2_fck���������â��������������fixed-factor-clock�����������‹���I��������o�����������z������������æ���y������omap_96m_d4_fck���������â��������������fixed-factor-clock�����������‹���I��������o�����������z������������æ���z������omap_96m_d8_fck���������â��������������fixed-factor-clock�����������‹���I��������o�����������z������������æ���{������omap_96m_d10_fck������������â��������������fixed-factor-clock�����������‹���I��������o�����������z���
���������æ���|������dpll5_m2_d4_ck����������â��������������fixed-factor-clock�����������‹���w��������o�����������z������������æ���}������dpll5_m2_d8_ck����������â��������������fixed-factor-clock�����������‹���w��������o�����������z������������æ���~������dpll5_m2_d16_ck���������â��������������fixed-factor-clock�����������‹���w��������o�����������z������������æ���������dpll5_m2_d20_ck���������â��������������fixed-factor-clock�����������‹���w��������o�����������z������������æ���€������usim_mux_fck@c40������������â��������������ti,composite-mux-clock��������(���‹���"���x���y���z���{���|���}���~������€��������ï������������‡��@���������X���������æ���‚������usim_fck������������â��������������ti,composite-clock�����������‹������‚������usim_ick@c10������������â��������������ti,omap3-interface-clock�������������‹���R���������‡����������ï���	���������æ���³������dpll5_ck@d04������������â��������������ti,omap3-dpll-clock����������‹���"���"���������‡��
��
$��
L��
4���������Þ���������ð���������æ���ƒ������dpll5_m2_ck@d50���������â��������������ti,divider-clock�������������‹���ƒ��������M������������‡��
P���������X���������æ���w������sgx_gate_fck@b00������������â��������������ti,composite-gate-clock����������‹���*��������ï������������‡������������æ���‹������core_d3_ck����������â��������������fixed-factor-clock�����������‹���*��������o�����������z������������æ���„������core_d4_ck����������â��������������fixed-factor-clock�����������‹���*��������o�����������z������������æ���…������core_d6_ck����������â��������������fixed-factor-clock�����������‹���*��������o�����������z������������æ���†������omap_192m_alwon_fck���������â��������������fixed-factor-clock�����������‹���&��������o�����������z������������æ���‡������core_d2_ck����������â��������������fixed-factor-clock�����������‹���*��������o�����������z������������æ���ˆ������sgx_mux_fck@b40���������â��������������ti,composite-mux-clock�������� ���‹���„���…���†���.���‡���ˆ���‰���Š���������‡��@���������æ���Œ������sgx_fck���������â��������������ti,composite-clock�����������‹���‹���Œ���������æ��������sgx_ick@b10���������â��������������ti,wait-gate-clock�����������‹���B���������‡����������ï�������������æ���ã������cpefuse_fck@a08���������â��������������ti,gate-clock������������‹���"���������‡��
��������ï�������������æ���×������ts_fck@a08����������â��������������ti,gate-clock������������‹���D���������‡��
��������ï������������æ���Ø������usbtll_fck@a08����������â��������������ti,wait-gate-clock�����������‹���w���������‡��
��������ï������������æ���Ù������usbtll_ick@a18����������â��������������ti,omap3-interface-clock�������������‹���N���������‡��
��������ï������������æ���Ú������mmchs3_ick@a10����������â��������������ti,omap3-interface-clock�������������‹���N���������‡��
��������ï������������æ���Û������mmchs3_fck@a00����������â��������������ti,wait-gate-clock�����������‹������������‡��
���������ï������������æ���Ü������dss1_alwon_fck_3430es2@e00����������â��������������ti,dss-gate-clock������������‹�����������ï�������������‡������������µ���������æ���·������dss_ick_3430es2@e10���������â��������������ti,omap3-dss-interface-clock�������������‹���C���������‡����������ï�������������æ���¸������usbhost_120m_fck@1400�����������â��������������ti,gate-clock������������‹���w���������‡�����������ï������������æ���ä������usbhost_48m_fck@1400������������â��������������ti,dss-gate-clock������������‹���4���������‡�����������ï�������������æ���å������usbhost_ick@1410������������â��������������ti,omap3-dss-interface-clock�������������‹���C���������‡����������ï�������������æ���æ������uart4_fck@1000����������â��������������ti,wait-gate-clock�����������‹���S���������‡�����������ï������������æ���ª���������clockdomains�������core_l3_clkdm�������������ti,clockdomain�����������‹���Ž���������dpll3_clkdm�����������ti,clockdomain�����������‹���������dpll1_clkdm�����������ti,clockdomain�����������‹���������per_clkdm�������������ti,clockdomain��������l���‹������‘���’���“���”���•���–���—���˜���™���š���›���œ������ž���Ÿ��� ���¡���¢���£���¤���¥���¦���§���¨���©���ª������emu_clkdm�������������ti,clockdomain�����������‹���j������dpll4_clkdm�����������ti,clockdomain�����������‹��� ������wkup_clkdm������������ti,clockdomain��������$���‹���«���¬���­���®���¯���°���±���²���³������dss_clkdm�������������ti,clockdomain�����������‹���´���µ���¶���·���¸������core_l4_clkdm�������������ti,clockdomain��������”���‹���¹���º���»���¼���½���¾���¿���À���Á���Â���Ã���Ä���Å���Æ���Ç���È���É���Ê���Ë���Ì���Í���Î���Ï���Ð���Ñ���Ò���Ó���Ô���Õ������Ö���×���Ø���Ù���Ú���Û���Ü������cam_clkdm�������������ti,clockdomain�����������‹���Ý���Þ������iva2_clkdm������������ti,clockdomain�����������‹���ß������dpll2_clkdm�����������ti,clockdomain�����������‹���q������d2d_clkdm�������������ti,clockdomain�����������‹���à���á���â������dpll5_clkdm�����������ti,clockdomain�����������‹���ƒ������sgx_clkdm�������������ti,clockdomain�����������‹���ã������usbhost_clkdm�������������ti,clockdomain�����������‹���ä���å���æ������������target-module@48320000������������ti,sysc-omap2�ti,sysc������������‡H2�����H2����������	��ürev�sysc����������������������������‹���Q���°���������’fck�ick����������������������+���������������H2��������counter@0�������������ti,omap-counter32k�����������‡������� ���������interrupt-controller@48200000�������������ti,omap3-intc������������*��������������������‡H ��������������æ���������target-module@48056000������������ti,sysc-omap2�ti,sysc������������‡H`����H`,���H`(�����������ürev�sysc�syss�������������#��������������������������������������������!������������‹���M���������’ick����������������������+���������������H`�������dma-controller@0��������������ti,omap3630-sdma�ti,omap-sdma������������‡����������������î������
��������������&�����������1��� ��������>���`���������æ������������gpio@48310000�������������ti,omap3-gpio������������‡H1��������������î������������ùgpio1������������K���������]��������m������������*��������������������æ���ù������gpio@49050000�������������ti,omap3-gpio������������‡I��������������î������������ùgpio2������������]��������m������������*��������������������y���������æ���ô������gpio@49052000�������������ti,omap3-gpio������������‡I �������������î������������ùgpio3������������]��������m������������*�����������������gpio@49054000�������������ti,omap3-gpio������������‡I@�������������î��� ���������ùgpio4������������]��������m������������*�����������������gpio@49056000�������������ti,omap3-gpio������������‡I`�������������î���!���������ùgpio5������������]��������m������������*��������������������y������gpio@49058000�������������ti,omap3-gpio������������‡I€�������������î���"���������ùgpio6������������]��������m������������*��������������������y������serial@4806a000�����������ti,omap3-uart������������‡H ��� ���������������H��������.������1������2��������3tx�rx������������ùuart1�����������=Ül�������serial@4806c000�����������ti,omap3-uart������������‡HÀ������������������I��������.������3������4��������3tx�rx������������ùuart2�����������=Ül�������serial@49020000�����������ti,omap3-uart������������‡I�������������������J���ç��n��������.������5������6��������3tx�rx������������ùuart3�����������=Ül���������zdefault���������¡���è���é������i2c@48070000����������
����ti,omap3-i2c�������������‡H�����€���������î���8��������.��������������������3tx�rx������������������������+�������������ùi2c1������������zdefault���������¡���ê��������=�'¬@���twl@48�����������‡���H���������î�������������������������ti,twl4030�����������*�������������������zdefault���������¡���ë���ì���power�������������ti,twl4030-power�������������«������rtc�����������ti,twl4030-rtc�����������î���������bci�����������ti,twl4030-bci�����������î���	�����������»���í��������É���î�����������Õvac�������watchdog��������������ti,twl4030-wdt��������regulator-vaux1�����������ti,twl4030-vaux1����������regulator-vaux2�����������ti,twl4030-vaux2������������²�*¹€��������Ê�*¹€���������æ������regulator-vaux3�����������ti,twl4030-vaux3����������regulator-vaux4�����������ti,twl4030-vaux4����������regulator-vdd1������������ti,twl4030-vdd1���������²�	'À��������Ê� ���������æ���������regulator-vdac������������ti,twl4030-vdac���������²�w@��������Ê�w@���������æ������regulator-vio�������������ti,twl4030-vio��������regulator-vintana1������������ti,twl4030-vintana1�������regulator-vintana2������������ti,twl4030-vintana2�������regulator-vintdig�������������ti,twl4030-vintdig��������regulator-vmmc1�����������ti,twl4030-vmmc1������������²�:��������Ê�0°������regulator-vmmc2�����������ti,twl4030-vmmc2������������²�:��������Ê�0°���������æ���û������regulator-vusb1v5�������������ti,twl4030-vusb1v5�����������æ���ï������regulator-vusb1v8�������������ti,twl4030-vusb1v8�����������æ���ð������regulator-vusb3v1�������������ti,twl4030-vusb3v1�����������æ���í������regulator-vpll1�����������ti,twl4030-vpll1����������regulator-vpll2�����������ti,twl4030-vpll2������������²�w@��������Ê�w@������regulator-vsim������������ti,twl4030-vsim���������²�w@��������Ê�-ÆÀ������gpio��������������ti,twl4030-gpio����������]��������m������������*�����������������twl4030-usb�����������ti,twl4030-usb�����������î���
�����������ú���ï�����������ð�����������í��������$�����������-�������������æ��������pwm�����������ti,twl4030-pwm����������8���������pwmled������������ti,twl4030-pwmled�����������8���������pwrbutton�������������ti,twl4030-pwrbutton�������������î���������keypad������������ti,twl4030-keypad������������î�����������C�����������S�����������f���s��r�a������madc��������������ti,twl4030-madc����������î�����������s������������æ���î������������i2c@48072000����������
����ti,omap3-i2c�������������‡H ����€���������î���9��������.��������������������3tx�rx������������������������+�������������ùi2c2������������zdefault���������¡���ñ��������=�€������i2c@48060000����������
����ti,omap3-i2c�������������‡H�����€���������î���=��������.��������������������3tx�rx������������������������+�������������ùi2c3������������zdefault���������¡���ò��������=�€���lp8720@7d�����������zdefault���������¡���ó������
����ti,lp8720������������‡���}��������…���ô����������ldo1������������²�-ÆÀ��������Ê�-ÆÀ���������æ���ø������������mailbox@48094000��������������ti,omap3-mailbox�������������ùmailbox����������‡H	@�������������î�����������’�����������ž�����������°������dsp���������Â��������������������Í��������������������spi@48098000��������������ti,omap2-mcspi�����������‡H	€�������������î���A���������������������+�������������ùmcspi1����������Ø���������@��.������#������$������%������&������'������(������)������*������ ��3tx0�rx0�tx1�rx1�tx2�rx2�tx3�rx3�������spi@4809a000��������������ti,omap2-mcspi�����������‡H	 �������������î���B���������������������+�������������ùmcspi2����������Ø��������� ��.������+������,������-������.��������3tx0�rx0�tx1�rx1�������spi@480b8000��������������ti,omap2-mcspi�����������‡H€�������������î���[���������������������+�������������ùmcspi3����������Ø��������� ��.��������������������������������3tx0�rx0�tx1�rx1�������spi@480ba000��������������ti,omap2-mcspi�����������‡H �������������î���0���������������������+�������������ùmcspi4����������Ø�����������.������F������G��������3tx0�rx0�������1w@480b2000�����������ti,omap3-1w����������‡H �������������î���:���������ùhdq1w���������mmc@4809c000��������������ti,omap3-hsmmc�����������‡H	À�������������î���S���������ùmmc1�������������æ��������.������=������>��������3tx�rx�����������ó���õ��������zdefault���������¡���ö���÷������������ø�����������ù���
��������������������mmc@480b4000��������������ti,omap3-hsmmc�����������‡H@�������������î���V���������ùmmc2������������.������/������0��������3tx�rx�����������zdefault���������¡���ú������������û��������������������������mmc@480ad000��������������ti,omap3-hsmmc�����������‡H
Ð�������������î���^���������ùmmc3������������.������M������N��������3tx�rx���������	��0disabled����������mmu@480bd400������������7��������������ti,omap2-iommu�����������‡HÔ����€���������î������������ùmmu_isp���������D������������æ��	������mmu@5d000000������������7��������������ti,omap2-iommu�����������‡]������€���������î������������ùmmu_iva�������	��0disabled����������wdt@48314000����������
����ti,omap3-wdt�������������‡H1@����€������
���ùwd_timer2���������mcbsp@48074000������������ti,omap3-mcbsp�����������‡H@����ÿ��������ümpu����������î������;���<������
��Tcommon�tx�rx������������d���€���������ùmcbsp1����������.������������ ��������3tx�rx������������‹���ü���������’fck�������	��0disabled����������target-module@480a0000������������ti,sysc-omap2�ti,sysc������������‡H
�<���H
�@���H
�D�����������ürev�sysc�syss�������������������������������������!������������‹���ý���������’ick����������������������+���������������H
���� ����rng@0���������
����ti,omap2-rng�������������‡������ ����������î���4���������mcbsp@49022000������������ti,omap3-mcbsp�����������‡I ����ÿI€����ÿ������
��ümpu�sidetone�������������î������>���?�����������Tcommon�tx�rx�sidetone�����������d������������ùmcbsp2�mcbsp2_sidetone����������.������!������"��������3tx�rx������������‹���þ���§���������’fck�ick�������	��0disabled����������mcbsp@49024000������������ti,omap3-mcbsp�����������‡I@����ÿI ����ÿ������
��ümpu�sidetone�������������î������Y���Z�����������Tcommon�tx�rx�sidetone�����������d���€���������ùmcbsp3�mcbsp3_sidetone����������.��������������������3tx�rx������������‹���ÿ���¨���������’fck�ick�������	��0disabled����������mcbsp@49026000������������ti,omap3-mcbsp�����������‡I`����ÿ��������ümpu����������î������6���7������
��Tcommon�tx�rx������������d���€���������ùmcbsp4����������.��������������������3tx�rx������������‹������������’fck���������s����������	��0disabled����������mcbsp@48096000������������ti,omap3-mcbsp�����������‡H	`����ÿ��������ümpu����������î������Q���R������
��Tcommon�tx�rx������������d���€���������ùmcbsp5����������.��������������������3tx�rx������������‹�����������’fck�������	��0disabled����������sham@480c3000�������������ti,omap3-sham������������ùsham�������������‡H0����d���������î���1��������.������E��������3rx��������target-module@48318000������������ti,sysc-omap2-timer�ti,sysc����������‡H1€����H1€���H1€�����������ürev�sysc�syss�������������'��������������������������!������������‹�����²���������’fck�ick����������������������+���������������H1€�������������y���������„���timer@0�����������ti,omap3430-timer������������‡�������€���������‹�����������’fck����������î���%�����������������ž����������®���D���������target-module@49032000������������ti,sysc-omap2-timer�ti,sysc����������‡I ����I ���I �����������ürev�sysc�syss�������������'��������������������������!������������‹�����¦���������’fck�ick����������������������+���������������I �������timer@0�����������ti,omap3430-timer������������‡����������������î���&���������timer@49034000������������ti,omap3430-timer������������‡I@�������������î���'���������ùtimer3��������timer@49036000������������ti,omap3430-timer������������‡I`�������������î���(���������ùtimer4��������timer@49038000������������ti,omap3430-timer������������‡I€�������������î���)���������ùtimer5�����������Å������timer@4903a000������������ti,omap3430-timer������������‡I �������������î���*���������ùtimer6�����������Å������timer@4903c000������������ti,omap3430-timer������������‡IÀ�������������î���+���������ùtimer7�����������Å������timer@4903e000������������ti,omap3430-timer������������‡Ià�������������î���,���������ùtimer8�����������Ò���������Å������timer@49040000������������ti,omap3430-timer������������‡I��������������î���-���������ùtimer9�����������Ò������timer@48086000������������ti,omap3430-timer������������‡H`�������������î���.���������ùtimer10����������Ò������timer@48088000������������ti,omap3430-timer������������‡H€�������������î���/���������ùtimer11����������Ò������target-module@48304000������������ti,sysc-omap2-timer�ti,sysc����������‡H0@����H0@���H0@�����������ürev�sysc�syss�������������'��������������������������!������������‹�����±���������’fck�ick����������������������+���������������H0@�������timer@0�����������ti,omap3430-timer������������‡����������������î���_������������������ß���������usbhstll@48062000���������
����ti,usbhs-tll�������������‡H �������������î���N���������ùusb_tll_hs��������usbhshost@48064000������������ti,usbhs-host������������‡H@�������������ùusb_host_hs����������������������+���������������ohci@48064400�������������ti,ohci-omap3������������‡HD�������������î���L���������ï������ehci@48064800���������
����ti,ehci-omap�������������‡HH�������������î���M���������gpmc@6e000000�������������ti,omap3430-gpmc�������������ùgpmc�������������‡n�����Ð���������î�����������.��������������3rxtx�����������������������������������������������+������������*��������������������]��������m���������usb_otg_hs@480ab000�����������ti,omap3-musb������������‡H
°�������������î���\���]��������Tmc�dma�����������ùusb_otg_hs����������%�����������0�����������8�����������zdefault���������¡����������A������������P����������X��������	��]usb2-phy������������(�����������g���2������dss@48050000����������
����ti,omap3-dss�������������‡H�����������	��0disabled����������	���ùdss_core�������������‹���·���������’fck����������������������+���������������dispc@48050400������������ti,omap3-dispc�����������‡H�������������î���������
���ùdss_dispc������������‹���·���������’fck�������encoder@4804fc00����������
����ti,omap3-dsi�������������‡Hü����Hþ����@Hÿ���� ��������üproto�phy�pll������������î���������	��0disabled����������	���ùdss_dsi1�������������‹���·���¶���������’fck�sys_clk����������������������+����������encoder@48050800��������������ti,omap3-rfbi������������‡H����������	��0disabled����������	���ùdss_rfbi�������������‹���·���¸���������’fck�ick�������encoder@48050c00��������������ti,omap3-venc������������‡H����������	��0disabled����������	���ùdss_venc�������������‹���´���µ���������’fck�tv_dac_clk�����������ssi-controller@48058000�������
����ti,omap3-ssi�������������ùssi���������0okay�������������‡H€����H������������üsys�gdd����������î���G��������Tgdd_mpu����������������������+���������������������‹���u���������� ���’ssi_ssr_fck�ssi_sst_fck�ssi_ick����ssi-port@4805a000�������������ti,omap3-ssi-port������������‡H ����H¨������������ütx�rx������������î���C���D������ssi-port@4805b000�������������ti,omap3-ssi-port������������‡H°����H¸������������ütx�rx������������î���E���F���������serial@49042000�����������ti,omap3-uart������������‡I �������������î���P��������.������Q������R��������3tx�rx������������ùuart4�����������=Ül�������regulator-abb-mpu���������
����ti,abb-v1�����������£abb_mpu_iva�����������������������+�������������‡H0rð���H0h�����������übase-address�int-address������������m������������‹���"��������†�����������—���������`��§�s���������������������O€���������������������7È���������������������û����������������������������æ���������pinmux@480025a0������� ����ti,omap3-padconf�pinctrl-single����������‡H�% ���\���������������������+������������
�����������������������*��������?�����������]��ÿ������isp@480bc000����������
����ti,omap3-isp�������������‡HÀ���üHØ�������������î�����������³��	��������œ�����ð��������º�����������â������ports������������������������+�������������bandgap@48002524�������������‡H�%$�������������ti,omap36xx-bandgap���������Æ�������������æ��
������target-module@480cb000������������ti,sysc-omap3630-sr�ti,sysc����������ùsmartreflex_core�������������‡H°8�����������üsysc������������������������������������������‹��
���������’fck����������������������+���������������H°�������smartreflex@0�������������ti,omap3-smartreflex-core������������‡����������������î������������target-module@480c9000������������ti,sysc-omap3630-sr�ti,sysc����������ùsmartreflex_mpu_iva����������‡H8�����������üsysc������������������������������������������‹�����������’fck����������������������+���������������H�������smartreflex@480c9000��������������ti,omap3-smartreflex-mpu-iva�������������‡����������������î������������target-module@50000000������������ti,sysc-omap4�ti,sysc������������‡P�þ����P�þ���������	��ürev�sysc�������������������������������������������������‹�����ã���������’fck�ick����������������������+���������������P���������������opp-table�������������operating-points-v2-ti-cpu����������œ������������æ������opp50-300000000���������Ü����á£���������ã�s�s�s�s�s�s��������ñÿÿÿÿ������������������opp100-600000000������������Ü����#ÃF���������ã�O€�O€�O€�O€�O€�O€��������ñÿÿÿÿ���������opp130-800000000������������Ü����/¯���������ã�7È�7È�7È�7È�7È�7È��������ñÿÿÿÿ���������opp1g-1000000000������������Ü����;šÊ���������ã�û�û�û�û�û�û��������ñÿÿÿÿ���������������������opp_supply������������ti,omap-opp-supply�����������û������thermal-zones������cpu_thermal���������4���ú��������J��è��������X������N ��������e��
���trips������cpu_alert�����������u�8€����������Ð���������‚passive����������æ��������cpu_crit������������u�_����������Ð������	���‚critical�������������cooling-maps�������map0������������Œ����������‘��ÿÿÿÿÿÿÿÿ���������������memory@80000000����������{memory�����������‡€��� ������������	compatible�interrupt-parent�#address-cells�#size-cells�model�i2c0�i2c1�i2c2�mmc0�mmc1�mmc2�serial0�serial1�serial2�serial3�device_type�reg�clocks�clock-names�clock-latency�operating-points-v2�vbb-supply�#cooling-cells�cpu0-supply�phandle�interrupts�ti,hwmods�ranges�#pinctrl-cells�#interrupt-cells�interrupt-controller�pinctrl-single,register-width�pinctrl-single,function-mask�pinctrl-names�pinctrl-single,pins�syscon�regulator-name�regulator-min-microvolt�regulator-max-microvolt�#clock-cells�ti,bit-shift�reg-names�ti,sysc-mask�ti,sysc-sidle�ti,syss-mask�dmas�dma-names�clock-frequency�ti,max-div�ti,index-starts-at-one�clock-mult�clock-div�ti,set-bit-to-disable�ti,clock-mult�ti,clock-div�ti,set-rate-parent�ti,index-power-of-two�ti,low-power-stop�ti,lock�ti,low-power-bypass�ti,dividers�ti,sysc-midle�#dma-cells�dma-channels�dma-requests�ti,gpio-always-on�gpio-controller�#gpio-cells�ti,no-reset-on-init�interrupts-extended�pinctrl-0�ti,use_poweroff�bci3v1-supply�io-channels�io-channel-names�regulator-always-on�usb1v5-supply�usb1v8-supply�usb3v1-supply�usb_mode�#phy-cells�#pwm-cells�keypad,num-rows�keypad,num-columns�linux,keymap�#io-channel-cells�enable-gpios�#mbox-cells�ti,mbox-num-users�ti,mbox-num-fifos�ti,mbox-tx�ti,mbox-rx�ti,spi-num-cs�ti,dual-volt�pbias-supply�vmmc-supply�cd-gpios�bus-width�ti,non-removable�status�#iommu-cells�ti,#tlb-entries�interrupt-names�ti,buffer-size�#sound-dai-cells�ti,no-idle�ti,timer-alwon�assigned-clocks�assigned-clock-parents�ti,timer-dsp�ti,timer-pwm�ti,timer-secure�remote-wakeup-connected�gpmc,num-cs�gpmc,num-waitpins�multipoint�num-eps�ram-bits�interface-type�usb-phy�phys�phy-names�power�ti,tranxdone-status-mask�ti,settling-time�ti,clock-cycles�ti,abb_info�iommus�ti,phy-type�#thermal-sensor-cells�opp-hz�opp-microvolt�opp-supported-hw�opp-suspend�turbo-mode�ti,absolute-max-voltage-uv�polling-delay-passive�polling-delay�coefficients�thermal-sensors�temperature�hysteresis�trip�cooling-device�