Ð þí�c���8�(���(������������ ;�ð������������������������������������������������������*���ti,am5748-idk�ti,am5748�ti,dra762�ti,dra7������������&������������7TI AM5748 IDK������chosen��������B���=/ocp/interconnect@48000000/segment@0/target-module@20000/serial@0���������aliases�������?���I/ocp/interconnect@48000000/segment@0/target-module@70000/i2c@0��������?���N/ocp/interconnect@48000000/segment@0/target-module@72000/i2c@0��������?���S/ocp/interconnect@48000000/segment@0/target-module@60000/i2c@0��������?���X/ocp/interconnect@48000000/segment@0/target-module@7a000/i2c@0��������?���]/ocp/interconnect@48000000/segment@0/target-module@7c000/i2c@0��������B���b/ocp/interconnect@48000000/segment@0/target-module@6a000/serial@0���������B���j/ocp/interconnect@48000000/segment@0/target-module@6c000/serial@0���������B���r/ocp/interconnect@48000000/segment@0/target-module@20000/serial@0���������B���z/ocp/interconnect@48000000/segment@0/target-module@6e000/serial@0���������B���‚/ocp/interconnect@48000000/segment@0/target-module@66000/serial@0���������B���Š/ocp/interconnect@48000000/segment@0/target-module@68000/serial@0���������B���’/ocp/interconnect@48400000/segment@0/target-module@20000/serial@0���������B���š/ocp/interconnect@48400000/segment@0/target-module@22000/serial@0���������B���¢/ocp/interconnect@48400000/segment@0/target-module@24000/serial@0���������E���ª/ocp/interconnect@4ae00000/segment@20000/target-module@b000/serial@0����������X���²/ocp/interconnect@48400000/segment@0/target-module@84000/switch@0/ethernet-ports/port@1�������X���¼/ocp/interconnect@48400000/segment@0/target-module@84000/switch@0/ethernet-ports/port@2�������B���Æ/ocp/interconnect@4ae00000/segment@30000/target-module@c000/can@0���������?���Í/ocp/interconnect@48400000/segment@0/target-module@80000/can@0�����������Ô/ocp/spi@4b300000������������Ù/ocp/ipu@58820000������������à/ocp/ipu@55020000������������ç/ocp/dsp@40800000������������î/ocp/dsp@41000000���������Z���õ/ocp/interconnect@48000000/segment@0/target-module@70000/i2c@0/tps659038@58/tps659038_rtc���������?���ú/ocp/interconnect@48800000/segment@0/target-module@38000/rtc@0�������� ���ÿ/connector@0����������timer������������arm,armv7-timer������� ��disabled����������0�������� ������������������������ �����������&���������interrupt-controller@48211000������������arm,cortex-a15-gic�������������������/���������@��@����H!������������H! ������� �����H!@������� �����H!`������� ��������������� �����������&�����������D���������interrupt-controller@48281000���������&���ti,omap5-wugen-mpu�ti,omap4-wugen-mpu��������������������/�����������@����H(�����������������&�����������D���������cpus���������������������������������cpu@0�����������Lcpu����������arm,cortex-a15����������@������������X�����������l�����������scpu����������“à�������������������œ�����������§�����������D���ñ������cpu@1�����������Lcpu����������arm,cortex-a15����������@�����������X�����������l�����������scpu����������“à�������������������œ������������opp-table������������operating-points-v2-ti-cpu����������²������������¹��������D������opp_nom-1000000000����������Ä����;šÊ���������Ë�, �øP�Œ0�, �øP�Œ0��������Ù���ÿ������������ê������opp_od-1176000000�����������Ä����FV���������Ë�³@� �³@�³@� �³@��������Ù���ÿ���������opp_high@1500000000���������Ä����Yh/���������Ë�v�~ð�Ð�v�~ð�Ð��������Ù���ÿ������������soc����������ti,omap-infra������mpu������� ���ti,omap5-mpu������������ömpu����������ocp����������ti,dra7-l3-noc�simple-bus�������������������������������������������������À�����������€�������€���€�����������öl3_main_1�l3_main_2������� ��@����D��������������E���������������� ������������������������� ������interconnect@4a000000������������ti,dra7-l4-cfg�simple-bus�����������@J������J�����J����������� ��&ap�la�ia0����������������������������������$�������J���������J������ ��J ��������segment@0������������simple-bus��������������������������������\���������������������������������� ��� ��� ���@���@������P���P������`���`������€���€��� ��� ��� �����`��`�����p��p�����à��à��� ������������������€��€��€����� ��� ����€�� €�� €����� �� ����� �� ����� Ð�� Ð����� à�� à���������������������@��@�����P��P�����`��`�����p��p����� ��� ����€�� €�� €�������target-module@2000�����������ti,sysc-omap4�ti,sysc�����������@�� ������������&rev����������������������������������������� ��� ����scm@0������������ti,dra7-scm-core�simple-bus���������@������ ��������������������������������������������� ����scm_conf@0�����������syscon�simple-bus�����������@������������������������������������������������������������D��� ���pbias_regulator@e00����������ti,pbias-dra7�ti,pbias-omap���������@��������������²��� ���pbias_mmc_omap5���������0pbias_mmc_omap5���������?�w@��������W�2Z ��������D���¢���������phy-gmii-sel�������������ti,dra7xx-phy-gmii-sel����������@��T�����������o�����������D���±������clocks�������������������������������dss_deshdcp_clk@558���������z�������������ti,gate-clock�����������l��� ��������‡������������@��X������ehrpwm0_tbclk@558�����������z�������������ti,gate-clock�����������l�����������‡�����������@��X��������D���«������ehrpwm1_tbclk@558�����������z�������������ti,gate-clock�����������l�����������‡�����������@��X��������D���¬������ehrpwm2_tbclk@558�����������z�������������ti,gate-clock�����������l�����������‡�����������@��X��������D���������sys_32k_ck����������z���������� ���ti,mux-clock������������l������ ��� ��� ��������‡�����������@��Ä��������D���R������dpll_gmac_h14x2_ctrl_ck@3fc���������z�������������ti,divider-clock������������l�����������”���?��������@��ü��������‡�����������Ÿ�����������¬�����������¼Ä´���������D���������dpll_gmac_h14x2_ctrl_mux_ck@3fc���������z���������� ���ti,mux-clock������������l��������������@��ü��������‡�����������Ÿ�����������¬�����������Ñ�����������D���������mcan_clk@3fc������������z�������������ti,gate-clock�����������l�����������‡�����������@��ü��������D���î������������pinmux@1400����������ti,dra7-padconf�pinctrl-single����������@�����h����������������������������������è�����������/��������������������÷��� ��������?ÿÿÿ��������D���–���mmc1_pins_default_no_clk_pu�������0��2��T�����X�����\�����`�����d�����h�����������D���¤������mmc1_pins_default���������0��2��T�����X�����\�����`�����d�����h���������mmc1_pins_hs����������0��2��T�°��X�°��\�°��`�°��d�°��h�°��������D���¥������mmc1_pins_sdr50�������0��2��T� ��X� ��\� ��`� ��d� ��h� ������mmc1_pins_ddr50�������0��2��T����X����\����`����d����h��������mmc2_pins_default���������P��2���œ�����°����� �����¤�����¨�����¬�����Œ����������”�����˜����������D���¦������mmc2_pins_hs200�������P��2���œ����°���� ����¤����¨����¬����Œ��������”����˜�������mmc3_pins_default���������0��2��|����€����„����ˆ����Œ������������mmc4_pins_hs����������0��2��è���ì���ð���ô���ø���ü�������dcan1_pins_default����������2��Ð�����Ô�����������D���“������dcan1_pins_sleep������������2��Ð����Ô����������D���’���������scm_conf@1c04������������syscon����������@����� ��������F�����������D���¾������scm_conf@1c24������������syscon����������@��$���$��������D���a������dma-router@b78�����������ti,dra7-dma-crossbar������������@��x���ü��������T�����������_���Í��������l������������|�����������D���•������dma-router@c78�����������ti,dra7-dma-crossbar������������@��x���|��������T�����������_���Ì��������l������������|�����������D���®������������target-module@5000�����������ti,sysc-omap4�ti,sysc�����������@��P������������&rev�����������������������������������������P�������cm_core_aon@0������������ti,dra7-cm-core-aon�simple-bus�����������������������������������@������ �������������������� ����clocks�������������������������������atl_clkin0_ck�����������z�������������ti,dra7-atl-clock�����������l������������������D���§������atl_clkin1_ck�����������z�������������ti,dra7-atl-clock�����������l������������������D���¨������atl_clkin2_ck�����������z�������������ti,dra7-atl-clock�����������l������������������D���©������atl_clkin3_ck�����������z�������������ti,dra7-atl-clock�����������l������������������D���ª������hdmi_clkin_ck�����������z�������������fixed-clock���������ˆ������������D���3������mlb_clkin_ck������������z�������������fixed-clock���������ˆ������������D���������mlbp_clkin_ck�����������z�������������fixed-clock���������ˆ������������D���������pciesref_acs_clk_ck���������z�������������fixed-clock���������ˆõá���������D���B������ref_clkin0_ck�����������z�������������fixed-clock���������ˆ����������ref_clkin1_ck�����������z�������������fixed-clock���������ˆ����������ref_clkin2_ck�����������z�������������fixed-clock���������ˆ����������ref_clkin3_ck�����������z�������������fixed-clock���������ˆ����������rmii_clk_ck���������z�������������fixed-clock���������ˆ����������sdvenc_clkin_ck���������z�������������fixed-clock���������ˆ����������secure_32k_clk_src_ck�����������z�������������fixed-clock���������ˆ��€���������D���y������sys_clk32_crystal_ck������������z�������������fixed-clock���������ˆ��€���������D���������sys_clk32_pseudo_ck���������z�������������fixed-factor-clock����������l�����������˜�����������£��b��������D��� ������virt_12000000_ck������������z�������������fixed-clock���������ˆ�·���������D���g������virt_13000000_ck������������z�������������fixed-clock���������ˆ�Æ]@������virt_16800000_ck������������z�������������fixed-clock���������ˆ�Y���������D���i������virt_19200000_ck������������z�������������fixed-clock���������ˆ$ø���������D���j������virt_20000000_ck������������z�������������fixed-clock���������ˆ1-���������D���h������virt_26000000_ck������������z�������������fixed-clock���������ˆŒº€��������D���k������virt_27000000_ck������������z�������������fixed-clock���������ˆ›üÀ��������D���l������virt_38400000_ck������������z�������������fixed-clock���������ˆIð���������D���m������sys_clkin2����������z�������������fixed-clock���������ˆXˆ���������D���n������usb_otg_clkin_ck������������z�������������fixed-clock���������ˆ������������D���v������video1_clkin_ck���������z�������������fixed-clock���������ˆ������������D���<������video1_m2_clkin_ck����������z�������������fixed-clock���������ˆ������������D���2������video2_clkin_ck���������z�������������fixed-clock���������ˆ������������D���=������video2_m2_clkin_ck����������z�������������fixed-clock���������ˆ������������D���1������dpll_abe_ck@1e0���������z�������������ti,omap4-dpll-m4xen-clock�����������l��������������@��à��ä��ì��è��������D���������dpll_abe_x2_ck����������z�������������ti,omap4-dpll-x2-clock����������l�����������D���������dpll_abe_m2x2_ck@1f0������������z�������������ti,divider-clock������������l�����������”����������������������@��ð���������¿���������Ö��������D���������abe_clk@108���������z�������������ti,divider-clock������������l�����������”�����������@�����������í��������D���p������dpll_abe_m2_ck@1f0����������z�������������ti,divider-clock������������l�����������”����������������������@��ð���������¿���������Ö��������D���r������dpll_abe_m3x2_ck@1f4������������z�������������ti,divider-clock������������l�����������”����������������������@��ô���������¿���������Ö��������D���������dpll_core_byp_mux@12c�����������z���������� ���ti,mux-clock������������l��������������‡�����������@��,��������D���������dpll_core_ck@120������������z�������������ti,omap4-dpll-core-clock������������l��������������@�� ��$��,��(��������D���������dpll_core_x2_ck���������z�������������ti,omap4-dpll-x2-clock����������l�����������D���������dpll_core_h12x2_ck@13c����������z�������������ti,divider-clock������������l�����������”���?�������������������@��<���������¿���������Ö��������D���������mpu_dpll_hs_clk_div���������z�������������fixed-factor-clock����������l�����������˜�����������£�����������D��� ������dpll_mpu_ck@160���������z�������������ti,omap5-mpu-dpll-clock���������l������ ��������@��`��d��l��h��������D���������dpll_mpu_m2_ck@170����������z�������������ti,divider-clock������������l�����������”����������������������@��p���������¿���������Ö��������D���!������mpu_dclk_div������������z�������������fixed-factor-clock����������l���!��������˜�����������£�����������D���}������dsp_dpll_hs_clk_div���������z�������������fixed-factor-clock����������l�����������˜�����������£�����������D���"������dpll_dsp_byp_mux@240������������z���������� ���ti,mux-clock������������l������"��������‡�����������@��@��������D���#������dpll_dsp_ck@234���������z�������������ti,omap4-dpll-clock���������l������#��������@��4��8��@��<��������¬���$��������¼#ÃF���������D���$������dpll_dsp_m2_ck@244����������z�������������ti,divider-clock������������l���$��������”����������������������@��D���������¿���������Ö��������¬���%��������¼#ÃF���������D���%������iva_dpll_hs_clk_div���������z�������������fixed-factor-clock����������l�����������˜�����������£�����������D���&������dpll_iva_byp_mux@1ac������������z���������� ���ti,mux-clock������������l������&��������‡�����������@��¬��������D���'������dpll_iva_ck@1a0���������z�������������ti,omap4-dpll-clock���������l������'��������@�� ��¤��¬��¨��������¬���(��������¼Ep}@��������D���(������dpll_iva_m2_ck@1b0����������z�������������ti,divider-clock������������l���(��������”����������������������@��°���������¿���������Ö��������¬���)��������¼%��������D���)������iva_dclk������������z�������������fixed-factor-clock����������l���)��������˜�����������£�����������D���������dpll_gpu_byp_mux@2e4������������z���������� ���ti,mux-clock������������l��������������‡�����������@��ä��������D���*������dpll_gpu_ck@2d8���������z�������������ti,omap4-dpll-clock���������l������*��������@��Ø��Ü��ä��à��������¬���+��������¼Ly@��������D���+������dpll_gpu_m2_ck@2e8����������z�������������ti,divider-clock������������l���+��������”����������������������@��è���������¿���������Ö��������¬���,��������¼_(k��������D���,������dpll_core_m2_ck@130���������z�������������ti,divider-clock������������l�����������”����������������������@��0���������¿���������Ö��������D���-������core_dpll_out_dclk_div����������z�������������fixed-factor-clock����������l���-��������˜�����������£�����������D���������dpll_ddr_byp_mux@21c������������z���������� ���ti,mux-clock������������l��������������‡�����������@����������D���.������dpll_ddr_ck@210���������z�������������ti,omap4-dpll-clock���������l������.��������@����������������D���/������dpll_ddr_m2_ck@220����������z�������������ti,divider-clock������������l���/��������”����������������������@�� ���������¿���������Ö��������D���s������dpll_gmac_byp_mux@2b4�����������z���������� ���ti,mux-clock������������l��������������‡�����������@��´��������D���0������dpll_gmac_ck@2a8������������z�������������ti,omap4-dpll-clock���������l������0��������@��¨��¬��´��°��������D���������dpll_gmac_m2_ck@2b8���������z�������������ti,divider-clock������������l�����������”����������������������@��¸���������¿���������Ö��������D���t������video2_dclk_div���������z�������������fixed-factor-clock����������l���1��������˜�����������£�����������D���ƒ������video1_dclk_div���������z�������������fixed-factor-clock����������l���2��������˜�����������£�����������D���„������hdmi_dclk_div�����������z�������������fixed-factor-clock����������l���3��������˜�����������£�����������D���…������per_dpll_hs_clk_div���������z�������������fixed-factor-clock����������l�����������˜�����������£�����������D���E������usb_dpll_hs_clk_div���������z�������������fixed-factor-clock����������l�����������˜�����������£�����������D���I������eve_dpll_hs_clk_div���������z�������������fixed-factor-clock����������l�����������˜�����������£�����������D���4������dpll_eve_byp_mux@290������������z���������� ���ti,mux-clock������������l������4��������‡�����������@����������D���5������dpll_eve_ck@284���������z�������������ti,omap4-dpll-clock���������l������5��������@��„��ˆ����Œ��������D���6������dpll_eve_m2_ck@294����������z�������������ti,divider-clock������������l���6��������”����������������������@��”���������¿���������Ö��������D���7������eve_dclk_div������������z�������������fixed-factor-clock����������l���7��������˜�����������£�����������D���Ž������dpll_core_h13x2_ck@140����������z�������������ti,divider-clock������������l�����������”���?�������������������@��@���������¿���������Ö������dpll_core_h14x2_ck@144����������z�������������ti,divider-clock������������l�����������”���?�������������������@��D���������¿���������Ö��������D���S������dpll_core_h22x2_ck@154����������z�������������ti,divider-clock������������l�����������”���?�������������������@��T���������¿���������Ö��������D���?������dpll_core_h23x2_ck@158����������z�������������ti,divider-clock������������l�����������”���?�������������������@��X���������¿���������Ö��������D���X������dpll_core_h24x2_ck@15c����������z�������������ti,divider-clock������������l�����������”���?�������������������@��\���������¿���������Ö������dpll_ddr_x2_ck����������z�������������ti,omap4-dpll-x2-clock����������l���/��������D���8������dpll_ddr_h11x2_ck@228�����������z�������������ti,divider-clock������������l���8��������”���?�������������������@��(���������¿���������Ö������dpll_dsp_x2_ck����������z�������������ti,omap4-dpll-x2-clock����������l���$��������D���9������dpll_dsp_m3x2_ck@248������������z�������������ti,divider-clock������������l���9��������”����������������������@��H���������¿���������Ö��������¬���:��������¼×„���������D���:������dpll_gmac_x2_ck���������z�������������ti,omap4-dpll-x2-clock����������l�����������D���������dpll_gmac_h11x2_ck@2c0����������z�������������ti,divider-clock������������l�����������”���?�������������������@��À���������¿���������Ö��������D���;������dpll_gmac_h12x2_ck@2c4����������z�������������ti,divider-clock������������l�����������”���?�������������������@��Ä���������¿���������Ö������dpll_gmac_h13x2_ck@2c8����������z�������������ti,divider-clock������������l�����������”���?�������������������@��È���������¿���������Ö������dpll_gmac_m3x2_ck@2bc�����������z�������������ti,divider-clock������������l�����������”����������������������@��¼���������¿���������Ö������gmii_m_clk_div����������z�������������fixed-factor-clock����������l���;��������˜�����������£���������hdmi_clk2_div�����������z�������������fixed-factor-clock����������l���3��������˜�����������£���������hdmi_div_clk������������z�������������fixed-factor-clock����������l���3��������˜�����������£���������l3_iclk_div@100���������z�������������ti,divider-clock������������”�����������‡�����������@�����������l������������í��������D��� ������l4_root_clk_div���������z�������������fixed-factor-clock����������l��� ��������˜�����������£�����������D���������video1_clk2_div���������z�������������fixed-factor-clock����������l���<��������˜�����������£���������video1_div_clk����������z�������������fixed-factor-clock����������l���<��������˜�����������£���������video2_clk2_div���������z�������������fixed-factor-clock����������l���=��������˜�����������£���������video2_div_clk����������z�������������fixed-factor-clock����������l���=��������˜�����������£���������dummy_ck������������z�������������fixed-clock���������ˆ�������������clockdomains����������mpu-cm@300�����������ti,omap4-cm���������@�����������������������������������������������������mpu-clkctrl@20�����������ti,clkctrl����������@��� �����������z������������dsp1-cm@400����������ti,omap4-cm���������@�����������������������������������������������������dsp1-clkctrl@20����������ti,clkctrl����������@��� �����������z�����������D���Ø���������ipu-cm@500�����������ti,omap4-cm���������@�����������������������������������������������������ipu1-clkctrl@20����������ti,clkctrl����������@��� �����������z�����������¬���>���������������Ñ���?��������D���>������ipu-clkctrl@50�����������ti,clkctrl����������@���P���4��������z�����������D���˜���������dsp2-cm@600����������ti,omap4-cm���������@�����������������������������������������������������dsp2-clkctrl@20����������ti,clkctrl����������@��� �����������z�����������D���å���������rtc-cm@700�����������ti,omap4-cm���������@������`��������������������������������������������`���rtc-clkctrl@20�����������ti,clkctrl����������@��� ���(��������z�����������D���µ���������vpe-cm@760�����������ti,omap4-cm���������@��`�������������������������������������������`������vpe-clkctrl@0������������ti,clkctrl����������@���������������z�����������D���»���������������target-module@8000�����������ti,sysc-omap4�ti,sysc�����������@��€������������&rev�����������������������������������������€��� ����cm_core@0������������ti,dra7-cm-core�simple-bus�����������������������������������@������0��������������������0����clocks�������������������������������dpll_pcie_ref_ck@200������������z�������������ti,omap4-dpll-clock���������l��������������@�����������������D���@������dpll_pcie_ref_m2ldo_ck@210����������z�������������ti,divider-clock������������l���@��������”����������������������@�����������¿���������Ö��������D���A������apll_pcie_in_clk_mux@4ae06118��������� ���ti,mux-clock������������l���A���B��������z������������@�������������‡�����������D���C������apll_pcie_ck@21c������������z�������������ti,dra7-apll-clock����������l���C���@��������@���� ��������D���D������optfclk_pciephy_div@4a00821c�������������ti,divider-clock������������l���D��������z������������@������������������������‡�����������”�����������D���c������apll_pcie_clkvcoldo���������z�������������fixed-factor-clock����������l���D��������˜�����������£���������apll_pcie_clkvcoldo_div���������z�������������fixed-factor-clock����������l���D��������˜�����������£���������apll_pcie_m2_ck���������z�������������fixed-factor-clock����������l���D��������˜�����������£�����������D���x������dpll_per_byp_mux@14c������������z���������� ���ti,mux-clock������������l������E��������‡�����������@��L��������D���F������dpll_per_ck@140���������z�������������ti,omap4-dpll-clock���������l������F��������@��@��D��L��H��������D���G������dpll_per_m2_ck@150����������z�������������ti,divider-clock������������l���G��������”����������������������@��P���������¿���������Ö��������D���H������func_96m_aon_dclk_div�����������z�������������fixed-factor-clock����������l���H��������˜�����������£�����������D���†������dpll_usb_byp_mux@18c������������z���������� ���ti,mux-clock������������l������I��������‡�����������@��Œ��������D���J������dpll_usb_ck@180���������z�������������ti,omap4-dpll-j-type-clock����������l������J��������@��€��„��Œ��ˆ��������D���K������dpll_usb_m2_ck@190����������z�������������ti,divider-clock������������l���K��������”����������������������@�����������¿���������Ö��������D���O������dpll_pcie_ref_m2_ck@210���������z�������������ti,divider-clock������������l���@��������”����������������������@�����������¿���������Ö��������D���w������dpll_per_x2_ck����������z�������������ti,omap4-dpll-x2-clock����������l���G��������D���L������dpll_per_h11x2_ck@158�����������z�������������ti,divider-clock������������l���L��������”���?�������������������@��X���������¿���������Ö��������D���M������dpll_per_h12x2_ck@15c�����������z�������������ti,divider-clock������������l���L��������”���?�������������������@��\���������¿���������Ö������dpll_per_h13x2_ck@160�����������z�������������ti,divider-clock������������l���L��������”���?�������������������@��`���������¿���������Ö������dpll_per_h14x2_ck@164�����������z�������������ti,divider-clock������������l���L��������”���?�������������������@��d���������¿���������Ö��������D���T������dpll_per_m2x2_ck@150������������z�������������ti,divider-clock������������l���L��������”����������������������@��P���������¿���������Ö��������D���N������dpll_usb_clkdcoldo����������z�������������fixed-factor-clock����������l���K��������˜�����������£�����������D���Q������func_128m_clk�����������z�������������fixed-factor-clock����������l���M��������˜�����������£���������func_12m_fclk�����������z�������������fixed-factor-clock����������l���N��������˜�����������£���������func_24m_clk������������z�������������fixed-factor-clock����������l���H��������˜�����������£���������func_48m_fclk�����������z�������������fixed-factor-clock����������l���N��������˜�����������£���������func_96m_fclk�����������z�������������fixed-factor-clock����������l���N��������˜�����������£���������l3init_60m_fclk@104���������z�������������ti,divider-clock������������l���O��������@����������������������clkout2_clk@6b0���������z�������������ti,gate-clock�����������l���P��������‡�����������@��°������l3init_960m_gfclk@6c0�����������z�������������ti,gate-clock�����������l���Q��������‡�����������@��À������usb_phy1_always_on_clk32k@640�����������z�������������ti,gate-clock�����������l���R��������‡�����������@��@��������D���]������usb_phy2_always_on_clk32k@688�����������z�������������ti,gate-clock�����������l���R��������‡�����������@��ˆ��������D���_������usb_phy3_always_on_clk32k@698�����������z�������������ti,gate-clock�����������l���R��������‡�����������@��˜��������D���`������gpu_core_gclk_mux@1220����������z���������� ���ti,mux-clock������������l���S���T���,��������‡�����������@�� ��������¬���U��������Ñ���,��������D���U������gpu_hyd_gclk_mux@1220�����������z���������� ���ti,mux-clock������������l���S���T���,��������‡�����������@�� ��������¬���V��������Ñ���,��������D���V������l3instr_ts_gclk_div@e50���������z�������������ti,divider-clock������������l���W��������‡�����������@��P����������������� ������vip1_gclk_mux@1020����������z���������� ���ti,mux-clock������������l��� ���X��������‡�����������@�� ������vip2_gclk_mux@1028����������z���������� ���ti,mux-clock������������l��� ���X��������‡�����������@��(������vip3_gclk_mux@1030����������z���������� ���ti,mux-clock������������l��� ���X��������‡�����������@��0���������clockdomains�������coreaon_clkdm������������ti,clockdomain����������l���K���������coreaon-cm@600�����������ti,omap4-cm���������@�����������������������������������������������������coreaon-clkctrl@20�����������ti,clkctrl����������@��� �����������z�����������D���d���������l3main1-cm@700�����������ti,omap4-cm���������@�����������������������������������������������������l3main1-clkctrl@20�����������ti,clkctrl����������@��� ���t��������z�����������D���Á���������ipu2-cm@900����������ti,omap4-cm���������@�� �������������������������������������������� �������ipu2-clkctrl@20����������ti,clkctrl����������@��� �����������z�����������D���Î���������dma-cm@a00�����������ti,omap4-cm���������@�� �������������������������������������������� �������dma-clkctrl@20�����������ti,clkctrl����������@��� �����������z�����������D���[���������emif-cm@b00����������ti,omap4-cm���������@�����������������������������������������������������emif-clkctrl@20����������ti,clkctrl����������@��� �����������z������������atl-cm@c00�����������ti,omap4-cm���������@�����������������������������������������������������atl-clkctrl@0������������ti,clkctrl����������@���������������z�����������D������������l4cfg-cm@d00�������������ti,omap4-cm���������@�� �������������������������������������������� �������l4cfg-clkctrl@20�������������ti,clkctrl����������@��� ���„��������z�����������D���e���������l3instr-cm@e00�����������ti,omap4-cm���������@�����������������������������������������������������l3instr-clkctrl@20�����������ti,clkctrl����������@��� �����������z������������cam-cm@1000����������ti,omap4-cm���������@�����������������������������������������������������cam-clkctrl@20�����������ti,clkctrl����������@��� ���,��������z�����������D���º���������dss-cm@1100����������ti,omap4-cm���������@�����������������������������������������������������dss-clkctrl@20�����������ti,clkctrl����������@��� �����������z�����������D���à���������gpu-cm@1200����������ti,omap4-cm���������@�����������������������������������������������������gpu-clkctrl@20�����������ti,clkctrl����������@��� �����������z�����������D���ß���������l3init-cm@1300�����������ti,omap4-cm���������@�����������������������������������������������������l3init-clkctrl@20������������ti,clkctrl����������@��� ���l���à�����������z�����������D���\������pcie-clkctrl@b0����������ti,clkctrl����������@���°�����������z�����������D���b������gmac-clkctrl@d0����������ti,clkctrl����������@���Ð�����������z�����������D���¯���������l4per-cm@1700������������ti,omap4-cm���������@�����������������������������������������������������l4per-clkctrl@28�������������ti,clkctrl��������(��@���(���d��� ���$���ð���<��@�����p�����������z�����������¬���Y��\�����������Ñ���Z��������D���”������l4sec-clkctrl@1a0������������ti,clkctrl����������@�� ���,��������z�����������D���¡������l4per2-clkctrl@c�������������ti,clkctrl��������@��@���������������������Ä�����8�����`�����x���$��Ð���<��������z�����������D���Y������l4per3-clkctrl@14������������ti,clkctrl����������@���������È�����0�����������z�����������D���´���������������target-module@56000����������ti,sysc-omap2�ti,sysc�����������@�`�����`,����`(�����������&rev�sysc�syss�������������#�����������������������������*���������������������8�����������l���[����������������sfck����������������������������������������`�������dma-controller@0�������������ti,omap4430-sdma�ti,omap-sdma�����������@�������������0����������������������������� ���������� �����������T�����������E��� ��������_�����������D������������target-module@5e000����������ti,sysc������� ��disabled�������������������������������������������à��� �������target-module@80000����������ti,sysc-omap2�ti,sysc�����������@������������������������&rev�sysc�syss����������������������*������������������8�����������l���\���À������������sfck��������������������������������������������€����ocp2scp@0������������ti,omap-ocp2scp���������������������������������������������€���������@������� ���phy@4000�������������ti,dra7x-usb2�ti,omap-usb2����������@��@������������R��� �����������l���]���\���Ð�����������swkupclk�refclk����������o������������c���^��������D���¶������phy@5000���������� ���ti,dra7x-usb2-phy2�ti,omap-usb2���������@��P������������R��� ��t��������l���_���\��� �����������swkupclk�refclk����������o������������c���^��������D���¹������phy@4400���������� ���ti,omap-usb3������������@��D����€��H����d��L����@��������&phy_rx�phy_tx�pll_ctrl����������R��� ��p��������l���`������\���Ð�����������swkupclk�sysclk�refclk�����������o������������D���·������������target-module@90000����������ti,sysc-omap2�ti,sysc�����������@� ������ ����� ������������&rev�sysc�syss����������������������*������������������8�����������l���\���È������������sfck���������������������������������������� ����€����ocp2scp@0������������ti,omap-ocp2scp���������������������������������������������€���������@������� ���pciephy@4000�������������ti,phy-pipe3-pcie�����������@��@����€��D����d��������&phy_rx�phy_tx�����������R���a�����������n���a���������4��l���@���A���b����������b������� ���b������� ���c���������;��sdpll_ref�dpll_ref_m2�wkupclk�refclk�div-clk�phy-div�sysclk����������o������������D���¼������pciephy@5000�������������ti,phy-pipe3-pcie�����������@��P����€��T����d��������&phy_rx�phy_tx�����������R���a��� ��������n���a���������4��l���@���A���b���������b������ ���b������ ���c���������;��sdpll_ref�dpll_ref_m2�wkupclk�refclk�div-clk�phy-div�sysclk����������o���������� ��disabled������������D���¿������phy@6000�������������ti,phy-pipe3-sata�����������@��`����€��d����d��h����@��������&phy_rx�phy_tx�pll_ctrl����������R��� ��t��������l������\���h�����������ssysclk�refclk�����������y��� ��ü��������o������������D���Þ������������target-module@a0000����������ti,sysc������� ��disabled������������������������������������������� ����€�������target-module@d9000����������ti,sysc-omap4-sr�ti,sysc������������@� 8�����������&sysc�����������������������*���������������������l���d���������������sfck���������������������������������������� ����������target-module@dd000����������ti,sysc-omap4-sr�ti,sysc������������@� Ð8�����������&sysc�����������������������*���������������������l���d���������������sfck���������������������������������������� Ð����������target-module@e0000����������ti,sysc������� ��disabled������������������������������������������������������target-module@f4000����������ti,sysc-omap4�ti,sysc�����������@�@�����@��������� ��&rev�sysc�����������������������*������������������l���e���������������sfck����������������������������������������@�������mailbox@0������������ti,omap4-mailbox������������@�������������$�������������������‡����������†�����������‰�����������•�����������§��������� ��disabled�������������target-module@f6000����������ti,sysc-omap2�ti,sysc�����������@�`�����`����`�����������&rev�sysc�syss����������������������*������������������8�����������l���e���������������sfck����������������������������������������`�������spinlock@0�����������ti,omap4-hwspinlock���������@���������������¹���������������segment@100000�����������simple-bus��������������������������������¸����� �� ������0��0������€��€�������������������������������������� �� �����0��0�����@��@�����P��P�����`��`�����p��p�����€��€�����°��°�����À��À�����Ð��Ð�����à��à�����ð��ð��������������������� �� �����0��0�����@��@�����P��P�����`��`�����p��p�����€��€�����Ð��Ð�����à��à������������ �� �����0��0�����@��@�����P��P�����`��`�����p��p�����€��€������������ �� �����0��0�����@��@�����P��P�����`��`�����p��p�����€��€������������ �� ������������ �� �����°��°�����À��À�����°��°�����À��À�����Ð��Ð�����à��à������������ �� �������target-module@2000�����������ti,sysc������� ��disabled�������������������������������������������� ����������target-module@8000�����������ti,sysc������� ��disabled��������������������������������������������€����������target-module@40000����������ti,sysc������� ��disabled������������������������������������������������������target-module@51000����������ti,sysc������� ��disabled�����������������������������������������������������target-module@53000����������ti,sysc������� ��disabled�������������������������������������������0����������target-module@55000����������ti,sysc������� ��disabled�������������������������������������������P����������target-module@57000����������ti,sysc������� ��disabled�������������������������������������������p����������target-module@59000����������ti,sysc������� ��disabled�����������������������������������������������������target-module@5b000����������ti,sysc������� ��disabled�������������������������������������������°����������target-module@5d000����������ti,sysc������� ��disabled�������������������������������������������Ð����������target-module@5f000����������ti,sysc������� ��disabled�������������������������������������������ð����������target-module@61000����������ti,sysc������� ��disabled�����������������������������������������������������target-module@63000����������ti,sysc������� ��disabled�������������������������������������������0����������target-module@65000����������ti,sysc������� ��disabled�������������������������������������������P����������target-module@67000����������ti,sysc������� ��disabled�������������������������������������������p����������target-module@69000����������ti,sysc������� ��disabled�����������������������������������������������������target-module@6b000����������ti,sysc������� ��disabled�������������������������������������������°����������target-module@6d000����������ti,sysc������� ��disabled�������������������������������������������Ð����������target-module@71000����������ti,sysc������� ��disabled�����������������������������������������������������target-module@73000����������ti,sysc������� ��disabled�������������������������������������������0����������target-module@75000����������ti,sysc������� ��disabled�������������������������������������������P����������target-module@77000����������ti,sysc������� ��disabled�������������������������������������������p����������target-module@79000����������ti,sysc������� ��disabled�����������������������������������������������������target-module@7b000����������ti,sysc������� ��disabled�������������������������������������������°����������target-module@7d000����������ti,sysc������� ��disabled�������������������������������������������Ð����������target-module@81000����������ti,sysc������� ��disabled�����������������������������������������������������target-module@83000����������ti,sysc������� ��disabled�������������������������������������������0����������target-module@85000����������ti,sysc������� ��disabled�������������������������������������������P����������target-module@87000����������ti,sysc������� ��disabled�������������������������������������������p�������������segment@200000�����������simple-bus��������������������������������ø����€��!€�������!��������� ��������� ������ �� ������°�� °������À�� À������Ð�� Ð������à�� à������ð�� ð��������!��������!����� ��! �����0��!0�����@��!@�����P��!P����� ��" �����°��"°�����À��!À�����Ð��!Ð�����à��!à�����ð��!ð��������"��������"�����@��"@�����P��"P�����`��"`�����p��"p�����À��"À�����Ð��"Ð�����à��"à�����ð��"ð��������#��������#����� ��# �����0��#0�����@��#@�����P��#P�����`��#`�����p��#p����� ��! �����°��!°�������target-module@0����������ti,sysc������� ��disabled�������������������������������������������������������target-module@a000�����������ti,sysc������� ��disabled�������������������������������������������� ����������target-module@c000�����������ti,sysc������� ��disabled��������������������������������������������À����������target-module@e000�����������ti,sysc������� ��disabled��������������������������������������������à����������target-module@10000����������ti,sysc������� ��disabled������������������������������������������������������target-module@12000����������ti,sysc������� ��disabled������������������������������������������� ����������target-module@14000����������ti,sysc������� ��disabled�������������������������������������������@����������target-module@18000����������ti,sysc������� ��disabled�������������������������������������������€����������target-module@1a000����������ti,sysc������� ��disabled������������������������������������������� ����������target-module@1c000����������ti,sysc������� ��disabled�������������������������������������������À����������target-module@1e000����������ti,sysc������� ��disabled�������������������������������������������à����������target-module@20000����������ti,sysc������� ��disabled������������������������������������������������������target-module@24000����������ti,sysc������� ��disabled�������������������������������������������@����������target-module@26000����������ti,sysc������� ��disabled�������������������������������������������`����������target-module@2a000����������ti,sysc������� ��disabled������������������������������������������� ����������target-module@2c000����������ti,sysc������� ��disabled�������������������������������������������À����������target-module@2e000����������ti,sysc������� ��disabled�������������������������������������������à����������target-module@30000����������ti,sysc������� ��disabled������������������������������������������������������target-module@32000����������ti,sysc������� ��disabled������������������������������������������� ����������target-module@34000����������ti,sysc������� ��disabled�������������������������������������������@����������target-module@36000����������ti,sysc������� ��disabled�������������������������������������������`����������������interconnect@4ae00000������������ti,dra7-l4-wkup�simple-bus����������@Jà�����Jà����Jà���������� ��&ap�la�ia0����������������������������������0�������Jà��������Já��������Jâ��������Jã��������segment@0������������simple-bus���������������������������������l����������������������������������`���`��� ���€���€������@���@������P���P������À���À������Ð���Ð�������target-module@4000�����������ti,sysc-omap2�ti,sysc�����������@��@������@��������� ��&rev�sysc������������*���������������������l���f���0������������sfck�����������������������������������������@�������counter@0������������ti,omap-counter32k����������@�������@���������target-module@6000�����������ti,sysc-omap4�ti,sysc�����������@��`������������&rev�����������������������������������������`��� ����prm@0������������ti,dra7-prm�simple-bus����������@������0���������������������������������������������������������������0����clocks�������������������������������sys_clkin1@110����������z���������� ���ti,mux-clock������������l���g���h���i���j���k���l���m��������@�����������¿��������D���������abe_dpll_sys_clk_mux@118������������z���������� ���ti,mux-clock������������l������n��������@����������D���o������abe_dpll_bypass_clk_mux@114���������z���������� ���ti,mux-clock������������l���o���R��������@����������D���������abe_dpll_clk_mux@10c������������z���������� ���ti,mux-clock������������l���o���R��������@����������D���������abe_24m_fclk@11c������������z�������������ti,divider-clock������������l�����������@������������������������D���Z������aess_fclk@178�����������z�������������ti,divider-clock������������l���p��������@��x��������”�����������D���q������abe_giclk_div@174�����������z�������������ti,divider-clock������������l���q��������@��t��������”���������abe_lp_clk_div@1d8����������z�������������ti,divider-clock������������l�����������@��Ø�������������� ��������D���‘������abe_sys_clk_div@120���������z�������������ti,divider-clock������������l�����������@�� ��������”���������adc_gfclk_mux@1dc�����������z���������� ���ti,mux-clock������������l������n���R��������@��Ü������sys_clk1_dclk_div@1c8�����������z�������������ti,divider-clock������������l�����������”���@��������@��È���������í��������D���z������sys_clk2_dclk_div@1cc�����������z�������������ti,divider-clock������������l���n��������”���@��������@��Ì���������í��������D���{������per_abe_x1_dclk_div@1bc���������z�������������ti,divider-clock������������l���r��������”���@��������@��¼���������í��������D���|������dsp_gclk_div@18c������������z�������������ti,divider-clock������������l���%��������”���@��������@��Œ���������í��������D���~������gpu_dclk@1a0������������z�������������ti,divider-clock������������l���,��������”���@��������@�� ���������í��������D���€������emif_phy_dclk_div@190�����������z�������������ti,divider-clock������������l���s��������”���@��������@�����������í��������D���‚������gmac_250m_dclk_div@19c����������z�������������ti,divider-clock������������l���t��������”���@��������@��œ���������í��������D���u������gmac_main_clk�����������z�������������fixed-factor-clock����������l���u��������˜�����������£�����������D���°������l3init_480m_dclk_div@1ac������������z�������������ti,divider-clock������������l���O��������”���@��������@��¬���������í��������D���‡������usb_otg_dclk_div@184������������z�������������ti,divider-clock������������l���v��������”���@��������@��„���������í��������D���ˆ������sata_dclk_div@1c0�����������z�������������ti,divider-clock������������l�����������”���@��������@��À���������í��������D���‰������pcie2_dclk_div@1b8����������z�������������ti,divider-clock������������l���w��������”���@��������@��¸���������í��������D���Š������pcie_dclk_div@1b4�����������z�������������ti,divider-clock������������l���x��������”���@��������@��´���������í��������D���‹������emu_dclk_div@194������������z�������������ti,divider-clock������������l�����������”���@��������@��”���������í��������D���Œ������secure_32k_dclk_div@1c4���������z�������������ti,divider-clock������������l���y��������”���@��������@��Ä���������í��������D���������clkoutmux0_clk_mux@158����������z���������� ���ti,mux-clock����������X��l���z���{���|���}���~������€������‚���u���ƒ���„���…���†���‡���ˆ���‰���Š���‹���Œ������Ž��������@��X������clkoutmux1_clk_mux@15c����������z���������� ���ti,mux-clock����������X��l���z���{���|���}���~������€������‚���u���ƒ���„���…���†���‡���ˆ���‰���Š���‹���Œ������Ž��������@��\������clkoutmux2_clk_mux@160����������z���������� ���ti,mux-clock����������X��l���z���{���|���}���~������€������‚���u���ƒ���„���…���†���‡���ˆ���‰���Š���‹���Œ������Ž��������@��`��������D���P������custefuse_sys_gfclk_div���������z�������������fixed-factor-clock����������l�����������˜�����������£���������eve_clk@180���������z���������� ���ti,mux-clock������������l���7���:��������@��€������hdmi_dpll_clk_mux@164�����������z���������� ���ti,mux-clock������������l������n��������@��d������mlb_clk@134���������z�������������ti,divider-clock������������l�����������”���@��������@��4���������í������mlbp_clk@130������������z�������������ti,divider-clock������������l�����������”���@��������@��0���������í������per_abe_x1_gfclk2_div@138�����������z�������������ti,divider-clock������������l���r��������”���@��������@��8���������í������timer_sys_clk_div@144�����������z�������������ti,divider-clock������������l�����������@��D��������”�����������D���—������video1_dpll_clk_mux@168���������z���������� ���ti,mux-clock������������l������n��������@��h������video2_dpll_clk_mux@16c���������z���������� ���ti,mux-clock������������l������n��������@��l������wkupaon_iclk_mux@108������������z���������� ���ti,mux-clock������������l������‘��������@����������D���W���������clockdomains����������wkupaon-cm@1800����������ti,omap4-cm���������@�����������������������������������������������������wkupaon-clkctrl@20�����������ti,clkctrl����������@��� ���l��������z�����������D���f���������prm@400�������"���ti,dra7-prm-inst�ti,omap-prm-inst�����������@��������������Ç�����������D���×������prm@500�������"���ti,dra7-prm-inst�ti,omap-prm-inst�����������@��������������Ç�����������D���Å������prm@700�������"���ti,dra7-prm-inst�ti,omap-prm-inst�����������@��������������Ç�����������D���Í������prm@f00�������"���ti,dra7-prm-inst�ti,omap-prm-inst�����������@������������prm@1b00����������"���ti,dra7-prm-inst�ti,omap-prm-inst�����������@������@��������Ç�����������D���æ������prm@1b40����������"���ti,dra7-prm-inst�ti,omap-prm-inst�����������@��@���@������prm@1b80����������"���ti,dra7-prm-inst�ti,omap-prm-inst�����������@��€���@������prm@1bc0����������"���ti,dra7-prm-inst�ti,omap-prm-inst�����������@��À���@������prm@1c00����������"���ti,dra7-prm-inst�ti,omap-prm-inst�����������@������`������������target-module@c000�����������ti,sysc-omap4�ti,sysc�����������@��À������������&rev�����������������������������������������À�������scm_conf@0�����������syscon����������@���������������D���������������segment@10000������������simple-bus���������������������������������`�����������������������@��@������P��P������€��€��������������À��À������Ð��Ð�������target-module@0����������ti,sysc-omap2�ti,sysc�����������@��������������������������&rev�sysc�syss����������������������*���������������������8�����������l���f����������f������������ ��sfck�dbclk���������������������������������������������������gpio@0�����������ti,omap4-gpio�����������@����������������������������������Ô��������ä��������������������/�����������D���ù���������target-module@4000�����������ti,sysc-omap2�ti,sysc�����������@��@������@�����@�����������&rev�sysc�syss��������������"��������*���������������������8�����������l���f���������������sfck�����������������������������������������@�������wdt@0��������� ���ti,omap3-wdt������������@�������€���������������K������������target-module@8000�����������ti,sysc-omap4-timer�ti,sysc���������@��€������€��������� ��&rev�sysc�����������������������*���������������������l���f��� ������������sfck�����������������������������������������€�������������ð������������timer@0����������ti,omap5430-timer�����������@�������€��������l���f��� �����������sfck���������������� ��������������������¬���f��� �����������Ñ���R���������target-module@c000�����������ti,sysc������� ��disabled��������������������������������������������À�������������segment@20000������������simple-bus���������������������������������¨�����`��`������ �� ������������������������ �� ������0��0������p��p������€��€��������������ˆ��ˆ������Š��Š������°��°������À��À������ð��ð�������target-module@0����������ti,sysc-omap4-timer�ti,sysc���������@������������������� ��&rev�sysc�����������������������*���������������������l���f���(������������sfck�������������������������������������������������timer@0����������ti,omap5430-timer�����������@�������€���������������Z������������������������������target-module@2000�����������ti,sysc������� ��disabled�������������������������������������������� ����������target-module@6000�����������ti,sysc������� ��disabled�����������������������������������H���������`���������p������ ���€������(���ˆ������*���Š������0�������������target-module@b000�����������ti,sysc-omap2�ti,sysc�����������@��°P�����°T�����°X�����������&rev�sysc�syss����������������������*���������������������8�����������l���f���`������������sfck�����������������������������������������°�������serial@0�������������ti,dra742-uart�ti,omap4-uart������������@����������������������Ý�����������ˆÜl������� ��disabled�������������target-module@f000�����������ti,sysc������� ��disabled��������������������������������������������ð�������������segment@30000������������simple-bus���������������������������������œ�����À��À��� ���à��à������������������������ �� ������0��0������@��@������P��P������`��`������p��p������€��€�������������� �� �������target-module@1000�����������ti,sysc������� ��disabled������������������������������������������������������target-module@3000�����������ti,sysc������� ��disabled��������������������������������������������0����������target-module@5000�����������ti,sysc������� ��disabled��������������������������������������������P����������target-module@7000�����������ti,sysc������� ��disabled��������������������������������������������p����������target-module@9000�����������ti,sysc������� ��disabled������������������������������������������������������target-module@c000�����������ti,sysc-omap4�ti,sysc�����������@��À �����������&rev���������l���f���h������������sfck�����������������������������������������À��� ����can@0������������ti,dra7-d_can�����������@������ ���������.��� ��X�������������������Þ�����������l���f���h�����������okay������������=default�sleep�active������������K���’��������U���’��������_���“���������������interconnect@48000000������������ti,dra7-l4-per1�simple-bus��������0��@H������H�����H�����H�����H�����H�������������&ap�la�ia0�ia1�ia2�ia3�����������������������������������������H���� ��� ��H ��� �����segment@0������������simple-bus��������������������������������ü������������������������������������������������� �� �����0��0�����@��@�����P��P�����`��`�����p��p�����à��à�����ð��ð�����P��P�����`��`�����p��p�����€��€������������ �� �����°��°�����À��À�����Ð��Ð�����à��à�������������� �� �����°��°�����À��À�����Ð��Ð�����à��à�����ð��ð��������������������� �� �����0��0������������0��0�����@��@����� �� �����0��0�����€��€������������`��`�����p��p�����€��€������������������� �� ����� €�� €����� �� ����� �� ����� °�� °����� À�� À����� Ð�� Ð�����€��€������������ ��� ���� �� �� ����� @�� @����� `�� `����� €�� €���@�� À�� À����� Ð�� Ð����� à�� à�����`��`�����p��p�����@��@�����P��P�����€��€������������ �� �����°��°����� �� ����� �� ����� P�� P����� `�� `����� �� ����� 0�� 0�������������������������������� P�� P����� �� �����°��°�����À��À�����Ð��Ð�������target-module@20000����������ti,sysc-omap2�ti,sysc�����������@��P�����T�����X�����������&rev�sysc�syss����������������������*���������������������8�����������l���”��(������������sfck������������������������������������������������serial@0�������������ti,dra742-uart�ti,omap4-uart������������@����������������������E�����������ˆÜl���������okay������������i���•���5���•���6��������ntx�rx���������������������E������–��H���������target-module@32000����������ti,sysc-omap4-timer�ti,sysc���������@� ����� ��������� ��&rev�sysc�����������������������*���������������������l���”���������������sfck���������������������������������������� �������timer@0����������ti,omap5430-timer�����������@�������€��������l���”���������—��������sfck�timer_sys_ck�������������������!������������target-module@34000����������ti,sysc-omap4-timer�ti,sysc���������@�@�����@��������� ��&rev�sysc�����������������������*���������������������l���”���������������sfck����������������������������������������@�������timer@0����������ti,omap5430-timer�����������@�������€��������l���”���������—��������sfck�timer_sys_ck�������������������"�����������D���Ñ���������target-module@36000����������ti,sysc-omap4-timer�ti,sysc���������@�`�����`��������� ��&rev�sysc�����������������������*���������������������l���”��� ������������sfck����������������������������������������`�������timer@0����������ti,omap5430-timer�����������@�������€��������l���”��� ������—��������sfck�timer_sys_ck�������������������#�����������D���Ò���������target-module@3e000����������ti,sysc-omap4-timer�ti,sysc���������@�à�����à��������� ��&rev�sysc�����������������������*���������������������l���”���(������������sfck����������������������������������������à�������timer@0����������ti,omap5430-timer�����������@�������€��������l���”���(������—��������sfck�timer_sys_ck�������������������(�����������D���Ó���������target-module@51000����������ti,sysc-omap2�ti,sysc�����������@���������������������&rev�sysc�syss����������������������*���������������������8�����������l���”���è�������”���è��������� ��sfck�dbclk�������������������������������������������������gpio@0�����������ti,omap4-gpio�����������@����������������������������������Ô��������ä��������������������/�����������D���õ���������target-module@53000����������ti,sysc-omap2�ti,sysc�����������@�0�����0����1�����������&rev�sysc�syss����������������������*���������������������8�����������l���”���ð�������”���ð��������� ��sfck�dbclk������������������������������������������0�������gpio@0�����������ti,omap4-gpio�����������@����������������������t������������Ô��������ä��������������������/������������target-module@55000����������ti,sysc-omap2�ti,sysc�����������@�P�����P����Q�����������&rev�sysc�syss����������������������*���������������������8�����������l���”���8�������”���8��������� ��sfck�dbclk������������������������������������������P�������gpio@0�����������ti,omap4-gpio�����������@����������������������������������Ô��������ä��������������������/�����������D���ú���������target-module@57000����������ti,sysc-omap2�ti,sysc�����������@�p�����p����q�����������&rev�sysc�syss����������������������*���������������������8�����������l���”���@�������”���@��������� ��sfck�dbclk������������������������������������������p�������gpio@0�����������ti,omap4-gpio�����������@����������������������������������Ô��������ä��������������������/�����������D���œ���������target-module@59000����������ti,sysc-omap2�ti,sysc�����������@����������‘�����������&rev�sysc�syss����������������������*���������������������8�����������l���”���H�������”���H��������� ��sfck�dbclk�������������������������������������������������gpio@0�����������ti,omap4-gpio�����������@����������������������������������Ô��������ä��������������������/�����������D���ø���������target-module@5b000����������ti,sysc-omap2�ti,sysc�����������@�°�����°����±�����������&rev�sysc�syss����������������������*���������������������8�����������l���”���P�������”���P��������� ��sfck�dbclk������������������������������������������°�������gpio@0�����������ti,omap4-gpio�����������@����������������������������������Ô��������ä��������������������/������������target-module@5d000����������ti,sysc-omap2�ti,sysc�����������@�Ð�����Ð����Ñ�����������&rev�sysc�syss����������������������*���������������������8�����������l���”���X�������”���X��������� ��sfck�dbclk������������������������������������������Ð�������gpio@0�����������ti,omap4-gpio�����������@����������������������������������Ô��������ä��������������������/�����������D���™���������target-module@60000����������ti,sysc-omap2�ti,sysc�����������@������������������������&rev�sysc�syss���������������������*���������������������8�����������l���”���ˆ������������sfck������������������������������������������������i2c@0��������� ���ti,omap4-i2c������������@����������������������8����������������������������������� ��disabled�������������target-module@66000����������ti,sysc-omap2�ti,sysc�����������@�`P����`T����`X�����������&rev�sysc�syss����������������������*���������������������8�����������l���”��H������������sfck����������������������������������������`�������serial@0�������������ti,dra742-uart�ti,omap4-uart������������@����������������������d�����������ˆÜl������� ��disabled������������i���•���?���•���@��������ntx�rx������������target-module@68000����������ti,sysc-omap2�ti,sysc�����������@�€P����€T����€X�����������&rev�sysc�syss����������������������*���������������������8�����������l���˜���0������������sfck����������������������������������������€�������serial@0�������������ti,dra742-uart�ti,omap4-uart������������@����������������������e�����������ˆÜl������� ��disabled������������i���•���O���•���P��������ntx�rx������������target-module@6a000����������ti,sysc-omap2�ti,sysc�����������@� P���� T���� X�����������&rev�sysc�syss����������������������*���������������������8�����������l���”��������������sfck���������������������������������������� �������serial@0�������������ti,dra742-uart�ti,omap4-uart������������@�������������������������C�����������ˆÜl������� ��disabled������������i���•���1���•���2��������ntx�rx������������target-module@6c000����������ti,sysc-omap2�ti,sysc�����������@�ÀP����ÀT����ÀX�����������&rev�sysc�syss����������������������*���������������������8�����������l���”�� ������������sfck����������������������������������������À�������serial@0�������������ti,dra742-uart�ti,omap4-uart������������@����������������������D�����������ˆÜl������� ��disabled������������i���•���3���•���4��������ntx�rx������������target-module@6e000����������ti,sysc-omap2�ti,sysc�����������@�àP����àT����àX�����������&rev�sysc�syss����������������������*���������������������8�����������l���”��0������������sfck����������������������������������������à�������serial@0�������������ti,dra742-uart�ti,omap4-uart������������@����������������������A�����������ˆÜl������� ��disabled������������i���•���7���•���8��������ntx�rx������������target-module@70000����������ti,sysc-omap2�ti,sysc�����������@������������������������&rev�sysc�syss���������������������*���������������������8�����������l���”���x������������sfck������������������������������������������������i2c@0��������� ���ti,omap4-i2c������������@����������������������3�������������������������������������okay������������ˆ�€���tps659038@58���������� ���ti,tps659038������������@���X�����������™���������–����������/���������������������x���������“��������D���›���tps659038_pmic�����������ti,tps659038-pmic�����������°���š��������Á���š��������Ñ���š��������â���š��������ò���š�����������š�����������š��������"���š��������1���š��������@���š��������O���š��������^���š��������m���š��������}���š��������Ž���š���regulators�����smps12����������0smps12����������?�øP��������W�Ð���������Ÿ���������³��������D���������smps3�����������0smps3�����������?�™p��������W�™p���������Ÿ���������³������smps45����������0smps45����������?�øP��������W�Ð���������Ÿ���������³������smps6�����������0smps6�����������?�øP��������W�Ð���������Ÿ���������³������smps7�����������0smps7�����������?�øP��������W�Œ0���������Ÿ���������³������smps8�����������0smps8���������smps9�����������0smps9�����������?�2Z ��������W�2Z ���������Ÿ���������³��������D���ò������ldo1������������0ldo1������������?�w@��������W�2Z ���������³���������Ÿ��������D���£������ldo2������������0ldo2������������?�w@��������W�w@���������Ÿ���������³������ldo3������������0ldo3������������?�w@��������W�w@���������Ÿ���������³������ldo4������������0ldo4������������?�w@��������W�w@���������Ÿ���������³��������D���â������ldo9������������0ldo9������������?�Ñ@��������W�³@���������Ÿ���������³������ldoln�����������0ldoln�����������?�w@��������W�w@���������Ÿ���������³��������D���á������ldousb����������0ldousb����������?�2Z ��������W�2Z ���������Ÿ���������³��������D���^������ldortc����������0ldortc����������?�w@��������W�w@���������Ÿ���������³������regen1����������0regen1�����������³���������Ÿ������regen2����������0regen2�����������³���������Ÿ������������tps659038_rtc������������ti,palmas-rtc������������&���›�����������������������Å������tps659038_pwr_button�������������ti,palmas-pwrbutton����������&���›�����������������������Å��������Ó���������tps659038_gpio�����������ti,palmas-gpio�����������Ô��������ä���������tps659038_usb������������ti,palmas-usb-vid������������ð��������� �������� ���œ���������������(���œ���������������D���¸���������tpic2810@60����������ti,tpic2810���������@���`���������Ô��������ä�����������D���ó������tc358778@e��������"���toshiba,tc358778�toshiba,tc358768�����������@��������� ��disabled������������l�����������srefclk����������2���ž��������>���ž��������M���Ÿ���ports��������������������������������port@0����������@�������endpoint������������Z��� ��������j�����������D���ä���������������������target-module@72000����������ti,sysc-omap2�ti,sysc�����������@� ����� ���� �����������&rev�sysc�syss���������������������*���������������������8�����������l���”���€������������sfck���������������������������������������� �������i2c@0��������� ���ti,omap4-i2c������������@����������������������4����������������������������������� ��disabled�������������target-module@78000����������ti,sysc-omap2�ti,sysc�����������@�€�����€����€�����������&rev�sysc�syss���������������������*���������������������8�����������l���”���0������������sfck����������������������������������������€�������elm@0������������ti,am3352-elm�����������@������À������������������������ ��disabled�������������target-module@7a000����������ti,sysc-omap2�ti,sysc�����������@� ����� ���� �����������&rev�sysc�syss���������������������*���������������������8�����������l���”���������������sfck���������������������������������������� �������i2c@0��������� ���ti,omap4-i2c������������@����������������������9����������������������������������� ��disabled�������������target-module@7c000����������ti,sysc-omap2�ti,sysc�����������@�À�����À����À�����������&rev�sysc�syss���������������������*���������������������8�����������l���˜���(������������sfck����������������������������������������À�������i2c@0��������� ���ti,omap4-i2c������������@����������������������7����������������������������������� ��disabled�������������target-module@86000����������ti,sysc-omap4-timer�ti,sysc���������@�`�����`��������� ��&rev�sysc�����������������������*���������������������l���”����������������sfck����������������������������������������`�������timer@0����������ti,omap5430-timer�����������@�������€��������l���”����������—��������sfck�timer_sys_ck�������������������)�����������D���Û���������target-module@88000����������ti,sysc-omap4-timer�ti,sysc���������@�€�����€��������� ��&rev�sysc�����������������������*���������������������l���”���������������sfck����������������������������������������€�������timer@0����������ti,omap5430-timer�����������@�������€��������l���”���������—��������sfck�timer_sys_ck�������������������*�����������D���È���������target-module@90000����������ti,sysc-omap2�ti,sysc�����������@� à���� ä��������� ��&rev�sysc�����������������������*���������������l���¡��� ������������sfck���������������������������������������� ���� ����rng@0��������� ���ti,omap4-rng������������@������ ����������������/�����������l��� ��������sfck����������target-module@98000����������ti,sysc-omap4�ti,sysc�����������@� €����� €��������� ��&rev�sysc�����������������������*���������������������l���”���È������������sfck���������������������������������������� €�������spi@0������������ti,omap4-mcspi����������@����������������������<�������������������������������������u���������@��i���•���#���•���$���•���%���•���&���•���'���•���(���•���)���•���*������ ��ntx0�rx0�tx1�rx1�tx2�rx2�tx3�rx3������� ��disabled�������������target-module@9a000����������ti,sysc-omap4�ti,sysc�����������@� ����� ��������� ��&rev�sysc�����������������������*���������������������l���”���Ð������������sfck���������������������������������������� �������spi@0������������ti,omap4-mcspi����������@����������������������=�������������������������������������u��������� ��i���•���+���•���,���•���-���•���.��������ntx0�rx0�tx1�rx1������� ��disabled�������������target-module@9c000����������ti,sysc-omap4�ti,sysc�����������@� À����� À��������� ��&rev�sysc��������������������������������������������*���������������������l���\���������������sfck���������������������������������������� À�������mmc@0������������ti,dra7-sdhci�����������@����������������������N�����������okay������������ƒ���¢��������q°����������ž���������«��������¸���Ÿ��������Ä���£��������Ñ�����������Û���™���������������ä��������=default�hs����������K���¤��������U���¥���������target-module@a2000����������ti,sysc������� ��disabled������������������������������������������� ����������target-module@a4000����������ti,sysc������� ��disabled������������������������������������������� @�������� P����������target-module@a5000����������ti,sysc-omap2�ti,sysc�����������@� P0���� P4���� P8�����������&rev�sysc�syss����������������������*���������������������8�����������l���¡���������������sfck���������������������������������������� P�������des@0��������� ���ti,omap4-des������������@������� ���������������M�����������i���•���u���•���t��������ntx�rx�����������l��� ��������sfck����������target-module@a8000����������ti,sysc������� ��disabled������������������������������������������� €���@�������target-module@ad000����������ti,sysc-omap4�ti,sysc�����������@� Ð����� Ð��������� ��&rev�sysc��������������������������������������������*���������������������l���”���ø������������sfck���������������������������������������� Ð�������mmc@0������������ti,dra7-sdhci�����������@����������������������Y��������� ��disabled������������¸Ø���������í�����@�����������target-module@b2000����������ti,sysc-omap2�ti,sysc�����������@� ����� ���� �����������&rev�sysc�syss����������������������8������������ð��������l���”���`������������sfck���������������������������������������� �������1w@0�������������ti,omap3-1w���������@����������������������5������������target-module@b4000����������ti,sysc-omap4�ti,sysc�����������@�@�����@��������� ��&rev�sysc��������������������������������������������*���������������������l���\���������������sfck����������������������������������������@�������mmc@0������������ti,dra7-sdhci�����������@����������������������Q�����������okay������������¸Ø���������í����������������ý���������ž���������«��������¸���Ÿ��������Ä���Ÿ��������Ñ���������������������ä��������=default�hs�ddr_3_3v���������K���¦��������U���¦��������_���¦���������target-module@b8000����������ti,sysc-omap4�ti,sysc�����������@�€�����€��������� ��&rev�sysc�����������������������*���������������������l���”���Ø������������sfck����������������������������������������€�������spi@0������������ti,omap4-mcspi����������@����������������������V�������������������������������������u�����������i���•������•�����������ntx0�rx0���������okay����������������sn65hvs882@0�������������pisosr-gpio����������Ô��������ä�����������@������������1�B@���������C��������L���œ������������������target-module@ba000����������ti,sysc-omap4�ti,sysc�����������@� ����� ��������� ��&rev�sysc�����������������������*���������������������l���”���à������������sfck���������������������������������������� �������spi@0������������ti,omap4-mcspi����������@����������������������+�������������������������������������u�����������i���•���F���•���G��������ntx0�rx0������� ��disabled�������������target-module@d1000����������ti,sysc-omap4�ti,sysc�����������@� ����� ��������� ��&rev�sysc��������������������������������������������*���������������������l���”���������������sfck���������������������������������������� �������mmc@0������������ti,dra7-sdhci�����������@����������������������[��������� ��disabled������������q°���������í�����@�����������target-module@d5000����������ti,sysc������� ��disabled������������������������������������������� P�������������segment@200000�����������simple-bus������������������������������������interconnect@48400000������������ti,dra7-l4-per2�simple-bus��������(��@H@�����H@����H@����H@����H@������������&ap�la�ia0�ia1�ia2����������������������������������l�������H@���@��E€��E€���@��EÀ��EÀ���@��F���F����@��HC`�HC`��@��HC �HC ��@��HDÀ�HDÀ��@��HE��HE���@��HE@�HE@��@�����segment@0������������simple-bus��������������������������������T���������������������������������@��@���@��������������������€��€�����À��À�����Ð��Ð������������ �� �� �����@��@��� ��`��`�����€��€��� �� �� �����À��À��� ��à��à�����`��`�����p��p������������ �� �� ����� �� �����°��°�����À��À�����Ð��Ð�����à��à�����ð��ð��������������������� �� �����0��0������������ �� �� ����� �� �����°��°�����@��@��� ��`��`���������������������€��€��� �� �� �����@��@�����P��P�����À��À��� ��à��à�����À��À�����Ð��Ð��������������������� �� �����0��0�����@��@�����P��P�����`��`�����p��p�����€��€������������€��€��� �� �� �����°��°�����À��À�����Ð��Ð�����à��à����E€��E€���@��EÀ��EÀ���@��F���F����@��HC`�HC`��@��HC �HC ��@��HDÀ�HDÀ��@��HE��HE���@��HE@�HE@��@�����target-module@20000����������ti,sysc-omap2�ti,sysc�����������@��P�����T�����X�����������&rev�sysc�syss����������������������*���������������������8�����������l���Y��Ä������������sfck������������������������������������������������serial@0�������������ti,dra742-uart�ti,omap4-uart������������@����������������������Ú�����������ˆÜl������� ��disabled�������������target-module@22000����������ti,sysc-omap2�ti,sysc�����������@� P���� T���� X�����������&rev�sysc�syss����������������������*���������������������8�����������l���Y��Ô������������sfck���������������������������������������� �������serial@0�������������ti,dra742-uart�ti,omap4-uart������������@����������������������Û�����������ˆÜl������� ��disabled�������������target-module@24000����������ti,sysc-omap2�ti,sysc�����������@�@P����@T����@X�����������&rev�sysc�syss����������������������*���������������������8�����������l���Y��Ü������������sfck����������������������������������������@�������serial@0�������������ti,dra742-uart�ti,omap4-uart������������@����������������������Ü�����������ˆÜl������� ��disabled�������������target-module@2c000����������ti,sysc������� ��disabled�������������������������������������������À����������target-module@36000����������ti,sysc������� ��disabled�������������������������������������������`����������target-module@3a000����������ti,sysc������� ��disabled������������������������������������������� ����������target-module@3c000����������ti,sysc-omap4�ti,sysc�����������@�À������������&rev���������l�������������������sfck����������������������������������������À���������� ��disabled�������atl@0������������ti,dra7-atl���������@������ÿ��������W���§���¨���©���ª��������l������������������sfck������� ��disabled�������������target-module@3e000����������ti,sysc-omap4�ti,sysc�����������@�à�����à��������� ��&rev�sysc�����������������������*������������������l���Y���¸������������sfck����������������������������������������à�������epwmss@0���������� ���ti,dra746-pwmss�ti,am33xx-pwmss���������@�������0������������������������������� ��disabled���������������������������ecap@100�������������ti,dra746-ecap�ti,am3352-ecap�����������j�����������@������€��������l�����������sfck������� ��disabled����������pwm@200�������"���ti,dra746-ehrpwm�ti,am3352-ehrpwm�����������j�����������@������€��������l���«��������� ��stbclk�fck��������� ��disabled����������������target-module@40000����������ti,sysc-omap4�ti,sysc�����������@����������������� ��&rev�sysc�����������������������*������������������l���Y���„������������sfck������������������������������������������������epwmss@0���������� ���ti,dra746-pwmss�ti,am33xx-pwmss���������@�������0������������������������������� ��disabled���������������������������ecap@100�������������ti,dra746-ecap�ti,am3352-ecap�����������j�����������@������€��������l�����������sfck������� ��disabled����������pwm@200�������"���ti,dra746-ehrpwm�ti,am3352-ehrpwm�����������j�����������@������€��������l���¬��������� ��stbclk�fck��������� ��disabled����������������target-module@42000����������ti,sysc-omap4�ti,sysc�����������@� ����� ��������� ��&rev�sysc�����������������������*������������������l���Y���Œ������������sfck���������������������������������������� �������epwmss@0���������� ���ti,dra746-pwmss�ti,am33xx-pwmss���������@�������0������������������������������� ��disabled���������������������������ecap@100�������������ti,dra746-ecap�ti,am3352-ecap�����������j�����������@������€��������l�����������sfck������� ��disabled����������pwm@200�������"���ti,dra746-ehrpwm�ti,am3352-ehrpwm�����������j�����������@������€��������l������������ ��stbclk�fck��������� ��disabled����������������target-module@46000����������ti,sysc������� ��disabled�������������������������������������������`����������target-module@48000����������ti,sysc������� ��disabled�������������������������������������������€����������target-module@4a000����������ti,sysc������� ��disabled������������������������������������������� ����������target-module@4c000����������ti,sysc������� ��disabled�������������������������������������������À����������target-module@50000����������ti,sysc������� ��disabled������������������������������������������������������target-module@54000����������ti,sysc������� ��disabled�������������������������������������������@����������target-module@58000����������ti,sysc������� ��disabled�������������������������������������������€��� �������target-module@5b000����������ti,sysc������� ��disabled�������������������������������������������°����������target-module@5d000����������ti,sysc������� ��disabled�������������������������������������������Ð����������target-module@60000����������ti,sysc-dra7-mcasp�ti,sysc����������@����������������� ��&rev�sysc������������*����������������$��l���˜�����������˜����������˜���������������sfck�ahclkx�ahclkr���������������������������������������������� �E€��E€���@�����mcasp@0����������ti,dra7-mcasp-audio���������@������ �E€�������������&mpu�dat����������������h����������g�����������utx�rx�����������i���®���������®���€�����������ntx�rx���������$��l���˜�����������˜����������˜���������������sfck�ahclkx�ahclkr��������� ��disabled�������������target-module@64000����������ti,sysc-dra7-mcasp�ti,sysc����������@�@�����@��������� ��&rev�sysc������������*����������������$��l���Y��T�������Y��T������Y��T�����������sfck�ahclkx�ahclkr������������������������������������������@��� �EÀ��EÀ���@�����mcasp@0����������ti,dra7-mcasp-audio���������@������ �EÀ�������������&mpu�dat����������������•����������”�����������utx�rx�����������i���®���ƒ������®���‚�����������ntx�rx���������$��l���Y��T�������˜����������Y��T�����������sfck�ahclkx�ahclkr��������� ��disabled�������������target-module@68000����������ti,sysc-dra7-mcasp�ti,sysc����������@�€�����€��������� ��&rev�sysc������������*������������������l���Y��\�������Y��\�����������sfck�ahclkx�����������������������������������������€��� �F���F����@�����mcasp@0����������ti,dra7-mcasp-audio���������@������ �F��������������&mpu�dat����������������—����������–�����������utx�rx�����������i���®���…������®���„�����������ntx�rx�����������l���Y��\�������Y��\�����������sfck�ahclkx�������� ��disabled�������������target-module@6c000����������ti,sysc-dra7-mcasp�ti,sysc����������@�À�����À��������� ��&rev�sysc������������*������������������l���Y��Œ�������Y��Œ�����������sfck�ahclkx�����������������������������������������À��� �HC`�HC`��@�����mcasp@0����������ti,dra7-mcasp-audio���������@������ �HC`������������&mpu�dat����������������™����������˜�����������utx�rx�����������i���®���‡������®���†�����������ntx�rx�����������l���Y��Œ�������Y��Œ�����������sfck�ahclkx�������� ��disabled�������������target-module@70000����������ti,sysc-dra7-mcasp�ti,sysc����������@����������������� ��&rev�sysc������������*������������������l���Y��l�������Y��l�����������sfck�ahclkx��������������������������������������������� �HC �HC ��@�����mcasp@0����������ti,dra7-mcasp-audio���������@������ �HC ������������&mpu�dat����������������›����������š�����������utx�rx�����������i���®���‰������®���ˆ�����������ntx�rx�����������l���Y��l�������Y��l�����������sfck�ahclkx�������� ��disabled�������������target-module@74000����������ti,sysc-dra7-mcasp�ti,sysc����������@�@�����@��������� ��&rev�sysc������������*������������������l���Y��ø�������Y��ø�����������sfck�ahclkx�����������������������������������������@��� �HDÀ�HDÀ��@�����mcasp@0����������ti,dra7-mcasp-audio���������@������ �HDÀ������������&mpu�dat��������������������������œ�����������utx�rx�����������i���®���‹������®���Š�����������ntx�rx�����������l���Y��ø�������Y��ø�����������sfck�ahclkx�������� ��disabled�������������target-module@78000����������ti,sysc-dra7-mcasp�ti,sysc����������@�€�����€��������� ��&rev�sysc������������*������������������l���Y��ü�������Y��ü�����������sfck�ahclkx�����������������������������������������€��� �HE��HE���@�����mcasp@0����������ti,dra7-mcasp-audio���������@������ �HE�������������&mpu�dat����������������Ÿ����������ž�����������utx�rx�����������i���®���������®���Œ�����������ntx�rx�����������l���Y��ü�������Y��ü�����������sfck�ahclkx�������� ��disabled�������������target-module@7c000����������ti,sysc-dra7-mcasp�ti,sysc����������@�À�����À��������� ��&rev�sysc������������*������������������l���Y��„�������Y��„�����������sfck�ahclkx�����������������������������������������À��� �HE@�HE@��@�����mcasp@0����������ti,dra7-mcasp-audio���������@������ �HE@������������&mpu�dat����������������¡���������� �����������utx�rx�����������i���®���������®���Ž�����������ntx�rx�����������l���Y��„�������Y��„�����������sfck�ahclkx�������� ��disabled�������������target-module@80000����������ti,sysc-omap4�ti,sysc�����������@�� �����������&rev���������l���Y��ä������������sfck�������������������������������������������� ����can@0������������ti,dra7-d_can�����������@������ ���������.��� ��X������������������á�����������l��������� ��disabled�������������target-module@84000����������ti,sysc-omap4-simple�ti,sysc������������@�R�����R����R�����������&rev�sysc�syss��������������������������������������*���������������8�����������l���¯����������������sfck����������������������������������������@���@�������������switch@0����������#���ti,dra7-cpsw-switch�ti,cpsw-switch����������@������@��������������������@���������l���°��������sfck����������������������������������²��� ��������okay����������0��������N���������O���������P���������Q�����������urx_thresh�rx�tx�misc�������ethernet-ports�������������������������������port@1����������@�����������…port1�����������‹����������������—���±�����������œ���²��������§rgmii-rxid����������°���������port@2����������@�����������…port2�����������‹����������������—���±�����������œ���³��������§rgmii-rxid����������°������������mdio@1000������������ti,cpsw-mdio�ti,davinci_mdio������������l���°��������sfck�����������������������������������Â�B@��������@���������ethernet-phy@0����������@������������D���²������ethernet-phy@1����������@�����������D���³���������cpts������������l���¯���������������scpts����������������������interconnect@48800000������������ti,dra7-l4-per3�simple-bus��������(��@H€�����H€����H€����H€����H€������������&ap�la�ia0�ia1�ia2�����������������������������������������H€��� �����segment@0������������simple-bus��������������������������������Œ������������������������������������������������������������������� �� �����0��0�����@��@�����P��P�����`��`�����p��p�����€��€������������ �� �����°��°�����À��À�����Ð��Ð�����à��à�����ð��ð�����������������������������������������������������������������������������€��€������������À��À�����Ð��Ð����� �� �����°��°�����À��À�����Ð��Ð�����à��à�����ð��ð��������������������� �� �����0��0�����@��@�����P��P�����`��`�����p��p�����€��€������������ �� �����°��°�����À��À�����Ð��Ð�����à��à�����ð��ð��������������������� �� �����0��0�����@��@�����P��P�����`��`�����p��p�����€��€������������ �� �����°��°�����@��@�����P��P�����à��à�����ð��ð��������������������� �� �����0��0�����������������������`��`�����p��p������������������������@���@������P���P�������������� ��� ����������������������������������������� ��� ������°���°�����À��À�����Ð��Ð�����à��à�����ð��ð������ ��� ������0���0�������target-module@2000�����������ti,sysc-omap4�ti,sysc�����������@�� ������ ��������� ��&rev�sysc�����������������������*������������������l���e���€������������sfck����������������������������������������� �������mailbox@0������������ti,omap4-mailbox������������@�������������0��������{���������|���������}���������~�����������‰�����������•�����������§��������� ��disabled�������������target-module@4000�����������ti,sysc������� ��disabled��������������������������������������������@����������target-module@a000�����������ti,sysc������� ��disabled�������������������������������������������� ����������target-module@10000����������ti,sysc������� ��disabled������������������������������������������������������target-module@16000����������ti,sysc������� ��disabled�������������������������������������������`����������target-module@1c000����������ti,sysc������� ��disabled�������������������������������������������À����������target-module@1e000����������ti,sysc������� ��disabled�������������������������������������������à����������target-module@20000����������ti,sysc-omap4-timer�ti,sysc���������@����������������� ��&rev�sysc�����������������������*���������������������l���˜���������������sfck������������������������������������������������timer@0����������ti,omap5430-timer�����������@�������€��������l���˜���������—��������sfck�timer_sys_ck�������������������$�����������D���Ú���������target-module@22000����������ti,sysc-omap4-timer�ti,sysc���������@� ����� ��������� ��&rev�sysc�����������������������*���������������������l���˜���������������sfck���������������������������������������� �������timer@0����������ti,omap5430-timer�����������@�������€��������l���˜���������—��������sfck�timer_sys_ck�������������������%�����������D���ë���������target-module@24000����������ti,sysc-omap4-timer�ti,sysc���������@�@�����@��������� ��&rev�sysc�����������������������*���������������������l���˜���������������sfck����������������������������������������@�������timer@0����������ti,omap5430-timer�����������@�������€��������l���˜���������—��������sfck�timer_sys_ck�������������������&�����������D���É���������target-module@26000����������ti,sysc-omap4-timer�ti,sysc���������@�`�����`��������� ��&rev�sysc�����������������������*���������������������l���˜��� ������������sfck����������������������������������������`�������timer@0����������ti,omap5430-timer�����������@�������€��������l���˜��� ������—��������sfck�timer_sys_ck�������������������'�����������D���Ê���������target-module@28000����������ti,sysc-omap4-timer�ti,sysc���������@�€�����€��������� ��&rev�sysc�����������������������*���������������������l���´���´������������sfck����������������������������������������€�������timer@0����������ti,omap5430-timer�����������@�������€��������l���´���´������—��������sfck�timer_sys_ck������������������S������������Ë��������D���ì���������target-module@2a000����������ti,sysc-omap4-timer�ti,sysc���������@� ����� ��������� ��&rev�sysc�����������������������*���������������������l���´���¼������������sfck���������������������������������������� �������timer@0����������ti,omap5430-timer�����������@�������€��������l���´���¼������—��������sfck�timer_sys_ck������������������T������������Ë���������target-module@2c000����������ti,sysc-omap4-timer�ti,sysc���������@�À�����À��������� ��&rev�sysc�����������������������*���������������������l���´���Ä������������sfck����������������������������������������À�������������ð������������timer@0����������ti,omap5430-timer�����������@�������€��������l���´���Ä������—��������sfck�timer_sys_ck������������������U������������Ë��������¬���´���Ä�����������Ñ���—���������target-module@2e000����������ti,sysc-omap4-timer�ti,sysc���������@�à�����à��������� ��&rev�sysc�����������������������*���������������������l���´��������������sfck����������������������������������������à�������������ð������������timer@0����������ti,omap5430-timer�����������@�������€��������l���´��������—��������sfck�timer_sys_ck������������������V������������Ë��������¬���´�������������Ñ���—���������target-module@38000����������ti,sysc-omap4-simple�ti,sysc������������@�€t����€x��������� ��&rev�sysc������������*���������������������l���µ���$������������sfck����������������������������������������€���������� ��disabled�������rtc@0������������ti,am3352-rtc�����������@����������������������Ù����������Ù�����������l���R��������okay�������������Ø���������target-module@3a000����������ti,sysc-omap4�ti,sysc�����������@� ����� ��������� ��&rev�sysc�����������������������*������������������l���e���(������������sfck���������������������������������������� �������mailbox@0������������ti,omap4-mailbox������������@�������������0���������í����������î����������ï����������ð�����������‰�����������•�����������§��������� ��disabled�������������target-module@3c000����������ti,sysc-omap4�ti,sysc�����������@�À�����À��������� ��&rev�sysc�����������������������*������������������l���e���0������������sfck����������������������������������������À�������mailbox@0������������ti,omap4-mailbox������������@�������������0���������ñ����������ò����������ó����������ô�����������‰�����������•�����������§��������� ��disabled�������������target-module@3e000����������ti,sysc-omap4�ti,sysc�����������@�à�����à��������� ��&rev�sysc�����������������������*������������������l���e���8������������sfck����������������������������������������à�������mailbox@0������������ti,omap4-mailbox������������@�������������0���������õ����������ö����������÷����������ø�����������‰�����������•�����������§��������� ��disabled�������������target-module@40000����������ti,sysc-omap4�ti,sysc�����������@����������������� ��&rev�sysc�����������������������*������������������l���e���@������������sfck������������������������������������������������mailbox@0������������ti,omap4-mailbox������������@�������������0���������ù����������ú����������û����������ü�����������‰�����������•�����������§�����������okay������������D���Æ���mbox-ipu1-ipc3x���������ä�����������������ï�����������������okay������������D���Ç������mbox-dsp1-ipc3x���������ä�����������������ï�����������������okay������������D���Ù������������target-module@42000����������ti,sysc-omap4�ti,sysc�����������@� ����� ��������� ��&rev�sysc�����������������������*������������������l���e���H������������sfck���������������������������������������� �������mailbox@0������������ti,omap4-mailbox������������@�������������0���������ý����������þ����������ÿ���������������������‰�����������•�����������§�����������okay������������D���Ï���mbox-ipu2-ipc3x���������ä�����������������ï�����������������okay������������D���Ð������mbox-dsp2-ipc3x���������ä�����������������ï�����������������okay������������D���ê������������target-module@44000����������ti,sysc-omap4�ti,sysc�����������@�@�����@��������� ��&rev�sysc�����������������������*������������������l���e���P������������sfck����������������������������������������@�������mailbox@0������������ti,omap4-mailbox������������@�������������0����������������������������������������������‰�����������•�����������§��������� ��disabled�������������target-module@46000����������ti,sysc-omap4�ti,sysc�����������@�`�����`��������� ��&rev�sysc�����������������������*������������������l���e���X������������sfck����������������������������������������`�������mailbox@0������������ti,omap4-mailbox������������@�������������0����������������������������������������������‰�����������•�����������§��������� ��disabled�������������target-module@48000����������ti,sysc������� ��disabled�������������������������������������������€����������target-module@4a000����������ti,sysc������� ��disabled������������������������������������������� ����������target-module@4c000����������ti,sysc������� ��disabled�������������������������������������������À����������target-module@4e000����������ti,sysc������� ��disabled�������������������������������������������à����������target-module@50000����������ti,sysc������� ��disabled������������������������������������������������������target-module@52000����������ti,sysc������� ��disabled������������������������������������������� ����������target-module@54000����������ti,sysc������� ��disabled�������������������������������������������@����������target-module@56000����������ti,sysc������� ��disabled�������������������������������������������`����������target-module@58000����������ti,sysc������� ��disabled�������������������������������������������€����������target-module@5a000����������ti,sysc������� ��disabled������������������������������������������� ����������target-module@5c000����������ti,sysc������� ��disabled�������������������������������������������À����������target-module@5e000����������ti,sysc-omap4�ti,sysc�����������@�à�����à��������� ��&rev�sysc�����������������������*������������������l���e���`������������sfck����������������������������������������à�������mailbox@0������������ti,omap4-mailbox������������@�������������0�������� ��������� �����������������������������‰�����������•�����������§��������� ��disabled�������������target-module@60000����������ti,sysc-omap4�ti,sysc�����������@����������������� ��&rev�sysc�����������������������*������������������l���e���h������������sfck������������������������������������������������mailbox@0������������ti,omap4-mailbox������������@�������������0�������� ��������������������������������������‰�����������•�����������§��������� ��disabled�������������target-module@62000����������ti,sysc-omap4�ti,sysc�����������@� ����� ��������� ��&rev�sysc�����������������������*������������������l���e���p������������sfck���������������������������������������� �������mailbox@0������������ti,omap4-mailbox������������@�������������0����������������������������������������������‰�����������•�����������§��������� ��disabled�������������target-module@64000����������ti,sysc-omap4�ti,sysc�����������@�@�����@��������� ��&rev�sysc�����������������������*������������������l���e���x������������sfck����������������������������������������@�������mailbox@0������������ti,omap4-mailbox������������@�������������0����������������������������������������������‰�����������•�����������§��������� ��disabled�������������target-module@80000����������ti,sysc-omap4�ti,sysc�����������@����������������� ��&rev�sysc��������������������������������������������*���������������������l���\���Ð������������sfck������������������������������������������������omap_dwc3_1@0������������ti,dwc3���������@����������������������H������������������������������������ú��������������������������usb@10000��������� ���snps,dwc3�����������@����p�������$���������G����������G����������H�����������uperipheral�host�otg���������—���¶���·�������� usb2-phy�usb3-phy����������� super-speed��������� host������������� $��������� =������������target-module@c0000����������ti,sysc-omap4�ti,sysc�����������@����������������� ��&rev�sysc��������������������������������������������*���������������������l���\��� ������������sfck������������������������������������������������omap_dwc3_2@0������������ti,dwc3���������@����������������������W������������������������������������ú������������������������������� V���¸���usb@10000��������� ���snps,dwc3�����������@����p�������$���������I����������I����������W�����������uperipheral�host�otg���������—���¹������ �� usb2-phy������������ high-speed���������� otg���������� $��������� =��������� ]�������� V���¸������������target-module@100000�������������ti,sysc-omap4�ti,sysc�����������@����������������� ��&rev�sysc��������������������������������������������*���������������������l���\���(������������sfck��������������������������������������������������� ��disabled�������omap_dwc3_3@0������������ti,dwc3���������@���������������������X������������������������������������ú����������������������������� ��disabled�������usb@10000��������� ���snps,dwc3�����������@����p�������$���������X����������X���������X�����������uperipheral�host�otg��������� high-speed���������� otg���������� $��������� =������������target-module@170000�������������ti,sysc-omap4�ti,sysc�����������@�������������&sysc������������������������������*������������������l���º����������������sfck��������������������������������������������������� ��disabled����������target-module@190000�������������ti,sysc-omap4�ti,sysc�����������@�������������&sysc������������������������������*������������������l���º���������������sfck��������������������������������������������������� ��disabled����������target-module@1b0000�������������ti,sysc-omap4�ti,sysc�����������@����������������� ��&rev�sysc������������������������������*������������������l���º���������������sfck��������������������������������������������������� ��disabled����������target-module@1d0010�������������ti,sysc-omap4�ti,sysc�����������@�������������&sysc������������������������������*������������������l���»���������������sfck������������������������������������������������vpe@0������������ti,dra7-vpe������� ��@������ ������€��W������Ð������������&vpe_top�sc�csc�vpdma������������������b������������target-module@140000�������������ti,sysc-omap4�ti,sysc�����������@����������������� ��&rev�sysc��������������������������������������������*���������������������l���\���0������������sfck��������������������������������������������������� ��disabled�������omap_dwc3_4@0������������ti,dwc3���������@���������������������Z������������������������������������ú������������������� ��disabled�������usb@10000��������� ���snps,dwc3�����������@����p�������$��������Y���������Y���������Z�����������uperipheral�host�otg��������� high-speed���������� otg����������������target-module@1b0000�������������ti,sysc-omap4�ti,sysc�����������@����������������� ��&rev�sysc���������������������������*���������������l���º���������������sfck������������������������������������������������cal@0��������� ���ti,dra76-cal������������@�������������@�� ����@������"��&cal_top�cal_rx_core0�cal_rx_core1�����������������a����������� z��� ��Ü���ports��������������������������������port@0����������@����������port@1����������@���������������������axi@0������������simple-bus������������������������������������Q���Q�����0����� ������������������pcie@51000000�����������@Q����� �Q� ���L����� ���������&rc_dbics�ti_conf�config����������������è����������é������������������������������������Lpci�������0����������������0��������‚������� 0��0�����þÐ��������� �������ÿ��������/����������� —����������� ¡������������öpcie1�����������—���¼������ �� pcie-phy0����������� ²���a����������� Å���������������������`�� Ø������������������½���������������������½���������������������½���������������������½����������� æ���¾��������������okay�������������ti,dra746-pcie-rc�ti,dra7-pcie����������Þ���œ����������interrupt-controller�����������������������������������/�����������D���½���������pcie_ep@51000000���������� ��@Q������(Q� ���LQ�����(������������&��&ep_dbics�ti_conf�ep_dbics2�addr_space������������������è����������� —����������� ����������� �����������öpcie1�����������—���¼������ �� pcie-phy0����������� æ���¾�������������� ²���a��������� ��disabled����������"���ti,dra746-pcie-ep�ti,dra7-pcie-ep������������axi@1������������simple-bus������������������������������������Q€��Q€����0�����0��������������������� ��disabled�������pcie@51800000�����������@Q€���� �Q€ ���L����� ���������&rc_dbics�ti_conf�config���������������c���������d������������������������������������Lpci�������0����������������0��������‚�������00��0�����þÐ��������� �������ÿ��������/����������� —����������� ¡�����������öpcie2�����������—���¿������ �� pcie-phy0����������� Å���������������������`�� Ø������������������À���������������������À���������������������À���������������������À����������� æ���¾���������������ti,dra746-pcie-rc�ti,dra7-pcie�����interrupt-controller�����������������������������������/�����������D���À������������ocmcram@40300000���������� ���mmio-sram�����������@@0������������������@0���������������������������������sram-hs@0������������ti,secure-ram�����������@�����������������ocmcram@40400000���������� ��disabled���������� ���mmio-sram�����������@@@������������������@@������������������������������������ocmcram@40500000���������� ��disabled���������� ���mmio-sram�����������@@P������������������@P������������������������������������bandgap@4a0021e0����������0��@J�!à���J�#,���J�#€���,J�#À���<J�%d���J�%t���P���������ti,dra752-bandgap������������������y����������� �����������D���ï������dsp_system@40d00000����������syscon����������@@Ð�������������D���Ý������padconf@4844a000�������������ti,dra7-iodelay���������@HD ��� ����������������������������������è������mmc1_iodelay_ddr_conf���������Ì�� 5����é������$����������0��v������<���������H���8������T���������� ��K������(����������,����������4����������8���������@����������D����������L����������P����������X����������\��������������mmc1_iodelay_sdr104_conf����������„�� 5�� ��|������(����������,����������4����������8����������@����������D����������L����������P����������X����������\��������������mmc2_iodelay_hs200_conf�������ä�� 5����€������”��^���®��¨��š������¬��O������´��Ô������¸��S������À��¤������Ä���Û������Ð��&���š��Ø��€������Ü���–������ä��d������è���–������ð��C������ô���È������ü��³����������ì������d��÷������h��t����������mmc3_iodelay_manual1_conf���������Ì�� 5��x������‚��€��]������„����������ˆ����������Œ�������������«������”����������˜����������œ���Ý������ ����������¤����������¨����������¬����������°����������´��Ú������¸����������¼��������������mmc3_iodelay_sdr50_conf�������Ì�� 5��x��T������€���^������„���z������ˆ����������Œ�������������[������”����������˜����������œ���9������ ����������¤����������¨����������¬����������°����������´��w������¸����������¼��������������mmc4_iodelay_manual1_conf���������Ì�� 5��@����������H��{������L��*������P����������T����������p��u������t����������x����������|��‰���@��€����������„����������ˆ�����€��Œ��������������������”��|���,��˜����������œ��������������mmc4_iodelay_default_conf���������Ì�� 5��@����������H����������L��3������P����������T����������p��������t����������x����������|��e������€����������„����������ˆ��«������Œ��������������������”��C������˜����������œ�����������������target-module@43300000�����������ti,sysc-omap4�ti,sysc�����������@C0�������������&rev���������l���Á���P������������sfck���������������������������������������C0��������dma@0������������ti,edma3-tpcc�����������@������������� ��&edma3_cc����������$��������i���������h���������g���������'��uedma3_ccint�edma3_mperr�edma3_ccerrint����������_���@��������T����������� G���Â������Ã������������D������������target-module@43400000�����������ti,sysc-omap4�ti,sysc�����������@C@�������������&rev���������l���Á���X������������sfck���������������������������������������C@��������dma@0������������ti,edma3-tptc�����������@���������������������r�����������uedma3_tcerrint����������D���Â���������target-module@43500000�����������ti,sysc-omap4�ti,sysc�����������@CP�������������&rev���������l���Á���`������������sfck���������������������������������������CP��������dma@0������������ti,edma3-tptc�����������@���������������������s�����������uedma3_tcerrint����������D���Ã���������dmm@4e000000���������� ���ti,omap5-dmm������������@N���������������������l�����������ödmm�������ipu@58820000�������������ti,dra7-ipu���������@X‚�������������&l2ram����������� P���Ä��������okay������������ W���Å�������Å�����������l���>���������������� ^dra7-ipu1-fw.xem4����������� l���Æ���Ç�������� s���È�������� }���É���Ê�������� ���Ë������ipu@55020000�������������ti,dra7-ipu���������@U�������������&l2ram����������� P���Ì��������okay������������ W���Í�������Í�����������l���Î���������������� ^dra7-ipu2-fw.xem4����������� l���Ï���Ð�������� s���Ñ�������� }���Ò���Ó�������� ���Ô������dsp@40800000�������������ti,dra7-dsp���������@@€���€�@à����€�@ð����€���������&l2ram�l1pram�l1dram��������� ž��� ��\��� �������� P���Õ���Ö��������okay������������ W���×������������l���Ø���������������� ^dra7-dsp1-fw.xe66����������� l���Æ���Ù�������� s���Ú�������� }���Û�������� ���Ü������target-module@40d01000�����������ti,sysc-omap2�ti,sysc�����������@@Ð����@Ð���@Ð�����������&rev�sysc�syss�����������*����������������������������l���Ø����������������sfck��������� W���×����������� ©rstctrl��������������@Ð��������������������������������mmu@0������������ti,dra7-dsp-iommu�����������@��������������������������������� µ������������ Â���Ý������������D���Õ���������target-module@40d02000�����������ti,sysc-omap2�ti,sysc�����������@@Ð ����@Ð ���@Ð �����������&rev�sysc�syss�����������*����������������������������l���Ø����������������sfck��������� W���×����������� ©rstctrl��������������@Ð ��������������������������������mmu@0������������ti,dra7-dsp-iommu�����������@����������������������‘����������� µ������������ Â���Ý�����������D���Ö���������target-module@58882000�����������ti,sysc-omap2�ti,sysc�����������@Xˆ ����Xˆ ���Xˆ �����������&rev�sysc�syss�����������*����������������������������l���>����������������sfck��������� W���Å����������� ©rstctrl���������������������������������������Xˆ �������mmu@0������������ti,dra7-iommu�����������@���������������������‹����������� µ������������� Ö��������D���Ä���������target-module@55082000�����������ti,sysc-omap2�ti,sysc�����������@U ����U ���U �����������&rev�sysc�syss�����������*����������������������������l���Î����������������sfck��������� W���Í����������� ©rstctrl���������������������������������������U �������mmu@0������������ti,dra7-iommu�����������@���������������������Œ����������� µ������������� Ö��������D���Ì���������regulator-abb-mpu��������� ���ti,abb-v3�����������0abb_mpu������������������������������������l����������� ì���2�������� ý���������(��@Jà}Ü���Jà}à���Jà`���J�; ���JàÁX���������D��&setup-address�control-address�int-address�efuse-address�ldo-address��������� ���€��������&�����������>���������H��R�, ���������������ð���³@��������������ð���v��������������ð����������D���������regulator-abb-ivahd������� ���ti,abb-v3��������� ��0abb_ivahd��������������������������������������l����������� ì���2�������� ý���������(��@Jà~4���Jà~$���Jà`���J�%Ì���J�$p���������D��&setup-address�control-address�int-address�efuse-address�ldo-address��������� @�����������&�����������>���������H��R����������������ð���Œ0��������������ð���Ð��������������ð��������regulator-abb-dspeve���������� ���ti,abb-v3�����������0abb_dspeve�������������������������������������l����������� ì���2�������� ý���������(��@Jà~0���Jà~ ���Jà`���J�%à���J�$l���������D��&setup-address�control-address�int-address�efuse-address�ldo-address��������� �����������&�����������>���������H��R����������������ð���Œ0��������������ð���Ð��������������ð��������regulator-abb-gpu��������� ���ti,abb-v3�����������0abb_gpu������������������������������������l����������� ì���2�������� ý���������(��@Jà}ä���Jà}è���Jà`���J�;���JàÁT���������D��&setup-address�control-address�int-address�efuse-address�ldo-address��������� �����������&�����������>���������H��R�¡Ð���������������ð���v��������������ð���ˆ���������������ð��������spi@4b300000�������������ti,dra7xxx-qspi���������@K0�����\��������������&qspi_base�qspi_mmap���������^��� ��X����������������������������������öqspi������������l���Y��,�����������sfck���������|�����������������W�����������okay������������1¸Ø����m25p80@0�������������s25fl256s1�jedec,spi-nor������������1¸Ø���������@������������q�����������‚�������������������������������partition@0������� ��…QSPI.SPL������������@�������������partition@1���������…QSPI.u-boot���������@������������partition@2���������…QSPI.u-boot-spl-os����������@������������partition@3���������…QSPI.u-boot-env���������@������������partition@4���������…QSPI.u-boot-env.backup1���������@������������partition@5���������…QSPI.kernel���������@����€��������partition@6���������…QSPI.file-system������������@�ž��b��������������sata@4a141100������������snps,dwc-ahci�����������@J�����J�������������������1�����������—���Þ������ �� sata-phy������������l���\���h�����������ösata������������“���������gpmc@50000000������������ti,am3352-gpmc����������ögpmc������������@P�����|��������������������������i���®���������������nrxtx������������¥�����������±���������������������������������������������/������������Ô��������ä��������� ��disabled����������target-module@56000000�����������ti,sysc-omap4�ti,sysc�����������@V�þ����V�þ��������� ��&rev�sysc������������������������������*������������������l���ß����������������sfck���������������������������������������V������������crossbar@4a002a48������������ti,irq-crossbar���������@J�*H��0������������������&�����������/�����������Ã��� ��������Ï����������ç��������� ��ó����������������������ƒ���„����������� ���C���D���…���‹���Œ��������������������D���������target-module@58000000�����������ti,sysc-omap2�ti,sysc�����������@X������X����������� ��&rev�syss������������8���������0��l���à�����������à������� ���à������� ���à���������������sfck�hdmi_clk�sys_clk�tv_clk���������������������������������������X����€�����dss@0������������ti,dra7-dss���������okay������������"��� ��8�������������������������������������������€��������(��@�������€��@T�����C���� ��T�����“���� ������(��&dss�pll1_clkctrl�pll1�pll2_clkctrl�pll2�������$��l���à����������à����������à������� ��������sfck�video1_clk�video2_clk�����������2���á���target-module@1000�����������ti,sysc-omap2�ti,sysc�����������@������������������������&rev�sysc�syss�����������*����������������������������������������������8�����������l���à���������������sfck������������������������������������������������dispc@0����������ti,dra7-dispc�����������@���������������������������������l���à���������������sfck���������D��� ��4���������target-module@40000����������ti,sysc-omap4�ti,sysc�����������@����������������� ��&rev�sysc������������*��������������������������������l���à������� ���à���������������sfck�dss_clk������������������������������������������������encoder@0��������� ���ti,dra7-hdmi���������� ��@�������������€������€�������������&wp�pll�phy�core����������������`�����������okay������������l���à������� ���à������� ��������sfck�sys_clk���������i���•���L������ ��naudio_tx������������O���â���port�������endpoint������������Z���ã��������D���ö���������������ports��������������������������������port@0����������@�������endpoint������������Z���ä��������j�����������D��� ������������������target-module@4b500000�����������ti,sysc-omap2�ti,sysc�����������@KP�€���KP�„���KP�ˆ�����������&rev�sysc�syss����������������������*���������������������8�����������l���¡����������������sfck���������������������������������������KP��������aes@0��������� ���ti,omap4-aes������������@������� ���������������P�����������i���®���o�������®���n������������ntx�rx�����������l��� ��������sfck����������target-module@4b700000�����������ti,sysc-omap2�ti,sysc�����������@Kp�€���Kp�„���Kp�ˆ�����������&rev�sysc�syss����������������������*���������������������8�����������l���¡���������������sfck���������������������������������������Kp��������aes@0��������� ���ti,omap4-aes������������@������� ���������������;�����������i���®���r�������®���q������������ntx�rx�����������l��� ��������sfck����������target-module@4b101000�����������ti,sysc-omap3-sham�ti,sysc����������@K����K���K�����������&rev�sysc�syss����������������������*������������������8�����������l���¡���(������������sfck���������������������������������������K�������sham@0�����������ti,omap5-sham�����������@����������������������.�����������i���®���w������������nrx����������l��� ��������sfck����������opp-supply@4a003b20����������ti,omap5-opp-supply���������@J�; �����������[�, �����³@����v�����������m�ã`������dsp_system@41500000����������syscon����������@AP�������������D���ç������target-module@41501000�����������ti,sysc-omap2�ti,sysc�����������@AP����AP���AP�����������&rev�sysc�syss�����������*����������������������������l���å����������������sfck��������� W���æ����������� ©rstctrl��������������AP��������������������������������mmu@0������������ti,dra7-dsp-iommu�����������@����������������������’����������� µ������������ Â���ç������������D���è���������target-module@41502000�����������ti,sysc-omap2�ti,sysc�����������@AP ����AP ���AP �����������&rev�sysc�syss�����������*����������������������������l���å����������������sfck��������� W���æ����������� ©rstctrl��������������AP ��������������������������������mmu@0������������ti,dra7-dsp-iommu�����������@����������������������“����������� µ������������ Â���ç�����������D���é���������dsp@41000000�������������ti,dra7-dsp���������@A����€�A`����€�Ap����€���������&l2ram�l1pram�l1dram��������� ž��� ��`��� �������� P���è���é��������okay������������ W���æ������������l���å���������������� ^dra7-dsp2-fw.xe66����������� l���Ï���ê�������� s���ë�������� }���ì�������� ���í������target-module@42c01900�����������ti,sysc-dra7-mcan�ti,sysc����������������BÀ���� ����������������������������������@BÀ����BÀ���BÀ�����������&rev�sysc�syss����������������������8�����������l���f���€������������sfck����mcan@1a00������������bosch,m_can���������@�����@�������ü��������&m_can�message_ram������������&������������������C����������D��������� ��uint0�int1�����������l��� ���î������ ��shclk�cclk��������� ��ˆ��������������� �������������������� ��disabled�������������target-module@4b226000�����������ti,sysc-pruss�ti,sysc�����������@K"`����K"`��������� ��&rev�sysc���������������0��������������������������*������������������l���Y���������������sfck���������������������������������������K �����������target-module@4b2a6000�����������ti,sysc-pruss�ti,sysc�����������@K*`����K*`��������� ��&rev�sysc���������������0��������������������������*������������������l���Y���������������sfck���������������������������������������K(��������������thermal-zones������cpu_thermal���������—���ú����������ô��������»���ï������������Ë������Ð���trips������cpu_alert�����������Ø�_��������ä��Ð��������Spassive���������D���ð������cpu_crit������������Ø�š(��������ä��Ð������ ��Scritical�������������cooling-maps�������map0������������ï���ð��������ô���ñÿÿÿÿÿÿÿÿ������������gpu_thermal���������—���ú����������ô��������»���ï�����������Ë������Ð���trips������gpu_crit������������Ø�š(��������ä��Ð������ ��Scritical����������������core_thermal������������—���ú����������ô��������»���ï�����������Ë������Ð���trips������core_crit�����������Ø�š(��������ä��Ð������ ��Scritical����������������dspeve_thermal����������—���ú����������ô��������»���ï�����������Ë������Ð���trips������dspeve_crit���������Ø�š(��������ä��Ð������ ��Scritical����������������iva_thermal���������—���ú����������ô��������»���ï�����������Ë������Ð���trips������iva_crit������������Ø�š(��������ä��Ð������ ��Scritical�������������������pmu����������arm,cortex-a15-pmu�����������&������������������ƒ����������„���������fixedregulator-vmain�������������regulator-fixed���������0VMAIN�����������?�LK@��������W�LK@���������Ÿ���������³��������D���š������fixedregulator-v3_3d�������������regulator-fixed���������0V3_3D����������� ���ò��������?�2Z ��������W�2Z ���������Ÿ���������³��������D���Ÿ������fixedregulator-v1_2d�������������regulator-fixed���������0V1_2D����������� ���š��������?�O€��������W�O€���������Ÿ���������³��������D���ž������fixedregulator-vtt�����������regulator-fixed������� ��0vtt_fixed����������� ���Ÿ��������?�2Z ��������W�2Z ���������Ÿ���������³������leds-iio���������� ��disabled���������� ���gpio-leds������led-out0������������…out0������������Þ���ó���������������� off�������led-out1������������…out1������������Þ���ó��������������� off�������led-out2������������…out2������������Þ���ó��������������� off�������led-out3������������…out3������������Þ���ó��������������� off�������led-out4������������…out4������������Þ���ó��������������� off�������led-out5������������…out5������������Þ���ó��������������� off�������led-out6������������…out6������������Þ���ó��������������� off�������led-out7������������…out7������������Þ���ó��������������� off����������connector@0����������hdmi-connector����������…hdmi������������Sa������port�������endpoint������������Z���ô��������D���÷������������encoder@0������������ti,tpd12s016�ti,tpd12s015�����������Þ�����������õ����������ports��������������������������������port@0����������@�������endpoint@0����������Z���ö��������D���ã���������port@1����������@������endpoint@0����������Z���÷��������D���ô���������������src_clk_x1����������z�������������fixed-clock���������ˆ1-���������D���������memory@0������������Lmemory����������@����€�������€���������reserved-memory���������������������������������������ipu2-memory@95800000�������������shared-dma-pool���������@����•€������€����������� ��������okay������������D���Ô������dsp1-memory@99000000�������������shared-dma-pool���������@����™������������������� ��������okay������������D���Ü������ipu1-memory@9d000000�������������shared-dma-pool���������@����������������������� ��������okay������������D���Ë������dsp2-memory@9f000000�������������shared-dma-pool���������@����Ÿ��������€����������� ��������okay������������D���í���������status-leds������� ���gpio-leds������cpu0-led������������…status0:red:cpu0������������Þ���ø���������������� off��������� %cpu0����������usr0-led������������…status0:green:usr�����������Þ���œ��������������� off�������heartbeat-led�����������…status0:blue:heartbeat����������Þ���œ��������������� off������� �� %heartbeat���������cpu1-led������������…status1:red:cpu1������������Þ���œ��� ������������ off��������� %cpu1����������usr1-led������������…status1:green:usr�����������Þ���õ��������������� off�������mmc0-led������������…status1:blue:mmc0�����������Þ���õ��������������� off��������� %mmc0�������������idk-leds���������� ��disabled���������� ���gpio-leds������red0-led���������� ��…idk:red0������������Þ���™��������������� off�������green0-led����������…idk:green0����������Þ���œ��� ������������ off�������blue0-led��������� ��…idk:blue0�����������Þ���ù��������������� off�������red1-led���������� ��…idk:red1������������Þ���™��������������� off�������green1-led����������…idk:green1����������Þ���ú��������������� off�������blue1-led��������� ��…idk:blue1�����������Þ���ù��������������� off�������red2-led���������� ��…idk:red2������������Þ���õ��� ������������ off�������green2-led����������…idk:green2����������Þ���õ��������������� off�������blue2-led��������� ��…idk:blue2�����������Þ���õ��� ������������ off�������red3-led���������� ��…idk:red3������������Þ���õ��������������� off�������green3-led����������…idk:green3����������Þ���œ��������������� off�������blue3-led��������� ��…idk:blue3�����������Þ���œ��������������� off������������� #address-cells�#size-cells�compatible�interrupt-parent�model�stdout-path�i2c0�i2c1�i2c2�i2c3�i2c4�serial0�serial1�serial2�serial3�serial4�serial5�serial6�serial7�serial8�serial9�ethernet0�ethernet1�d_can0�d_can1�spi0�rproc0�rproc1�rproc2�rproc3�rtc0�rtc1�display0�status�interrupts�interrupt-controller�#interrupt-cells�reg�phandle�device_type�operating-points-v2�clocks�clock-names�clock-latency�#cooling-cells�vbb-supply�vdd-supply�syscon�opp-shared�opp-hz�opp-microvolt�opp-supported-hw�opp-suspend�ti,hwmods�ranges�dma-ranges�interrupts-extended�reg-names�regulator-name�regulator-min-microvolt�regulator-max-microvolt�#phy-cells�#clock-cells�ti,bit-shift�ti,max-div�ti,latch-bit�assigned-clocks�assigned-clock-rates�assigned-clock-parents�#pinctrl-cells�pinctrl-single,register-width�pinctrl-single,function-mask�pinctrl-single,pins�#syscon-cells�#dma-cells�dma-requests�ti,dma-safe-map�dma-masters�clock-frequency�clock-mult�clock-div�ti,autoidle-shift�ti,index-starts-at-one�ti,invert-autoidle-bit�ti,index-power-of-two�ti,dividers�ti,sysc-mask�ti,sysc-midle�ti,sysc-sidle�ti,syss-mask�dma-channels�syscon-phy-power�phy-supply�syscon-pcs�syscon-pllreset�#mbox-cells�ti,mbox-num-users�ti,mbox-num-fifos�#hwlock-cells�#reset-cells�gpio-controller�#gpio-cells�ti,no-reset-on-init�ti,no-idle�ti,timer-alwon�ti,timer-secure�syscon-raminit�pinctrl-names�pinctrl-0�pinctrl-1�pinctrl-2�dmas�dma-names�ti,system-power-controller�ti,palmas-override-powerhold�smps12-in-supply�smps3-in-supply�smps45-in-supply�smps6-in-supply�smps7-in-supply�smps8-in-supply�smps9-in-supply�ldo1-in-supply�ldo2-in-supply�ldo3-in-supply�ldo4-in-supply�ldo9-in-supply�ldoln-in-supply�ldousb-in-supply�ldortc-in-supply�regulator-always-on�regulator-boot-on�wakeup-source�ti,palmas-long-press-seconds�ti,enable-vbus-detection�ti,enable-id-detection�id-gpio�vbus-gpio�vddc-supply�vddmipi-supply�vddio-supply�remote-endpoint�data-lines�ti,spi-num-cs�pbias-supply�max-frequency�mmc-ddr-1_8v�mmc-ddr-3_3v�vmmc-supply�vqmmc-supply�bus-width�cd-gpios�no-1-8-v�sdhci-caps-mask�mmc-hs200-1_8v�non-removable�ti,pindir-d0-out-d1-in�spi-max-frequency�spi-cpol�load-gpios�ti,provided-clocks�#pwm-cells�interrupt-names�label�mac-address�phys�phy-handle�phy-mode�ti,dual-emac-pvid�bus_freq�ti,timer-pwm�ext-clk-src�ti,mbox-tx�ti,mbox-rx�utmi-mode�phy-names�maximum-speed�dr_mode�snps,dis_u3_susphy_quirk�snps,dis_u2_susphy_quirk�extcon�snps,dis_metastability_quirk�ti,camerrx-control�bus-range�num-lanes�linux,pci-domain�ti,syscon-lane-sel�interrupt-map-mask�interrupt-map�ti,syscon-unaligned-access�num-ib-windows�num-ob-windows�#thermal-sensor-cells�pinctrl-pin-array�ti,tptcs�iommus�resets�firmware-name�mboxes�ti,timers�ti,watchdog-timers�memory-region�ti,bootreg�reset-names�#iommu-cells�ti,syscon-mmuconfig�ti,iommu-bus-err-back�ti,settling-time�ti,clock-cycles�ti,tranxdone-status-mask�ti,ldovbb-override-mask�ti,ldovbb-vset-mask�ti,abb_info�syscon-chipselects�spi-tx-bus-width�spi-rx-bus-width�ports-implemented�gpmc,num-cs�gpmc,num-waitpins�ti,max-irqs�ti,max-crossbar-sources�ti,reg-size�ti,irqs-reserved�ti,irqs-skip�ti,irqs-safe-map�syscon-pll-ctrl�vdda_video-supply�syscon-pol�vdda-supply�ti,efuse-settings�ti,absolute-max-voltage-uv�bosch,mram-cfg�polling-delay-passive�polling-delay�thermal-sensors�coefficients�temperature�hysteresis�trip�cooling-device�vin-supply�default-state�reusable�linux,default-trigger�