Ð þí�á���8�x���(������������i�@�����������������������������0����ti,omap3-gta04�ti,omap3630�ti,omap36xx�ti,omap3����������������������������������+������������7Goldelico GTA04A3/Letux 2804�������chosen�����������=/ocp@68000000/serial@49020000���������aliases����������I/ocp@68000000/i2c@48070000�����������N/ocp@68000000/i2c@48072000�����������S/ocp@68000000/i2c@48060000�����������X/ocp@68000000/mmc@4809c000�����������]/ocp@68000000/mmc@480b4000�����������b/ocp@68000000/serial@4806a000������������j/ocp@68000000/serial@4806c000������������r/ocp@68000000/serial@49020000������������z/ocp@68000000/serial@49042000������������‚/spi_lcd/td028ttec1@0������������‹/connector��������cpus�������������������������+�������cpu@0�������������arm,cortex-a8������������”cpu���������� �������������¤������������«cpu����������·�“à���������Å������������Ù������������ä������������ó������������ÿ��&���������pmu@54000000��������������arm,cortex-a8-pmu������������ T����€���������������������debugss�������soc�����������ti,omap-infra������mpu������� ����ti,omap3-mpu������������mpu�������iva������� ����ti,iva2.2�����������iva����dsp������� ����ti,omap3-c64����������������ocp@68000000��������������ti,omap3-l3-smx�simple-bus����������� h����������������� ��� ���������������������+��������������������l3_main����l4@48000000�����������ti,omap3-l4-core�simple-bus����������������������+���������������H���������scm@2000��������������ti,omap3-scm�simple-bus���������� �� ��� ����������������������+����������������� ��� ����pinmux@30��������� ����ti,omap3-padconf�pinctrl-single���������� ���0��8���������������������+������������#�����������2������������C��������X�����������v��ÿ��������“default���������¡������������ÿ���ï���pinmux_hsusb2_pins��������0��«��¤����¦����¨����ª����¬����®�����������ÿ���������pinmux_uart1_pins�����������«��R�����L�������������ÿ���é������pinmux_uart2_pins�����������«��J�����H�������������ÿ���ê������pinmux_uart3_pins�����������«��n�����p�������������ÿ���ð������pinmux_mmc1_pins����������0��«���������������������������������ÿ��������backlight_pins_pinmux�����������«���Š������������ÿ��0������pinmux_dss_dpi_pins�������à��«���¤�������¦�������¨�������ª�������¬�������®�������°�������²�������´�������¶�������¸�������º�������¼�������¾�������À�������Â�������Ä�������Æ�������È�������Ê�������Ì�������Î�������Ð�������Ò�������Ô�������Ö�������Ø�������Ú�������������ÿ��������pinmux_gps_pins���������«��F������������ÿ���ë������hdq_pins������������«��–�����������ÿ��������pinmux_bmp085_pins����������«�������������ÿ���ø������pinmux_bma180_pins����������«�� �����������ÿ���ú������pinmux_itg3200_pins���������«���ˆ�����������ÿ���û������pinmux_hmc5843_pins���������«�������������ÿ���ý������pinmux_penirq_pins����������«��d�����������ÿ���þ������pinmux_camera_pins�������� ��«���Ü�����Þ�����à�������â�����ä������æ�����è�����ê�����ì�����î�����ð�����ò�����ô�����ö�����ø�����ú�����ü�����þ��������������������pinmux_mcbsp1_pins��������0��«��\����^������`������b�����f�����h������������ÿ�� ������pinmux_mcbsp2_pins�������� ��«������������������������������ÿ��������pinmux_mcbsp3_pins�������� ��«��<������>�����@�����B������������ÿ��������pinmux_mcbsp4_pins����������«��T����V����Z�����������ÿ��������pinmux_twl4030_pins���������«��°��A���������ÿ���ò���������scm_conf@270��������������syscon�simple-bus������������ ��p��0���������������������+�����������������p��0���������ÿ������pbias_regulator@2b0�����������ti,pbias-omap3�ti,pbias-omap������������� ��°�����������¿������pbias_mmc_omap2430����������Æpbias_mmc_omap2430����������Õ�w@��������í�-ÆÀ���������ÿ�����������clocks�����������������������+�������mcbsp5_mux_fck@68�������������������������ti,composite-mux-clock�����������¤������ �������������������� ���h���������ÿ���������mcbsp5_fck������������������������ti,composite-clock�����������¤��� ������������ÿ��������mcbsp1_mux_fck@4��������������������������ti,composite-mux-clock�����������¤������ �������������������� ������������ÿ��� ������mcbsp1_fck������������������������ti,composite-clock�����������¤������ ���������ÿ��������mcbsp2_mux_fck@4��������������������������ti,composite-mux-clock�����������¤������ �������������������� ������������ÿ���������mcbsp2_fck������������������������ti,composite-clock�����������¤���������������ÿ��������mcbsp3_mux_fck@68�������������������������ti,composite-mux-clock�����������¤������ ��������� ���h���������ÿ���������mcbsp3_fck������������������������ti,composite-clock�����������¤���������������ÿ�� ������mcbsp4_mux_fck@68�������������������������ti,composite-mux-clock�����������¤������ �������������������� ���h���������ÿ���������mcbsp4_fck������������������������ti,composite-clock�����������¤���������������ÿ��������������clockdomains����������pinmux@a00�������� ����ti,omap3-padconf�pinctrl-single���������� �� ����\���������������������+������������#�����������2������������C��������X�����������v��ÿ���pinmux_gpio1_pins�����������«�����A�����A���������ÿ���è������pinmux_twl4030_vpins���������� ��«������������������������������������ÿ���ó���������������target-module@480a6000������������ti,sysc-omap2�ti,sysc������������ H `D���H `H���H `L�����������rev�sysc�syss�����������)�����������6������������������D������������¤������������«ick����������������������+���������������H `��� ����aes1@0�������� ����ti,omap3-aes������������� �������P��������������������Q������ ������ ��������Vtx�rx������������target-module@480c5000������������ti,sysc-omap2�ti,sysc������������ HPD���HPH���HPL�����������rev�sysc�syss�����������)�����������6������������������D������������¤������������«ick����������������������+���������������HP��� ����aes2@0�������� ����ti,omap3-aes������������� �������P��������������������Q������A������B��������Vtx�rx������������prm@48306000���������� ����ti,omap3-prm������������� H0`���@���������������clocks�����������������������+�������virt_16_8m_ck�������������������������fixed-clock���������`�Y����������ÿ���������osc_sys_ck@d40�������������������� ����ti,mux-clock�������������¤��������������������������� �� @���������ÿ���������sys_ck@1270�����������������������ti,divider-clock�������������¤����������������������p������������ ��p���������{���������ÿ���#������sys_clkout1@d70�����������������������ti,gate-clock������������¤������������ �� p�����������������dpll3_x2_ck�����������������������fixed-factor-clock�����������¤�����������’��������������������dpll3_m2x2_ck�������������������������fixed-factor-clock�����������¤��� ��������’�����������������������ÿ���"������dpll4_x2_ck�����������������������fixed-factor-clock�����������¤���!��������’��������������������corex2_fck������������������������fixed-factor-clock�����������¤���"��������’�����������������������ÿ���$������wkup_l4_ick�����������������������fixed-factor-clock�����������¤���#��������’�����������������������ÿ���S������corex2_d3_fck�������������������������fixed-factor-clock�����������¤���$��������’�����������������������ÿ���Š������corex2_d5_fck�������������������������fixed-factor-clock�����������¤���$��������’�����������������������ÿ���‹���������clockdomains�������������cm@48004000�����������ti,omap3-cm���������� H�@���@����clocks�����������������������+�������dummy_apb_pclk������������������������fixed-clock���������`����������omap_32k_fck��������������������������fixed-clock���������`��€����������ÿ���E������virt_12m_ck�����������������������fixed-clock���������`�·����������ÿ���������virt_13m_ck�����������������������fixed-clock���������`�Æ]@���������ÿ���������virt_19200000_ck��������������������������fixed-clock���������`$ø����������ÿ���������virt_26000000_ck��������������������������fixed-clock���������`Œº€���������ÿ���������virt_38_4m_ck�������������������������fixed-clock���������`Ið����������ÿ���������dpll4_ck@d00��������������������������ti,omap3-dpll-per-j-type-clock�����������¤���#���#��������� �� ��� �� D�� 0���������ÿ���!������dpll4_m2_ck@d48�����������������������ti,divider-clock�������������¤���!��������p���?��������� �� H���������{���������ÿ���%������dpll4_m2x2_mul_ck�������������������������fixed-factor-clock�����������¤���%��������’�����������������������ÿ���&������dpll4_m2x2_ck@d00�������������������������ti,hsdiv-gate-clock����������¤���&�������������������� �� ����������§���������ÿ���'������omap_96m_alwon_fck������������������������fixed-factor-clock�����������¤���'��������’�����������������������ÿ���.������dpll3_ck@d00��������������������������ti,omap3-dpll-core-clock�������������¤���#���#��������� �� ��� �� @�� 0���������ÿ���������dpll3_m3_ck@1140��������������������������ti,divider-clock�������������¤����������������������p������������ ��@���������{���������ÿ���(������dpll3_m3x2_mul_ck�������������������������fixed-factor-clock�����������¤���(��������’�����������������������ÿ���)������dpll3_m3x2_ck@d00�������������������������ti,hsdiv-gate-clock����������¤���)�������������������� �� ����������§���������ÿ���*������emu_core_alwon_ck�������������������������fixed-factor-clock�����������¤���*��������’�����������������������ÿ���g������sys_altclk������������������������fixed-clock���������`�������������ÿ���3������mcbsp_clks������������������������fixed-clock���������`�������������ÿ��� ������dpll3_m2_ck@d40�����������������������ti,divider-clock�������������¤����������������������p������������ �� @���������{���������ÿ��� ������core_ck�����������������������fixed-factor-clock�����������¤��� ��������’�����������������������ÿ���+������dpll1_fck@940�������������������������ti,divider-clock�������������¤���+�������������������p������������ �� @���������{���������ÿ���,������dpll1_ck@904��������������������������ti,omap3-dpll-clock����������¤���#���,��������� �� �� $�� @�� 4���������ÿ���������dpll1_x2_ck�����������������������fixed-factor-clock�����������¤�����������’�����������������������ÿ���-������dpll1_x2m2_ck@944�������������������������ti,divider-clock�������������¤���-��������p������������ �� D���������{���������ÿ���A������cm_96m_fck������������������������fixed-factor-clock�����������¤���.��������’�����������������������ÿ���/������omap_96m_fck@d40���������������������� ����ti,mux-clock�������������¤���/���#�������������������� �� @���������ÿ���J������dpll4_m3_ck@e40�����������������������ti,divider-clock�������������¤���!�������������������p��� ��������� ��@���������{���������ÿ���0������dpll4_m3x2_mul_ck�������������������������fixed-factor-clock�����������¤���0��������’�����������������������ÿ���1������dpll4_m3x2_ck@d00�������������������������ti,hsdiv-gate-clock����������¤���1�������������������� �� ����������§���������ÿ���2������omap_54m_fck@d40���������������������� ����ti,mux-clock�������������¤���2���3�������������������� �� @���������ÿ���=������cm_96m_d2_fck�������������������������fixed-factor-clock�����������¤���/��������’�����������������������ÿ���4������omap_48m_fck@d40���������������������� ����ti,mux-clock�������������¤���4���3�������������������� �� @���������ÿ���5������omap_12m_fck��������������������������fixed-factor-clock�����������¤���5��������’�����������������������ÿ���L������dpll4_m4_ck@e40�����������������������ti,divider-clock�������������¤���!��������p������������ ��@���������{���������ÿ���6������dpll4_m4x2_mul_ck�������������������������ti,fixed-factor-clock������������¤���6��������½�����������Ë������������Ø���������ÿ���7������dpll4_m4x2_ck@d00�������������������������ti,gate-clock������������¤���7�������������������� �� ����������§���������Ø���������ÿ���Ž������dpll4_m5_ck@f40�����������������������ti,divider-clock�������������¤���!��������p���?��������� ��@���������{���������ÿ���8������dpll4_m5x2_mul_ck�������������������������ti,fixed-factor-clock������������¤���8��������½�����������Ë������������Ø���������ÿ���9������dpll4_m5x2_ck@d00�������������������������ti,hsdiv-gate-clock����������¤���9�������������������� �� ����������§���������Ø���������ÿ���o������dpll4_m6_ck@1140��������������������������ti,divider-clock�������������¤���!�������������������p���?��������� ��@���������{���������ÿ���:������dpll4_m6x2_mul_ck�������������������������fixed-factor-clock�����������¤���:��������’�����������������������ÿ���;������dpll4_m6x2_ck@d00�������������������������ti,hsdiv-gate-clock����������¤���;�������������������� �� ����������§���������ÿ���<������emu_per_alwon_ck��������������������������fixed-factor-clock�����������¤���<��������’�����������������������ÿ���h������clkout2_src_gate_ck@d70������������������� ����ti,composite-no-wait-gate-clock����������¤���+�������������������� �� p���������ÿ���>������clkout2_src_mux_ck@d70������������������������ti,composite-mux-clock�����������¤���+���#���/���=��������� �� p���������ÿ���?������clkout2_src_ck������������������������ti,composite-clock�����������¤���>���?���������ÿ���@������sys_clkout2@d70�����������������������ti,divider-clock�������������¤���@�������������������p���@��������� �� p���������ë������mpu_ck������������������������fixed-factor-clock�����������¤���A��������’�����������������������ÿ���B������arm_fck@924�����������������������ti,divider-clock�������������¤���B��������� �� $��������p���������emu_mpu_alwon_ck��������������������������fixed-factor-clock�����������¤���B��������’�����������������������ÿ���i������l3_ick@a40������������������������ti,divider-clock�������������¤���+��������p������������ �� @���������{���������ÿ���C������l4_ick@a40������������������������ti,divider-clock�������������¤���C�������������������p������������ �� @���������{���������ÿ���D������rm_ick@c40������������������������ti,divider-clock�������������¤���D�������������������p������������ ��@���������{������gpt10_gate_fck@a00������������������������ti,composite-gate-clock����������¤���#�������������������� �� ����������ÿ���F������gpt10_mux_fck@a40�������������������������ti,composite-mux-clock�����������¤���E���#�������������������� �� @���������ÿ���G������gpt10_fck�������������������������ti,composite-clock�����������¤���F���G������gpt11_gate_fck@a00������������������������ti,composite-gate-clock����������¤���#�������������������� �� ����������ÿ���H������gpt11_mux_fck@a40�������������������������ti,composite-mux-clock�����������¤���E���#�������������������� �� @���������ÿ���I������gpt11_fck�������������������������ti,composite-clock�����������¤���H���I������core_96m_fck��������������������������fixed-factor-clock�����������¤���J��������’�����������������������ÿ���������mmchs2_fck@a00������������������������ti,wait-gate-clock�����������¤������������ �� ���������������������ÿ���º������mmchs1_fck@a00������������������������ti,wait-gate-clock�����������¤������������ �� ���������������������ÿ���»������i2c3_fck@a00��������������������������ti,wait-gate-clock�����������¤������������ �� ���������������������ÿ���¼������i2c2_fck@a00��������������������������ti,wait-gate-clock�����������¤������������ �� ���������������������ÿ���½������i2c1_fck@a00��������������������������ti,wait-gate-clock�����������¤������������ �� ���������������������ÿ���¾������mcbsp5_gate_fck@a00�����������������������ti,composite-gate-clock����������¤��� ����������� ��������� �� ����������ÿ��� ������mcbsp1_gate_fck@a00�����������������������ti,composite-gate-clock����������¤��� ����������� ��������� �� ����������ÿ���������core_48m_fck��������������������������fixed-factor-clock�����������¤���5��������’�����������������������ÿ���K������mcspi4_fck@a00������������������������ti,wait-gate-clock�����������¤���K��������� �� ���������������������ÿ���¿������mcspi3_fck@a00������������������������ti,wait-gate-clock�����������¤���K��������� �� ���������������������ÿ���À������mcspi2_fck@a00������������������������ti,wait-gate-clock�����������¤���K��������� �� ���������������������ÿ���Á������mcspi1_fck@a00������������������������ti,wait-gate-clock�����������¤���K��������� �� ���������������������ÿ���Â������uart2_fck@a00�������������������������ti,wait-gate-clock�����������¤���K��������� �� ���������������������ÿ���Ã������uart1_fck@a00�������������������������ti,wait-gate-clock�����������¤���K��������� �� ������������ ���������ÿ���Ä������core_12m_fck��������������������������fixed-factor-clock�����������¤���L��������’�����������������������ÿ���M������hdq_fck@a00�����������������������ti,wait-gate-clock�����������¤���M��������� �� ���������������������ÿ���Å������core_l3_ick�����������������������fixed-factor-clock�����������¤���C��������’�����������������������ÿ���N������sdrc_ick@a10��������������������������ti,wait-gate-clock�����������¤���N��������� �� ��������������������ÿ���������gpmc_fck��������������������������fixed-factor-clock�����������¤���N��������’��������������������core_l4_ick�����������������������fixed-factor-clock�����������¤���D��������’�����������������������ÿ���O������mmchs2_ick@a10������������������������ti,omap3-interface-clock�������������¤���O��������� �� ��������������������ÿ���Æ������mmchs1_ick@a10������������������������ti,omap3-interface-clock�������������¤���O��������� �� ��������������������ÿ���Ç������hdq_ick@a10�����������������������ti,omap3-interface-clock�������������¤���O��������� �� ��������������������ÿ���È������mcspi4_ick@a10������������������������ti,omap3-interface-clock�������������¤���O��������� �� ��������������������ÿ���É������mcspi3_ick@a10������������������������ti,omap3-interface-clock�������������¤���O��������� �� ��������������������ÿ���Ê������mcspi2_ick@a10������������������������ti,omap3-interface-clock�������������¤���O��������� �� ��������������������ÿ���Ë������mcspi1_ick@a10������������������������ti,omap3-interface-clock�������������¤���O��������� �� ��������������������ÿ���Ì������i2c3_ick@a10��������������������������ti,omap3-interface-clock�������������¤���O��������� �� ��������������������ÿ���Í������i2c2_ick@a10��������������������������ti,omap3-interface-clock�������������¤���O��������� �� ��������������������ÿ���Î������i2c1_ick@a10��������������������������ti,omap3-interface-clock�������������¤���O��������� �� ��������������������ÿ���Ï������uart2_ick@a10�������������������������ti,omap3-interface-clock�������������¤���O��������� �� ��������������������ÿ���Ð������uart1_ick@a10�������������������������ti,omap3-interface-clock�������������¤���O��������� �� ����������� ���������ÿ���Ñ������gpt11_ick@a10�������������������������ti,omap3-interface-clock�������������¤���O��������� �� ��������������������ÿ���Ò������gpt10_ick@a10�������������������������ti,omap3-interface-clock�������������¤���O��������� �� ��������������������ÿ���Ó������mcbsp5_ick@a10������������������������ti,omap3-interface-clock�������������¤���O��������� �� ����������� ���������ÿ���Ô������mcbsp1_ick@a10������������������������ti,omap3-interface-clock�������������¤���O��������� �� ����������� ���������ÿ���Õ������omapctrl_ick@a10��������������������������ti,omap3-interface-clock�������������¤���O��������� �� ��������������������ÿ���Ö������dss_tv_fck@e00������������������������ti,gate-clock������������¤���=��������� �����������������������ÿ���µ������dss_96m_fck@e00�����������������������ti,gate-clock������������¤���J��������� �����������������������ÿ���¶������dss2_alwon_fck@e00������������������������ti,gate-clock������������¤���#��������� �����������������������ÿ���·������dummy_ck��������������������������fixed-clock���������`����������gpt1_gate_fck@c00�������������������������ti,composite-gate-clock����������¤���#��������������������� ������������ÿ���P������gpt1_mux_fck@c40��������������������������ti,composite-mux-clock�����������¤���E���#��������� ��@���������ÿ���Q������gpt1_fck��������������������������ti,composite-clock�����������¤���P���Q���������ÿ��������aes2_ick@a10��������������������������ti,omap3-interface-clock�������������¤���O�������������������� �� ���������ÿ���������wkup_32k_fck��������������������������fixed-factor-clock�����������¤���E��������’�����������������������ÿ���R������gpio1_dbck@c00������������������������ti,gate-clock������������¤���R��������� �����������������������ÿ���¬������sha12_ick@a10�������������������������ti,omap3-interface-clock�������������¤���O��������� �� ��������������������ÿ���×������wdt2_fck@c00��������������������������ti,wait-gate-clock�����������¤���R��������� �����������������������ÿ���������wdt2_ick@c10��������������������������ti,omap3-interface-clock�������������¤���S��������� ����������������������ÿ���®������wdt1_ick@c10��������������������������ti,omap3-interface-clock�������������¤���S��������� ����������������������ÿ���¯������gpio1_ick@c10�������������������������ti,omap3-interface-clock�������������¤���S��������� ����������������������ÿ���°������omap_32ksync_ick@c10��������������������������ti,omap3-interface-clock�������������¤���S��������� ����������������������ÿ���±������gpt12_ick@c10�������������������������ti,omap3-interface-clock�������������¤���S��������� ����������������������ÿ���²������gpt1_ick@c10��������������������������ti,omap3-interface-clock�������������¤���S��������� �����������������������ÿ���³������per_96m_fck�����������������������fixed-factor-clock�����������¤���.��������’�����������������������ÿ���������per_48m_fck�����������������������fixed-factor-clock�����������¤���5��������’�����������������������ÿ���T������uart3_fck@1000������������������������ti,wait-gate-clock�����������¤���T��������� �����������������������ÿ���‘������gpt2_gate_fck@1000������������������������ti,composite-gate-clock����������¤���#�������������������� ������������ÿ���U������gpt2_mux_fck@1040�������������������������ti,composite-mux-clock�����������¤���E���#��������� ��@���������ÿ���V������gpt2_fck��������������������������ti,composite-clock�����������¤���U���V���������ÿ��������gpt3_gate_fck@1000������������������������ti,composite-gate-clock����������¤���#�������������������� ������������ÿ���W������gpt3_mux_fck@1040�������������������������ti,composite-mux-clock�����������¤���E���#�������������������� ��@���������ÿ���X������gpt3_fck��������������������������ti,composite-clock�����������¤���W���X������gpt4_gate_fck@1000������������������������ti,composite-gate-clock����������¤���#�������������������� ������������ÿ���Y������gpt4_mux_fck@1040�������������������������ti,composite-mux-clock�����������¤���E���#�������������������� ��@���������ÿ���Z������gpt4_fck��������������������������ti,composite-clock�����������¤���Y���Z������gpt5_gate_fck@1000������������������������ti,composite-gate-clock����������¤���#�������������������� ������������ÿ���[������gpt5_mux_fck@1040�������������������������ti,composite-mux-clock�����������¤���E���#�������������������� ��@���������ÿ���\������gpt5_fck��������������������������ti,composite-clock�����������¤���[���\������gpt6_gate_fck@1000������������������������ti,composite-gate-clock����������¤���#�������������������� ������������ÿ���]������gpt6_mux_fck@1040�������������������������ti,composite-mux-clock�����������¤���E���#�������������������� ��@���������ÿ���^������gpt6_fck��������������������������ti,composite-clock�����������¤���]���^������gpt7_gate_fck@1000������������������������ti,composite-gate-clock����������¤���#�������������������� ������������ÿ���_������gpt7_mux_fck@1040�������������������������ti,composite-mux-clock�����������¤���E���#�������������������� ��@���������ÿ���`������gpt7_fck��������������������������ti,composite-clock�����������¤���_���`������gpt8_gate_fck@1000������������������������ti,composite-gate-clock����������¤���#����������� ��������� ������������ÿ���a������gpt8_mux_fck@1040�������������������������ti,composite-mux-clock�����������¤���E���#�������������������� ��@���������ÿ���b������gpt8_fck��������������������������ti,composite-clock�����������¤���a���b������gpt9_gate_fck@1000������������������������ti,composite-gate-clock����������¤���#����������� ��������� ������������ÿ���c������gpt9_mux_fck@1040�������������������������ti,composite-mux-clock�����������¤���E���#�������������������� ��@���������ÿ���d������gpt9_fck��������������������������ti,composite-clock�����������¤���c���d������per_32k_alwon_fck�������������������������fixed-factor-clock�����������¤���E��������’�����������������������ÿ���e������gpio6_dbck@1000�����������������������ti,gate-clock������������¤���e��������� �����������������������ÿ���’������gpio5_dbck@1000�����������������������ti,gate-clock������������¤���e��������� �����������������������ÿ���“������gpio4_dbck@1000�����������������������ti,gate-clock������������¤���e��������� �����������������������ÿ���”������gpio3_dbck@1000�����������������������ti,gate-clock������������¤���e��������� �����������������������ÿ���•������gpio2_dbck@1000�����������������������ti,gate-clock������������¤���e��������� �������������� ���������ÿ���–������wdt3_fck@1000�������������������������ti,wait-gate-clock�����������¤���e��������� �����������������������ÿ���—������per_l4_ick������������������������fixed-factor-clock�����������¤���D��������’�����������������������ÿ���f������gpio6_ick@1010������������������������ti,omap3-interface-clock�������������¤���f��������� ����������������������ÿ���˜������gpio5_ick@1010������������������������ti,omap3-interface-clock�������������¤���f��������� ����������������������ÿ���™������gpio4_ick@1010������������������������ti,omap3-interface-clock�������������¤���f��������� ����������������������ÿ���š������gpio3_ick@1010������������������������ti,omap3-interface-clock�������������¤���f��������� ����������������������ÿ���›������gpio2_ick@1010������������������������ti,omap3-interface-clock�������������¤���f��������� ������������� ���������ÿ���œ������wdt3_ick@1010�������������������������ti,omap3-interface-clock�������������¤���f��������� ����������������������ÿ���������uart3_ick@1010������������������������ti,omap3-interface-clock�������������¤���f��������� ����������������������ÿ���ž������uart4_ick@1010������������������������ti,omap3-interface-clock�������������¤���f��������� ����������������������ÿ���Ÿ������gpt9_ick@1010�������������������������ti,omap3-interface-clock�������������¤���f��������� ������������� ���������ÿ��� ������gpt8_ick@1010�������������������������ti,omap3-interface-clock�������������¤���f��������� ������������� ���������ÿ���¡������gpt7_ick@1010�������������������������ti,omap3-interface-clock�������������¤���f��������� ����������������������ÿ���¢������gpt6_ick@1010�������������������������ti,omap3-interface-clock�������������¤���f��������� ����������������������ÿ���£������gpt5_ick@1010�������������������������ti,omap3-interface-clock�������������¤���f��������� ����������������������ÿ���¤������gpt4_ick@1010�������������������������ti,omap3-interface-clock�������������¤���f��������� ����������������������ÿ���¥������gpt3_ick@1010�������������������������ti,omap3-interface-clock�������������¤���f��������� ����������������������ÿ���¦������gpt2_ick@1010�������������������������ti,omap3-interface-clock�������������¤���f��������� ����������������������ÿ���§������mcbsp2_ick@1010�����������������������ti,omap3-interface-clock�������������¤���f��������� �����������������������ÿ���¨������mcbsp3_ick@1010�����������������������ti,omap3-interface-clock�������������¤���f��������� ����������������������ÿ���©������mcbsp4_ick@1010�����������������������ti,omap3-interface-clock�������������¤���f��������� ����������������������ÿ���ª������mcbsp2_gate_fck@1000��������������������������ti,composite-gate-clock����������¤��� ��������������������� ������������ÿ���������mcbsp3_gate_fck@1000��������������������������ti,composite-gate-clock����������¤��� �������������������� ������������ÿ���������mcbsp4_gate_fck@1000��������������������������ti,composite-gate-clock����������¤��� �������������������� ������������ÿ���������emu_src_mux_ck@1140������������������� ����ti,mux-clock�������������¤���#���g���h���i��������� ��@���������ÿ���j������emu_src_ck������������������������ti,clkdm-gate-clock����������¤���j���������ÿ���k������pclk_fck@1140�������������������������ti,divider-clock�������������¤���k�������������������p������������ ��@���������{������pclkx2_fck@1140�����������������������ti,divider-clock�������������¤���k�������������������p������������ ��@���������{������atclk_fck@1140������������������������ti,divider-clock�������������¤���k�������������������p������������ ��@���������{������traceclk_src_fck@1140��������������������� ����ti,mux-clock�������������¤���#���g���h���i�������������������� ��@���������ÿ���l������traceclk_fck@1140�������������������������ti,divider-clock�������������¤���l�������������������p������������ ��@���������{������secure_32k_fck������������������������fixed-clock���������`��€����������ÿ���m������gpt12_fck�������������������������fixed-factor-clock�����������¤���m��������’�����������������������ÿ��������wdt1_fck��������������������������fixed-factor-clock�����������¤���m��������’��������������������security_l4_ick2��������������������������fixed-factor-clock�����������¤���D��������’�����������������������ÿ���n������aes1_ick@a14��������������������������ti,omap3-interface-clock�������������¤���n�������������������� �� ���������ÿ���������rng_ick@a14�����������������������ti,omap3-interface-clock�������������¤���n��������� �� ��������������������ÿ�� ������sha11_ick@a14�������������������������ti,omap3-interface-clock�������������¤���n��������� �� �����������������des1_ick@a14��������������������������ti,omap3-interface-clock�������������¤���n��������� �� ������������������cam_mclk@f00��������������������������ti,gate-clock������������¤���o��������������������� ������������Ø������cam_ick@f10�������������������!����ti,omap3-no-wait-interface-clock�������������¤���D��������� �����������������������ÿ���Þ������csi2_96m_fck@f00��������������������������ti,gate-clock������������¤������������ �����������������������ÿ���ß������security_l3_ick�����������������������fixed-factor-clock�����������¤���C��������’�����������������������ÿ���p������pka_ick@a14�����������������������ti,omap3-interface-clock�������������¤���p��������� �� �����������������icr_ick@a10�����������������������ti,omap3-interface-clock�������������¤���O��������� �� �����������������des2_ick@a10��������������������������ti,omap3-interface-clock�������������¤���O��������� �� �����������������mspro_ick@a10�������������������������ti,omap3-interface-clock�������������¤���O��������� �� �����������������mailboxes_ick@a10�������������������������ti,omap3-interface-clock�������������¤���O��������� �� �����������������ssi_l4_ick������������������������fixed-factor-clock�����������¤���D��������’�����������������������ÿ���w������sr1_fck@c00�����������������������ti,wait-gate-clock�����������¤���#��������� �����������������������ÿ��"������sr2_fck@c00�����������������������ti,wait-gate-clock�����������¤���#��������� �����������������������ÿ��!������sr_l4_ick�������������������������fixed-factor-clock�����������¤���D��������’��������������������dpll2_fck@40��������������������������ti,divider-clock�������������¤���+�������������������p������������ ���@���������{���������ÿ���q������dpll2_ck@4������������������������ti,omap3-dpll-clock����������¤���#���q��������� ������$���@���4������������������������������������ÿ���r������dpll2_m2_ck@44������������������������ti,divider-clock�������������¤���r��������p������������ ���D���������{���������ÿ���s������iva2_ck@0�������������������������ti,wait-gate-clock�����������¤���s��������� �������������������������ÿ���à������modem_fck@a00�������������������������ti,omap3-interface-clock�������������¤���#��������� �� ���������������������ÿ���á������sad2d_ick@a10�������������������������ti,omap3-interface-clock�������������¤���C��������� �� ��������������������ÿ���â������mad2d_ick@a18�������������������������ti,omap3-interface-clock�������������¤���C��������� �� ��������������������ÿ���ã������mspro_fck@a00�������������������������ti,wait-gate-clock�����������¤������������ �� ������������������ssi_ssr_gate_fck_3430es2@a00���������������������� ����ti,composite-no-wait-gate-clock����������¤���$��������������������� �� ����������ÿ���t������ssi_ssr_div_fck_3430es2@a40�����������������������ti,composite-divider-clock�����������¤���$�������������������� �� @������$��/���������������������������������������ÿ���u������ssi_ssr_fck_3430es2�����������������������ti,composite-clock�����������¤���t���u���������ÿ���v������ssi_sst_fck_3430es2�����������������������fixed-factor-clock�����������¤���v��������’�����������������������ÿ��������hsotgusb_ick_3430es2@a10����������������������"����ti,omap3-hsotgusb-interface-clock������������¤���N��������� �� ��������������������ÿ���������ssi_ick_3430es2@a10�����������������������ti,omap3-ssi-interface-clock�������������¤���w��������� �� ���������������������ÿ��������usim_gate_fck@c00�������������������������ti,composite-gate-clock����������¤���J����������� ��������� ������������ÿ���‚������sys_d2_ck�������������������������fixed-factor-clock�����������¤���#��������’�����������������������ÿ���y������omap_96m_d2_fck�����������������������fixed-factor-clock�����������¤���J��������’�����������������������ÿ���z������omap_96m_d4_fck�����������������������fixed-factor-clock�����������¤���J��������’�����������������������ÿ���{������omap_96m_d8_fck�����������������������fixed-factor-clock�����������¤���J��������’�����������������������ÿ���|������omap_96m_d10_fck��������������������������fixed-factor-clock�����������¤���J��������’�������������� ���������ÿ���}������dpll5_m2_d4_ck������������������������fixed-factor-clock�����������¤���x��������’�����������������������ÿ���~������dpll5_m2_d8_ck������������������������fixed-factor-clock�����������¤���x��������’�����������������������ÿ���������dpll5_m2_d16_ck�����������������������fixed-factor-clock�����������¤���x��������’�����������������������ÿ���€������dpll5_m2_d20_ck�����������������������fixed-factor-clock�����������¤���x��������’�����������������������ÿ���������usim_mux_fck@c40��������������������������ti,composite-mux-clock��������(���¤���#���y���z���{���|���}���~������€����������������������� ��@���������{���������ÿ���ƒ������usim_fck��������������������������ti,composite-clock�����������¤���‚���ƒ������usim_ick@c10��������������������������ti,omap3-interface-clock�������������¤���S��������� ������������� ���������ÿ���´������dpll5_ck@d04��������������������������ti,omap3-dpll-clock����������¤���#���#��������� �� �� $�� L�� 4���������������������������ÿ���„������dpll5_m2_ck@d50�����������������������ti,divider-clock�������������¤���„��������p������������ �� P���������{���������ÿ���x������sgx_gate_fck@b00��������������������������ti,composite-gate-clock����������¤���+�������������������� ������������ÿ���Œ������core_d3_ck������������������������fixed-factor-clock�����������¤���+��������’�����������������������ÿ���…������core_d4_ck������������������������fixed-factor-clock�����������¤���+��������’�����������������������ÿ���†������core_d6_ck������������������������fixed-factor-clock�����������¤���+��������’�����������������������ÿ���‡������omap_192m_alwon_fck�����������������������fixed-factor-clock�����������¤���'��������’�����������������������ÿ���ˆ������core_d2_ck������������������������fixed-factor-clock�����������¤���+��������’�����������������������ÿ���‰������sgx_mux_fck@b40�����������������������ti,composite-mux-clock�������� ���¤���…���†���‡���/���ˆ���‰���Š���‹��������� ��@���������ÿ���������sgx_fck�����������������������ti,composite-clock�����������¤���Œ������������ÿ��#������sgx_ick@b10�����������������������ti,wait-gate-clock�����������¤���C��������� �����������������������ÿ���ä������cpefuse_fck@a08�����������������������ti,gate-clock������������¤���#��������� �� ���������������������ÿ���Ø������ts_fck@a08������������������������ti,gate-clock������������¤���E��������� �� ��������������������ÿ���Ù������usbtll_fck@a08������������������������ti,wait-gate-clock�����������¤���x��������� �� ��������������������ÿ���Ú������usbtll_ick@a18������������������������ti,omap3-interface-clock�������������¤���O��������� �� ��������������������ÿ���Û������mmchs3_ick@a10������������������������ti,omap3-interface-clock�������������¤���O��������� �� ��������������������ÿ���Ü������mmchs3_fck@a00������������������������ti,wait-gate-clock�����������¤������������ �� ���������������������ÿ���Ý������dss1_alwon_fck_3430es2@e00������������������������ti,dss-gate-clock������������¤���Ž��������������������� ������������Ø���������ÿ���¸������dss_ick_3430es2@e10�����������������������ti,omap3-dss-interface-clock�������������¤���D��������� �����������������������ÿ���¹������usbhost_120m_fck@1400�������������������������ti,gate-clock������������¤���x��������� �����������������������ÿ���å������usbhost_48m_fck@1400��������������������������ti,dss-gate-clock������������¤���5��������� ������������������������ÿ���æ������usbhost_ick@1410��������������������������ti,omap3-dss-interface-clock�������������¤���D��������� �����������������������ÿ���ç������uart4_fck@1000������������������������ti,wait-gate-clock�����������¤���T��������� �����������������������ÿ���«���������clockdomains�������core_l3_clkdm�������������ti,clockdomain�����������¤������������dpll3_clkdm�����������ti,clockdomain�����������¤���������dpll1_clkdm�����������ti,clockdomain�����������¤���������per_clkdm�������������ti,clockdomain��������l���¤���‘���’���“���”���•���–���—���˜���™���š���›���œ������ž���Ÿ��� ���¡���¢���£���¤���¥���¦���§���¨���©���ª���«������emu_clkdm�������������ti,clockdomain�����������¤���k������dpll4_clkdm�����������ti,clockdomain�����������¤���!������wkup_clkdm������������ti,clockdomain��������$���¤���¬������®���¯���°���±���²���³���´������dss_clkdm�������������ti,clockdomain�����������¤���µ���¶���·���¸���¹������core_l4_clkdm�������������ti,clockdomain��������”���¤���º���»���¼���½���¾���¿���À���Á���Â���Ã���Ä���Å���Æ���Ç���È���É���Ê���Ë���Ì���Í���Î���Ï���Ð���Ñ���Ò���Ó���Ô���Õ���Ö������×���Ø���Ù���Ú���Û���Ü���Ý������cam_clkdm�������������ti,clockdomain�����������¤���Þ���ß������iva2_clkdm������������ti,clockdomain�����������¤���à������dpll2_clkdm�����������ti,clockdomain�����������¤���r������d2d_clkdm�������������ti,clockdomain�����������¤���á���â���ã������dpll5_clkdm�����������ti,clockdomain�����������¤���„������sgx_clkdm�������������ti,clockdomain�����������¤���ä������usbhost_clkdm�������������ti,clockdomain�����������¤���å���æ���ç������������target-module@48320000������������ti,sysc-omap2�ti,sysc������������ H2�����H2���������� ��rev�sysc������������6����������������¤���R���±���������«fck�ick����������������������+���������������H2��������counter@0�������������ti,omap-counter32k����������� ������� ���������interrupt-controller@48200000�������������ti,omap3-intc������������C��������2������������ H ��������������ÿ���������target-module@48056000������������ti,sysc-omap2�ti,sysc������������ H`����H`,���H`(�����������rev�sysc�syss�����������)��#��������;������������������6������������������D������������¤���N���������«ick����������������������+���������������H`�������dma-controller@0��������������ti,omap3630-sdma�ti,omap-sdma������������ ��������������������� ��������������I�����������T��� ��������a���`���������ÿ������������gpio@48310000�������������ti,omap3-gpio������������ H1������������������������gpio1������������n���������€��������������������C��������2�����������“default���������¡���è���������ÿ��'������gpio@49050000�������������ti,omap3-gpio������������ I������������������������gpio2������������€��������������������C��������2������������ÿ���ü������gpio@49052000�������������ti,omap3-gpio������������ I �����������������������gpio3������������€��������������������C��������2������������ÿ���������gpio@49054000�������������ti,omap3-gpio������������ I@��������������� ��������gpio4������������€��������������������C��������2������������ÿ���ù������gpio@49056000�������������ti,omap3-gpio������������ I`���������������!��������gpio5������������€��������������������C��������2������������ÿ���ì������gpio@49058000�������������ti,omap3-gpio������������ I€���������������"��������gpio6������������€��������������������C��������2������������ÿ���ÿ������serial@4806a000�����������ti,omap3-uart������������ H ��� ���������œ������H��������Q������1������2��������Vtx�rx�����������uart1�����������`Ül���������“default���������¡���é������serial@4806c000�����������ti,omap3-uart������������ HÀ������������œ������I��������Q������3������4��������Vtx�rx�����������uart2�����������`Ül���������“default���������¡���ê���gnss��������������wi2wi,w2sg0004����������“default���������¡���ë��������°���ì���������������Á���í��������Ì���î���������serial@49020000�����������ti,omap3-uart������������ I�������������œ������J���ï��n��������Q������5������6��������Vtx�rx�����������uart3�����������`Ül���������“default���������¡���ð������i2c@48070000���������� ����ti,omap3-i2c������������� H�����€�����������8��������Q��������������������Vtx�rx������������������������+������������i2c1������������`�'¬@���twl@48����������� ���H��������������������������������¤���ñ���������«fck�����������ti,twl4030�����������C��������2�����������“default���������¡���ò���ó���audio�������������ti,twl4030-audio������������×������codec�����������ç������������power�������������ti,twl4030-power�������������û������rtc�����������ti,twl4030-rtc�������������������bci�����������ti,twl4030-bci������������� ��������������ô�����������õ�����������%vac���������6�0Ô���������B���–������watchdog��������������ti,twl4030-wdt��������regulator-vaux1�����������ti,twl4030-vaux1������������Õ�&% ��������í�-ÆÀ������regulator-vaux2�����������ti,twl4030-vaux2������������Õ�*¹€��������í�*¹€���������M���������ÿ��������regulator-vaux3�����������ti,twl4030-vaux3������������Õ�&% ��������í�&% ������regulator-vaux4�����������ti,twl4030-vaux4������������Õ�*¹€��������í�0°���������ÿ��������regulator-vdd1������������ti,twl4030-vdd1���������Õ� 'À��������í� ���������ÿ���������regulator-vdac������������ti,twl4030-vdac���������Õ�w@��������í�w@���������ÿ��������regulator-vio�������������ti,twl4030-vio��������regulator-vintana1������������ti,twl4030-vintana1�������regulator-vintana2������������ti,twl4030-vintana2�������regulator-vintdig�������������ti,twl4030-vintdig��������regulator-vmmc1�����������ti,twl4030-vmmc1������������Õ�:��������í�0°���������ÿ��������regulator-vmmc2�����������ti,twl4030-vmmc2������������Õ�:��������í�0°������regulator-vusb1v5�������������ti,twl4030-vusb1v5�����������ÿ���ö������regulator-vusb1v8�������������ti,twl4030-vusb1v8�����������ÿ���÷������regulator-vusb3v1�������������ti,twl4030-vusb3v1�����������ÿ���ô������regulator-vpll1�����������ti,twl4030-vpll1����������regulator-vpll2�����������ti,twl4030-vpll2������������Õ�w@��������í�w@���������M���������ÿ��������regulator-vsim������������ti,twl4030-vsim���������Õ�*¹€��������í�0°���������ÿ���í������gpio��������������ti,twl4030-gpio����������€��������������������C��������2�����������a�����������l�¡Ã������twl4030-usb�����������ti,twl4030-usb������������� �����������y���ö��������‡���÷��������•���ô��������£�����������¬�������������ÿ��������pwm�����������ti,twl4030-pwm����������·���������pwmled������������ti,twl4030-pwmled�����������·���������pwrbutton�������������ti,twl4030-pwrbutton���������������������keypad������������ti,twl4030-keypad����������������������Â�����������Ò��������� ��ådisabled����������madc��������������ti,twl4030-madc��������������������ì������������ÿ���õ������������i2c@48072000���������� ����ti,omap3-i2c������������� H ����€�����������9��������Q��������������������Vtx�rx������������������������+������������i2c2������������`�€���bmp085@77��������� ����bosch,bmp085������������� ���w��������“default���������¡���ø������������ù��������������������bma180@41��������� ����bosch,bma180������������� ���A��������“default���������¡���ú������������ù��������������������itg3200@68������������invensense,itg3200����������� ���h��������“default���������¡���û������������ü��������������������tca6507@45������������ti,tca6507�����������������������+������������� ���E���������€��������������������ÿ��5���red_aux@0�����������þgta04:red:aux������������ ����������green_aux@1���������þgta04:green:aux���������� ���������red_power@3���������þgta04:red:power���������� �����������default-on��������green_power@4�����������þgta04:green:power������������ ���������wifi_reset@6������������� �������������gpio�������������hmc5843@1e������������honeywell,hmc5883l����������� �����������“default���������¡���ý������������ù��������������������tsc2007@48������������ti,tsc2007����������� ���H��������“default���������¡���þ������������ÿ�����������������������»���ÿ�����������������X��������*��à��������=��€��������P��è��������i�����������|�������������� ���������©������m24lr64@50������������atmel,24c64���������� ���P������lis302@1d�������������st,lis331dlh�st,lis3lv02d������������ �������������������������������������À����������Ë�����������Ù���������ë���������ý�������������������!�����������3��� ��������E��� ��������_���2���������p���������~������������������œ���������«���������º���������É��������Ø��� ��������ç�����������ö������������������������� ��������#��� ���������i2c@48060000���������� ����ti,omap3-i2c������������� H�����€�����������=��������Q��������������������Vtx�rx������������������������+������������i2c3������������`�† ������mailbox@48094000��������������ti,omap3-mailbox������������mailbox���������� H @�����������������������2�����������>�����������P������dsp���������b��������������������m��������������������spi@48098000��������������ti,omap2-mcspi����������� H €���������������A���������������������+������������mcspi1����������x���������@��Q������#������$������%������&������'������(������)������*������ ��Vtx0�rx0�tx1�rx1�tx2�rx2�tx3�rx3������� ��ådisabled����������spi@4809a000��������������ti,omap2-mcspi����������� H ���������������B���������������������+������������mcspi2����������x��������� ��Q������+������,������-������.��������Vtx0�rx0�tx1�rx1������� ��ådisabled����������spi@480b8000��������������ti,omap2-mcspi����������� H€���������������[���������������������+������������mcspi3����������x��������� ��Q��������������������������������Vtx0�rx0�tx1�rx1������� ��ådisabled����������spi@480ba000��������������ti,omap2-mcspi����������� H ���������������0���������������������+������������mcspi4����������x�����������Q������F������G��������Vtx0�rx0������� ��ådisabled����������1w@480b2000�����������ti,omap3-1w���������� H ���������������:��������hdq1w�����������“default���������¡��������mmc@4809c000��������������ti,omap3-hsmmc����������� H À���������������S��������mmc1�������������†��������Q������=������>��������Vtx�rx�����������“����������“default���������¡���������� ����������¬������������¶���������Ç������mmc@480b4000��������������ti,omap3-hsmmc����������� H@���������������V��������mmc2������������Q������/������0��������Vtx�rx����������� ����������¬������������¶���������Ñ��������ä��������mmc@480ad000��������������ti,omap3-hsmmc����������� H Ð���������������^��������mmc3������������Q������M������N��������Vtx�rx��������� ��ådisabled����������mmu@480bd400������������ï��������������ti,omap2-iommu����������� HÔ����€�������������������mmu_isp���������ü������������ÿ�� ������mmu@5d000000������������ï��������������ti,omap2-iommu����������� ]������€�������������������mmu_iva������� ��ådisabled����������wdt@48314000���������� ����ti,omap3-wdt������������� H1@����€������ ��wd_timer2���������mcbsp@48074000������������ti,omap3-mcbsp����������� H@����ÿ��������mpu���������������;���<������ ��common�tx�rx���������������€��������mcbsp1����������Q������������ ��������Vtx�rx������������¤�����������«fck���������åokay������������+������������“default���������¡�� ������target-module@480a0000������������ti,sysc-omap2�ti,sysc������������ H �<���H �@���H �D�����������rev�sysc�syss�����������)�����������6���������������D������������¤�� ���������«ick����������������������+���������������H ���� ����rng@0��������� ����ti,omap2-rng������������� ������ ������������4���������mcbsp@49022000������������ti,omap3-mcbsp����������� I ����ÿI€����ÿ������ ��mpu�sidetone������������������>���?�����������common�tx�rx�sidetone����������������������mcbsp2�mcbsp2_sidetone����������Q������!������"��������Vtx�rx������������¤�����¨���������«fck�ick���������åokay������������“default���������¡�����������ÿ��(������mcbsp@49024000������������ti,omap3-mcbsp����������� I@����ÿI ����ÿ������ ��mpu�sidetone������������������Y���Z�����������common�tx�rx�sidetone��������������€��������mcbsp3�mcbsp3_sidetone����������Q��������������������Vtx�rx������������¤�� ���©���������«fck�ick���������åokay������������+������������“default���������¡��������mcbsp@49026000������������ti,omap3-mcbsp����������� I`����ÿ��������mpu���������������6���7������ ��common�tx�rx���������������€��������mcbsp4����������Q��������������������Vtx�rx������������¤�����������«fck���������+������������åokay������������“default���������¡�����������ÿ��*������mcbsp@48096000������������ti,omap3-mcbsp����������� H `����ÿ��������mpu���������������Q���R������ ��common�tx�rx���������������€��������mcbsp5����������Q��������������������Vtx�rx������������¤�����������«fck������� ��ådisabled����������sham@480c3000�������������ti,omap3-sham�����������sham������������� H0����d�����������1��������Q������E��������Vrx��������target-module@48318000������������ti,sysc-omap2-timer�ti,sysc���������� H1€����H1€���H1€�����������rev�sysc�syss�����������)��'��������6������������������D������������¤�����³���������«fck�ick����������������������+���������������H1€�������������<���������P���timer@0�����������ti,omap3430-timer������������ �������€���������¤�����������«fck������������%���������[��������j����������z���E���������target-module@49032000������������ti,sysc-omap2-timer�ti,sysc���������� I ����I ���I �����������rev�sysc�syss�����������)��'��������6������������������D������������¤�����§���������«fck�ick����������������������+���������������I �������timer@0�����������ti,omap3430-timer������������ ������������������&���������timer@49034000������������ti,omap3430-timer������������ I@���������������'��������timer3��������timer@49036000������������ti,omap3430-timer������������ I`���������������(��������timer4��������timer@49038000������������ti,omap3430-timer������������ I€���������������)��������timer5�����������‘������timer@4903a000������������ti,omap3430-timer������������ I ���������������*��������timer6�����������‘������timer@4903c000������������ti,omap3430-timer������������ IÀ���������������+��������timer7�����������‘������timer@4903e000������������ti,omap3430-timer������������ Ià���������������,��������timer8�����������ž���������‘������timer@49040000������������ti,omap3430-timer������������ I����������������-��������timer9�����������ž������timer@48086000������������ti,omap3430-timer������������ H`���������������.��������timer10����������ž������timer@48088000������������ti,omap3430-timer������������ H€���������������/��������timer11����������ž���������ÿ��1������target-module@48304000������������ti,sysc-omap2-timer�ti,sysc���������� H0@����H0@���H0@�����������rev�sysc�syss�����������)��'��������6������������������D������������¤�����²���������«fck�ick����������������������+���������������H0@�������timer@0�����������ti,omap3430-timer������������ ������������������_���������[���������«���������usbhstll@48062000��������� ����ti,usbhs-tll������������� H ���������������N��������usb_tll_hs��������usbhshost@48064000������������ti,usbhs-host������������ H@������������usb_host_hs����������������������+������������������ ��»ehci-phy�������ohci@48064400�������������ti,ohci-omap3������������ HD���������������L���������Æ������ehci@48064800��������� ����ti,ehci-omap������������� HH���������������M��������Þ���������������gpmc@6e000000�������������ti,omap3430-gpmc������������gpmc������������� n�����Ð�������������������Q��������������Vrxtx������������ã�����������ï������������������������+������������C��������2������������€���������������������������0���������������ÿ�����nand@0,0��������������ti,omap2-nand������������ ����������������������������������������������������� ham1������������ ������������������ ������������������������+����������� )����������� ;������������ I���,�������� [���,�������� m����������� |���"�������� ���,�������� ¢���6�������� ±���(�������� À���@�������� Ï���R�������� à���R�������� ñ���(�������� ������������ �������x-loader@0�������� ��þX-Loader������������� �������������bootloaders@80000�����������þU-Boot����������� ������������bootloaders_env@240000����������þU-Boot Env����������� �$�����������kernel@280000�����������þKernel����������� �(���`��������filesystem@880000�����������þFile System���������� �ˆ������������������usb_otg_hs@480ab000�����������ti,omap3-musb������������ H °���������������\���]��������mc�dma����������usb_otg_hs���������� ,����������� 7����������� ?����������� H������������ W����������Þ�������� �� _usb2-phy������������§����������� i���2������dss@48050000���������� ����ti,omap3-dss������������� H�������������åokay���������� ��dss_core�������������¤���¸���������«fck����������������������+��������������������“default���������¡���������� o�����dispc@48050400������������ti,omap3-dispc����������� H��������������������� ��dss_dispc������������¤���¸���������«fck�������encoder@4804fc00���������� ����ti,omap3-dsi������������� Hü����Hþ����@Hÿ���� ��������proto�phy�pll�������������������� ��ådisabled���������� ��dss_dsi1�������������¤���¸���·���������«fck�sys_clk����������������������+����������encoder@48050800��������������ti,omap3-rfbi������������ H���������� ��ådisabled���������� ��dss_rfbi�������������¤���¸���¹���������«fck�ick�������encoder@48050c00��������������ti,omap3-venc������������ H������������åokay���������� ��dss_venc�������������¤���µ���¶���������«fck�tv_dac_clk���������� �����port�������endpoint������������ ‹���������� ›������������ §���������ÿ��3������������port�������endpoint������������ ‹���������� º������������ÿ��.������������ssi-controller@48058000������� ����ti,omap3-ssi������������ssi���������åokay������������� H€����H������������sys�gdd������������G��������gdd_mpu����������������������+���������������������¤���v���������� ���«ssi_ssr_fck�ssi_sst_fck�ssi_ick����ssi-port@4805a000�������������ti,omap3-ssi-port������������ H ����H¨������������tx�rx��������������C���D������ssi-port@4805b000�������������ti,omap3-ssi-port������������ H°����H¸������������tx�rx��������������E���F���������serial@49042000�����������ti,omap3-uart������������ I ���������������P��������Q������Q������R��������Vtx�rx�����������uart4�����������`Ül�������regulator-abb-mpu��������� ����ti,abb-v1�����������Æabb_mpu_iva�����������������������+������������� H0rð���H0h�����������base-address�int-address������������ Å������������¤���#�������� Þ����������� ï���������`�� ÿ�s���������������������O€���������������������7È���������������������û����������������������������ÿ���������pinmux@480025a0������� ����ti,omap3-padconf�pinctrl-single���������� H�% ���\���������������������+������������#�����������2������������C��������X�����������v��ÿ��������“default���������¡�����pinmux_hsusb2_2_pins����������0��«���P������R������T�����V�����X�����Z�����������ÿ��������spi_gpio_pinmux������� ��«���8������F������H������D�����������ÿ��,���������isp@480bc000���������� ����ti,omap3-isp������������� HÀ���üHØ������������������������� ��������¿�����ð�������������������������ports������������������������+�������port@0����������� �������endpoint������������������������3��������¬�����������B�����������M������������Z�����������g�����������s������������������bandgap@48002524������������� H�%$�������������ti,omap36xx-bandgap����������������������ÿ��$������target-module@480cb000������������ti,sysc-omap3630-sr�ti,sysc���������smartreflex_core������������� H°8�����������sysc������������)�����������6�������������������¤��!���������«fck����������������������+���������������H°�������smartreflex@0�������������ti,omap3-smartreflex-core������������ ���������������������������target-module@480c9000������������ti,sysc-omap3630-sr�ti,sysc���������smartreflex_mpu_iva���������� H8�����������sysc������������)�����������6�������������������¤��"���������«fck����������������������+���������������H�������smartreflex@480c9000��������������ti,omap3-smartreflex-mpu-iva������������� ���������������������������target-module@50000000������������ti,sysc-omap4�ti,sysc������������ P�þ����P�þ��������� ��rev�sysc������������;������������������6�������������������¤��#���ä���������«fck�ick����������������������+���������������P���������������opp-table�������������operating-points-v2-ti-cpu����������¿������������ÿ������opp50-300000000���������•����á£���������œ�s�s�s�s�s�s��������ªÿÿÿÿ������������»������opp100-600000000������������•����#ÃF���������œ�O€�O€�O€�O€�O€�O€��������ªÿÿÿÿ���������opp130-800000000������������•����/¯���������œ�7È�7È�7È�7È�7È�7È��������ªÿÿÿÿ���������opp1g-1000000000������������•����;šÊ���������œ�û�û�û�û�û�û��������ªÿÿÿÿ������������Ç���������opp_supply������������ti,omap-opp-supply����������Ò�û������thermal-zones������cpu_thermal���������í���ú����������è��������������N ����������$���trips������cpu_alert�����������.�8€��������:��Ð���������›passive����������ÿ��%������cpu_crit������������.�_��������:��Ð������ ���›critical�������������cooling-maps�������map0������������E��%��������J��&ÿÿÿÿÿÿÿÿ���������������memory@80000000����������”memory����������� €��� ���������fixedregulator������������regulator-fixed���������Ældo_3v3���������Õ�2Z ��������í�2Z ���������M���������ÿ���î������oscillator������������������������fixed-clock���������`Œº€���������ÿ���ñ������gpio-keys��������� ����gpio-keys������aux-button����������þaux���������Y���©��������»��'����������������d���������antenna-detect�������� ����gpio-keys������gps-antenna-button����������þGPS_EXT_ANT���������r�����������Y��� ��������»���ì�������������������ì����������������������ƒ��� ���������d���������sound�������������ti,omap-twl4030���������•gta04�����������ž��(������sound_telephony�����������simple-audio-card�����������§GTA04 voice���������¾��)��������à��)��������ÿi2s���������� ��������� =���simple-audio-card,cpu����������� _��*������simple-audio-card,codec��������� _��+���������ÿ��)���������gsm_codec�������������option,gtm601�����������+�������������ÿ��+������spi_lcd������� ����spi-gpio�������������������������+������������“default���������¡��,�������� i��'��������������� r��'��������������� |��'��������������� †��'�������������� ������td028ttec1@0��������������tpo,td028ttec1����������� ������������ Ÿ�† ��������� ±��������� º�������� Ã��-��������þlcd����port�������endpoint������������ ‹��.���������ÿ�����������������backlight�������������pwm-backlight����������� Í��/�����·����������� �� Òbacklight���������,�� Ü����������������(���2���<���F���P���Z���d�������� î��� ��������“default���������¡��0���������ÿ��-������pwm-11������������ti,omap-dmtimer-pwm�����������1��������·�����������������������ÿ��/������hsusb2_phy������������usb-nop-xceiv�����������!���ÿ��������������¬�������������ÿ��������connector�������������composite-video-connector�����������þtv�����port�������endpoint������������ ‹��2���������ÿ��4������������opa362�������� ����ti,opa362�����������-��'����������ports������������������������+�������port@0����������� �������endpoint������������ ‹��3���������ÿ�����������port@1����������� ������endpoint������������ ‹��4���������ÿ��2���������������wifi_pwrseq�����������mmc-pwrseq-simple�����������!��5����������������ÿ��������pinmux_mcbsp1@48002274������������pinctrl-single����������� H�"t������������������������+�������������:��������X��� ��������v�����������#�����������“default���������¡��6���pinmux_mcbsp1_devconf0_pins���������U�������������������ÿ��6���������pinmux_tv_out@480022d8������������pinctrl-single����������� H�"Ø������������������������+�������������:��������X��� ��������v�����������#�����������“default���������¡��7���pinmux_tv_acbias_devconf1_pins����������U�����������������ÿ��7������������ compatible�interrupt-parent�#address-cells�#size-cells�model�stdout-path�i2c0�i2c1�i2c2�mmc0�mmc1�serial0�serial1�serial2�serial3�display0�display1�device_type�reg�clocks�clock-names�clock-latency�operating-points-v2�vbb-supply�#cooling-cells�cpu0-supply�phandle�interrupts�ti,hwmods�ranges�#pinctrl-cells�#interrupt-cells�interrupt-controller�pinctrl-single,register-width�pinctrl-single,function-mask�pinctrl-names�pinctrl-0�pinctrl-single,pins�syscon�regulator-name�regulator-min-microvolt�regulator-max-microvolt�#clock-cells�ti,bit-shift�reg-names�ti,sysc-mask�ti,sysc-sidle�ti,syss-mask�dmas�dma-names�clock-frequency�ti,max-div�ti,index-starts-at-one�clock-mult�clock-div�ti,set-bit-to-disable�ti,clock-mult�ti,clock-div�ti,set-rate-parent�ti,index-power-of-two�ti,low-power-stop�ti,lock�ti,low-power-bypass�ti,dividers�ti,sysc-midle�#dma-cells�dma-channels�dma-requests�ti,gpio-always-on�gpio-controller�#gpio-cells�interrupts-extended�sirf,onoff-gpios�lna-supply�vcc-supply�ti,enable-vibra�ti,ramp_delay_value�ti,use_poweroff�bci3v1-supply�io-channels�io-channel-names�ti,bb-uvolt�ti,bb-uamp�regulator-always-on�ti,pullups�ti,pulldowns�usb1v5-supply�usb1v8-supply�usb3v1-supply�usb_mode�#phy-cells�#pwm-cells�keypad,num-rows�keypad,num-columns�status�#io-channel-cells�label�linux,default-trigger�ti,x-plate-ohms�touchscreen-size-x�touchscreen-size-y�touchscreen-max-pressure�touchscreen-fuzz-x�touchscreen-fuzz-y�touchscreen-fuzz-pressure�touchscreen-inverted-y�Vdd-supply�Vdd_IO-supply�st,click-single-x�st,click-single-y�st,click-single-z�st,click-thresh-x�st,click-thresh-y�st,click-thresh-z�st,click-click-time-limit�st,click-latency�st,irq1-click�st,wakeup-x-lo�st,wakeup-x-hi�st,wakeup-y-lo�st,wakeup-y-hi�st,wakeup-z-lo�st,wakeup-z-hi�st,min-limit-x�st,min-limit-y�st,min-limit-z�st,max-limit-x�st,max-limit-y�st,max-limit-z�#mbox-cells�ti,mbox-num-users�ti,mbox-num-fifos�ti,mbox-tx�ti,mbox-rx�ti,spi-num-cs�ti,dual-volt�pbias-supply�vmmc-supply�bus-width�ti,non-removable�broken-cd�cap-power-off-card�mmc-pwrseq�#iommu-cells�ti,#tlb-entries�interrupt-names�ti,buffer-size�#sound-dai-cells�ti,no-reset-on-init�ti,no-idle�ti,timer-alwon�assigned-clocks�assigned-clock-parents�ti,timer-dsp�ti,timer-pwm�ti,timer-secure�port2-mode�remote-wakeup-connected�phys�gpmc,num-cs�gpmc,num-waitpins�ti,nand-ecc-opt�rb-gpios�nand-bus-width�gpmc,device-width�gpmc,cs-on-ns�gpmc,cs-rd-off-ns�gpmc,cs-wr-off-ns�gpmc,adv-on-ns�gpmc,adv-rd-off-ns�gpmc,adv-wr-off-ns�gpmc,oe-off-ns�gpmc,we-off-ns�gpmc,access-ns�gpmc,rd-cycle-ns�gpmc,wr-cycle-ns�gpmc,wr-access-ns�gpmc,wr-data-mux-bus-ns�gpmc,sync-clk-ps�multipoint�num-eps�ram-bits�interface-type�usb-phy�phy-names�power�vdds_dsi-supply�vdda-supply�remote-endpoint�ti,channels�ti,invert-polarity�data-lines�ti,tranxdone-status-mask�ti,settling-time�ti,clock-cycles�ti,abb_info�iommus�ti,phy-type�ti,isp-clock-divisor�ti,strobe-mode�data-shift�hsync-active�vsync-active�data-active�pclk-sample�#thermal-sensor-cells�opp-hz�opp-microvolt�opp-supported-hw�opp-suspend�turbo-mode�ti,absolute-max-voltage-uv�polling-delay-passive�polling-delay�coefficients�thermal-sensors�temperature�hysteresis�trip�cooling-device�linux,code�wakeup-source�linux,input-type�debounce-interval�ti,model�ti,mcbsp�simple-audio-card,name�simple-audio-card,bitclock-master�simple-audio-card,frame-master�simple-audio-card,format�simple-audio-card,bitclock-inversion�simple-audio-card,frame-inversion�sound-dai�gpio-sck�gpio-miso�gpio-mosi�cs-gpios�num-chipselects�spi-max-frequency�spi-cpol�spi-cpha�backlight�pwms�pwm-names�brightness-levels�default-brightness-level�ti,timers�ti,clock-source�reset-gpios�enable-gpios�pinctrl-single,bit-per-mux�pinctrl-single,bits�