Ð
þí��äk���8��Ùˆ���(������������
ã��ÙP��������������������������������������������������������� ������������,radxa,rock3a�rockchip,rk3568�������������7Radxa ROCK3 Model A����aliases����������=/pinctrl/gpio@fdd60000�����������C/pinctrl/gpio@fe740000�����������I/pinctrl/gpio@fe750000�����������O/pinctrl/gpio@fe760000�����������U/pinctrl/gpio@fe770000�����������[/i2c@fdd40000������������`/i2c@fe5a0000������������e/i2c@fe5b0000������������j/i2c@fe5c0000������������o/i2c@fe5d0000������������t/i2c@fe5e0000������������y/serial@fdd50000�������������/serial@fe650000�������������‰/serial@fe660000�������������‘/serial@fe670000�������������™/serial@fe680000�������������¡/serial@fe690000�������������©/serial@fe6a0000�������������±/serial@fe6b0000�������������¹/serial@fe6c0000�������������Á/serial@fe6d0000�������������É/spi@fe610000������������Î/spi@fe620000������������Ó/spi@fe630000������������Ø/spi@fe640000������������Ý/ethernet@fe010000�����������ç/mmc@fe2b0000������������ì/mmc@fe310000���������cpus������������������������� �������cpu@0������������ñcpu����������,arm,cortex-a55�����������ý������������������������������������������psci������������%�����������9�����������D���	������cpu@100����������ñcpu����������,arm,cortex-a55�����������ý��������������������������psci������������%�����������9�����������D���
������cpu@200����������ñcpu����������,arm,cortex-a55�����������ý��������������������������psci������������%�����������9�����������D���������cpu@300����������ñcpu����������,arm,cortex-a55�����������ý��������������������������psci������������%�����������9�����������D������������opp-table-0����������,operating-points-v2����������L��������D������opp-408000000�����������W����Q–���������^�
» �
» �Œ0��������l��œ@������opp-600000000�����������W����#ÃF���������^�
» �
» �Œ0������opp-816000000�����������W����0£,���������^�
» �
» �Œ0���������}������opp-1104000000����������W����AÍ´���������^�
» �
» �Œ0������opp-1416000000����������W����Tfr���������^�
» �
» �Œ0������opp-1608000000����������W����_Ø"���������^�à˜�à˜�Œ0������opp-1800000000����������W����kIÒ���������^���Œ0������opp-1992000000����������W����v»‚���������^�Œ0�Œ0�Œ0���������display-subsystem������������,rockchip,display-subsystem����������‰���������firmware�������scmi����������
���,arm,scmi-smc������������‚����������š������������������������ �������protocol@14����������ý����������� �����������D���������������opp-table-1����������,operating-points-v2���������D���F���opp-200000000�����������W����ëÂ���������^�–¨������opp-300000000�����������W����á£���������^�–¨������opp-400000000�����������W����ׄ���������^�–¨������opp-600000000�����������W����#ÃF���������^�–¨������opp-700000000�����������W����)¹'���������^�
» ������opp-800000000�����������W����/¯���������^�B@���������hdmi-sound�����������,simple-audio-card�����������­HDMI������������Äi2s���������Ý�����������÷okay�������simple-audio-card,codec���������þ���������simple-audio-card,cpu�����������þ������������pmu����������,arm,cortex-a55-pmu��������0���������ä����������å����������æ����������ç��������������	���
������������psci����������
���,arm,psci-1.0������������smc�������timer������������,arm,armv8-timer�������0��������
���������������������������
������������&������xin24m�����������,fixed-clock���������=n6���������Mxin24m���������� ������������D���������xin32k�����������,fixed-clock���������=��€���������Mxin32k����������`���
��������jdefault��������� ����������sram@10f000�������
���,mmio-sram������������ý�����ð����������������������������� �����������x���������ð�������sram@0�����������,arm,scmi-shmem�����������ý���������������D������������sata@fc400000���������'���,rockchip,rk3568-dwc-ahci�snps,dwc-ahci�����������ý����ü@�����������������������›������œ��������������sata�pmalive�rxoob�����������������_�����������‹������������	��sata-phy������������š�����������¬������������	��÷disabled����������sata@fc800000���������'���,rockchip,rk3568-dwc-ahci�snps,dwc-ahci�����������ý����ü€����������������������� ������¡������¢��������sata�pmalive�rxoob�����������������`�����������‹������������	��sata-phy������������š�����������¬������������	��÷disabled����������usb@fcc00000�������������,rockchip,rk3568-dwc3�snps,dwc3�����������ý����üÀ�������@�����������������©�����������������¦������§������¥��������ref_clk�suspend_clk�bus_clk���������ºotg�������
��Âutmi_wide�����������¬��������������Ë������”���������Ò��������÷okay������������‹�����������������usb2-phy�usb3-phy�����������ë���������usb@fd000000�������������,rockchip,rk3568-dwc3�snps,dwc3�����������ý����ý��������@�����������������ª�����������������©������ª������¨��������ref_clk�suspend_clk�bus_clk���������ºhost������������‹�����������������usb2-phy�usb3-phy���������
��Âutmi_wide�����������¬��������������Ë������•���������Ò��������÷okay����������interrupt-controller@fd400000������������,arm,gic-v3�������� ���ý����ý@�������������ýF�����������������������	������������ò�����������������������ýA����������"��(������������-��������D���������usb@fd800000����������
���,generic-ehci�������������ý����ý€������������������������‚�����������������½������¾������¼��������‹�����������usb���������÷okay����������usb@fd840000����������
���,generic-ohci�������������ý����ý„������������������������ƒ�����������������½������¾������¼��������‹�����������usb���������÷okay����������usb@fd880000����������
���,generic-ehci�������������ý����ýˆ������������������������…�����������������¿������À������¼��������‹�����������usb���������÷okay����������usb@fd8c0000����������
���,generic-ohci�������������ý����ýŒ������������������������†�����������������¿������À������¼��������‹�����������usb���������÷okay����������syscon@fdc20000�������)���,rockchip,rk3568-pmugrf�syscon�simple-mfd�������������ý����ýÂ�����������������D���²���io-domains��������&���,rockchip,rk3568-pmu-io-voltage-domain�����������÷okay������������<�����������J�����������X�����������f�����������t�����������‚����������������������ž�����������¬������������syscon@fdc50000����������ý����ýÅ��������������� ���,rockchip,rk3568-pipe-grf�syscon���������D���«������syscon@fdc60000�������&���,rockchip,rk3568-grf�syscon�simple-mfd������������ý����ýÆ�����������������D���������syscon@fdc80000�������$���,rockchip,rk3568-pipe-phy-grf�syscon����������ý����ýÈ�����������������D���¬������syscon@fdc90000�������$���,rockchip,rk3568-pipe-phy-grf�syscon����������ý����ýÉ�����������������D���­������syscon@fdca0000�������#���,rockchip,rk3568-usb2phy-grf�syscon�����������ý����ýÊ��������€���������D���®������syscon@fdca8000�������#���,rockchip,rk3568-usb2phy-grf�syscon�����������ý����ýÊ€�������€���������D���±������clock-controller@fdd00000������������,rockchip,rk3568-pmucru�����������ý����ýÐ����������������� �����������º�����������D���������clock-controller@fdd20000������������,rockchip,rk3568-cru����������ý����ýÒ����������������������������xin24m���������� �����������º�����������Ç��������������������×G†Œ�ëÂ���������ì�����������D���������i2c@fdd40000����������(���,rockchip,rk3568-i2c�rockchip,rk3399-i2c����������ý����ýÔ������������������������.�����������������������-������	��i2c�pclk������������`��� ��������jdefault���������������������� ������������÷okay�������regulator@1c�������������,tcs,tcs4525����������ý�����������ù�����������vdd_cpu����������%���������9��������K�5���������c�Œ0��������{��ü�����������!��������D������regulator-state-mem����������›���������pmic@20����������,rockchip,rk809�����������ý��� �������������"����������������������Ç������H��������´�����–�������� �����������mclk������������������H��������jdefault���������`���#���$���������Ë��������ì������������ý���%��������	���%�����������%��������!���%��������-���%��������9���%��������E���%��������Q���%��������]���%���������i��������D���Æ���regulators�����DCDC_REG1���������
��vdd_logic������������%���������9��������w�
» �������������������K�¡ ��������c�™p��������{��q���regulator-state-mem����������›���������DCDC_REG2�����������vdd_gpu����������%��������w�
» �������������������K�¡ ��������c�™p��������{��q��������D���G���regulator-state-mem����������›���������DCDC_REG3�����������vcc_ddr����������%���������9��������������regulator-state-mem����������§���������DCDC_REG4�����������vdd_npu���������w�
» �������������������K�¡ ��������c�™p��������{��q���regulator-state-mem����������›���������DCDC_REG5�����������vcc_1v8����������%���������9��������K�w@��������c�w@��������D������regulator-state-mem����������›���������LDO_REG1������������vdda0v9_image�����������K�
» ��������c�
» ��������D���\���regulator-state-mem����������›���������LDO_REG2����������	��vdda_0v9�������������%���������9��������K�
» ��������c�
» ���regulator-state-mem����������›���������LDO_REG3������������vdda0v9_pmu����������%���������9��������K�
» ��������c�
» ���regulator-state-mem����������§��������¿�
» ���������LDO_REG4����������
��vccio_acodec�������������%��������K�2Z ��������c�2Z ��������D������regulator-state-mem����������›���������LDO_REG5����������	��vccio_sd������������K�w@��������c�2Z ��������D������regulator-state-mem����������›���������LDO_REG6������������vcc3v3_pmu�����������%���������9��������K�2Z ��������c�2Z ��������D������regulator-state-mem����������§��������¿�2Z ���������LDO_REG7����������	��vcca_1v8�������������%���������9��������K�w@��������c�w@��������D���ž���regulator-state-mem����������›���������LDO_REG8������������vcca1v8_pmu����������%���������9��������K�w@��������c�w@���regulator-state-mem����������§��������¿�w@���������LDO_REG9������������vcca1v8_image�����������K�w@��������c�w@��������D���]���regulator-state-mem����������›���������SWITCH_REG1���������vcc_3v3����������%���������9��������D������regulator-state-mem����������›���������SWITCH_REG2�������
��vcc3v3_sd�����������D���g���regulator-state-mem����������›������������������serial@fdd50000�������&���,rockchip,rk3568-uart�snps,dw-apb-uart������������ý����ýÕ������������������������t�����������������������,��������baudclk�apb_pclk������������Û���&�������&�����������`���'��������jdefault���������à�����������í���������	��÷disabled����������pwm@fdd70000����������(���,rockchip,rk3568-pwm�rockchip,rk3328-pwm����������ý����ý×�����������������������
������0������	��pwm�pclk������������`���(��������jdefault���������÷���������	��÷disabled����������pwm@fdd70010����������(���,rockchip,rk3568-pwm�rockchip,rk3328-pwm����������ý����ý×����������������������
������0������	��pwm�pclk������������`���)��������jdefault���������÷���������	��÷disabled����������pwm@fdd70020����������(���,rockchip,rk3568-pwm�rockchip,rk3328-pwm����������ý����ý×� ���������������������
������0������	��pwm�pclk������������`���*��������jdefault���������÷���������	��÷disabled����������pwm@fdd70030����������(���,rockchip,rk3568-pwm�rockchip,rk3328-pwm����������ý����ý×�0���������������������
������0������	��pwm�pclk������������`���+��������jdefault���������÷���������	��÷disabled����������power-management@fdd90000���������&���,rockchip,rk3568-pmu�syscon�simple-mfd������������ý����ýÙ������������power-controller����������!���,rockchip,rk3568-power-controller������������������������������������ ������������D������power-domain@7�����������ý����������������������������������,������������������power-domain@8�����������ý�����������������Ì������Í�����������-���.���/������������������power-domain@9�����������ý���	��������������Ú������Û������Ü�����������0���1���2������������������power-domain@10����������ý���
��������������ñ������ò�����������3���4���5���6���7���8������������������power-domain@11����������ý�����������������í�����������9������������������power-domain@13�����������������������ý���
�����������:������������������power-domain@14����������ý���������������������������;���<���=������������������power-domain@15����������ý����������������������� �����>���?���@���A���B���C���D���E������������������������gpu@fde60000����������&���,rockchip,rk3568-mali�arm,mali-bifrost������������ý����ýæ��������@�������$���������(����������)����������'�����������job�mmu�gpu�����������������������������gpu�bus��������������������%���F��������¬��������������÷okay������������-���G��������D���›������video-codec@fdea0400�������������,rockchip,rk3568-vpu����������ý����ýê������������������������‹�����������vdpu������������������î������ï������
��aclk�hclk�����������9���H��������¬������������iommu@fdea0800�����������,rockchip,rk3568-iommu������������ý����ýê��������@���������������Š�����������aclk�iface����������������î������ï��������¬��������������@������������D���H������video-codec@fdee0000�������������,rockchip,rk3568-vepu�������������ý����ýî������������������������@�����������������ý������þ������
��aclk�hclk�����������9���I��������¬������
������iommu@fdee0800�����������,rockchip,rk3568-iommu������������ý����ýî��������@���������������?�����������������ý������þ��������aclk�iface����������¬������
��������@������������D���I������mmc@fe000000����������0���,rockchip,rk3568-dw-mshc�rockchip,rk3288-dw-mshc����������ý����þ���������@����������������d��������� ��������Á������Â�����Ž�������������biu�ciu�ciu-drive�ciu-sample������������M�����������XðÑ€��������Ë������ë��������freset���������	��÷disabled����������ethernet@fe010000���������&���,rockchip,rk3568-gmac�snps,dwmac-4.20a������������ý����þ������������������������ ���������������������macirq�eth_wake_irq�������@�������†�����‰�����‰������Ç������Ã������Ä�����‰������È������W��stmmaceth�mac_clk_rx�mac_clk_tx�clk_mac_refout�aclk_mac�pclk_mac�clk_mac_speed�ptp_ref����������Ë������ì������
��fstmmaceth�����������ì�����������r���J���������‚��������“���K��������¦���L���������¹��������÷okay������������Ç�����‰�����†��������´�����‡��������×����sY@��������Âoutput����������Ï���M������	��Úrgmii-id������������jdefault���������`���N���O���P���Q���R���mdio�������������,snps,dwmac-mdio���������������������� �������ethernet-phy@0�����������,ethernet-phy-ieee802.3-c22�����������ý������������jdefault���������`���S��������ã��N ��������ó�† �����������T��������������D���M���������stmmac-axi-config�������������������������������������������������������+�����������D���J������rx-queues-config������������;�����������D���K���queue0�����������tx-queues-config������������Q�����������D���L���queue0��������������vop@fe040000���������� ���ý����þ��������0�����þ@����������������gvop�gamma-lut������������������”���������(��������Ý������Þ������ß������à������á������%��aclk�hclk�dclk_vp0�dclk_vp1�dclk_vp2������������9���U��������¬������	��������ì�����������÷okay�������������,rockchip,rk3568-vop���������Ç������ß������à��������´���������������ports������������������������ ������������D������port@0�����������ý������������������������� �������endpoint@2�����������ý�����������q���V��������D���^���������port@1�����������ý������������������������ ����������port@2�����������ý������������������������ ����������������iommu@fe043e00�����������,rockchip,rk3568-iommu��������� ���ý����þ>������������þ?�����������������������”�����������������Ý������Þ��������aclk�iface����������@������������¬������	��������÷okay������������D���U������dsi@fe060000����������*���,rockchip,rk3568-mipi-dsi�snps,dw-mipi-dsi������������ý����þ������������������������D���������
��pclk�hclk�����������������è������Ú��������dphy������������‹���W��������¬������	��������fapb���������Ë�������������ì���������	��÷disabled�������ports������������������������ �������port@0�����������ý����������port@1�����������ý���������������dsi@fe070000����������*���,rockchip,rk3568-mipi-dsi�snps,dw-mipi-dsi������������ý����þ������������������������E���������
��pclk�hclk�����������������é������Ú��������dphy������������‹���X��������¬������	��������fapb���������Ë�������������ì���������	��÷disabled�������ports������������������������ �������port@0�����������ý����������port@1�����������ý���������������hdmi@fe0a0000������������,rockchip,rk3568-dw-hdmi����������ý����þ
������������������������-���������(��������æ������ç�����“������(������Ú��������iahb�isfr�cec�ref�����������jdefault���������`���Y���Z���[��������¬������	��������à�����������ì�����������ì������������÷okay���������������\��������‘���]��������D������ports������������������������ �������port@0�����������ý�������endpoint������������q���^��������D���V���������port@1�����������ý������endpoint������������q���_��������D���Ã���������������qos@fe128000�������������,rockchip,rk3568-qos�syscon�����������ý����þ€�������� ��������D���,������qos@fe138080�������������,rockchip,rk3568-qos�syscon�����������ý����þ€€������� ��������D���;������qos@fe138100�������������,rockchip,rk3568-qos�syscon�����������ý����þ�������� ��������D���<������qos@fe138180�������������,rockchip,rk3568-qos�syscon�����������ý����þ€������� ��������D���=������qos@fe148000�������������,rockchip,rk3568-qos�syscon�����������ý����þ€�������� ��������D���-������qos@fe148080�������������,rockchip,rk3568-qos�syscon�����������ý����þ€€������� ��������D���.������qos@fe148100�������������,rockchip,rk3568-qos�syscon�����������ý����þ�������� ��������D���/������qos@fe150000�������������,rockchip,rk3568-qos�syscon�����������ý����þ��������� ��������D���9������qos@fe158000�������������,rockchip,rk3568-qos�syscon�����������ý����þ€�������� ��������D���3������qos@fe158100�������������,rockchip,rk3568-qos�syscon�����������ý����þ�������� ��������D���4������qos@fe158180�������������,rockchip,rk3568-qos�syscon�����������ý����þ€������� ��������D���5������qos@fe158200�������������,rockchip,rk3568-qos�syscon�����������ý����þ‚�������� ��������D���6������qos@fe158280�������������,rockchip,rk3568-qos�syscon�����������ý����þ‚€������� ��������D���7������qos@fe158300�������������,rockchip,rk3568-qos�syscon�����������ý����þƒ�������� ��������D���8������qos@fe180000�������������,rockchip,rk3568-qos�syscon�����������ý����þ��������� ������qos@fe190000�������������,rockchip,rk3568-qos�syscon�����������ý����þ��������� ��������D���>������qos@fe190280�������������,rockchip,rk3568-qos�syscon�����������ý����þ€������� ��������D���B������qos@fe190300�������������,rockchip,rk3568-qos�syscon�����������ý����þ�������� ��������D���C������qos@fe190380�������������,rockchip,rk3568-qos�syscon�����������ý����þ€������� ��������D���D������qos@fe190400�������������,rockchip,rk3568-qos�syscon�����������ý����þ�������� ��������D���E������qos@fe198000�������������,rockchip,rk3568-qos�syscon�����������ý����þ€�������� ��������D���:������qos@fe1a8000�������������,rockchip,rk3568-qos�syscon�����������ý����þ€�������� ��������D���0������qos@fe1a8080�������������,rockchip,rk3568-qos�syscon�����������ý����þ€€������� ��������D���1������qos@fe1a8100�������������,rockchip,rk3568-qos�syscon�����������ý����þ�������� ��������D���2������pcie@fe260000������������,rockchip,rk3568-pcie����������0���ý���À��������@������þ&�������������ô������������������gdbi�apb�config��������<���������K����������J����������I����������H����������G�����������sys�pmc�msg�legacy�err����������¡�������������(��������������‚������ƒ������„������…������$��aclk_mst�aclk_slv�aclk_dbi�pclk�aux����������ñpci��������������������«���������������������`��¾������������������`����������������������`���������������������`���������������������`�����������Ì������������Ý�����������ì�����������û�����������
���������������������������������‹������������	��pcie-phy������������¬������������T��x�������ô������ô����������������ô ������ô ������à���������@��������������@�����������Ë������¡��������fpipe������������������������� �����������÷okay������������jdefault���������`���a�����������T������������������b���legacy-interrupt-controller����������������������������������ò����������������������������H�����������D���`���������mmc@fe2b0000����������0���,rockchip,rk3568-dw-mshc�rockchip,rk3288-dw-mshc����������ý����þ+��������@����������������b��������� ��������°������±�����Š�����‹��������biu�ciu�ciu-drive�ciu-sample������������M�����������XðÑ€��������Ë������Ô��������freset�����������÷okay������������,������������6��������G���"���������������P��������jdefault���������`���c���d���e���f���������[��������h���g��������t���������mmc@fe2c0000����������0���,rockchip,rk3568-dw-mshc�rockchip,rk3288-dw-mshc����������ý����þ,��������@����������������c��������� ��������²������³�����Œ�������������biu�ciu�ciu-drive�ciu-sample������������M�����������XðÑ€��������Ë������Ö��������freset���������	��÷disabled����������spi@fe300000����������
���,rockchip,sfc�������������ý����þ0��������@����������������e�����������������x������v��������clk_sfc�hclk_sfc������������`���h��������jdefault�������	��÷disabled����������mmc@fe310000�������������,rockchip,rk3568-dwcmshc����������ý����þ1�����������������������������������Ç������{������}��������×ëÂ�n6�������(��������|������z������y������{������}��������core�bus�axi�block�timer������������÷okay������������,�����������XëÂ������������������jdefault���������`���i���j���k���l��������h�����������t���������i2s@fe400000�������������,rockchip,rk3568-i2s-tdm����������ý����þ@������������������������4�����������Ç������=������A��������×FÏq�FÏq���������������?������C������9��������mclk_tx�mclk_rx�hclk������������Û���m������������tx����������Ë������P������Q������
��ftx-m�rx-m�����������ì�����������ì������������÷okay������������D���������i2s@fe410000�������������,rockchip,rk3568-i2s-tdm����������ý����þA������������������������5�����������Ç������E������I��������×FÏq�FÏq���������������G������K������:��������mclk_tx�mclk_rx�hclk������������Û���m������m�����������rx�tx�����������Ë������R������S������
��ftx-m�rx-m�����������ì�����������jdefault���������`���n���o���p���q��������ì������������÷okay�������������™��������D���Å������i2s@fe420000�������������,rockchip,rk3568-i2s-tdm����������ý����þB������������������������6�����������Ç������M��������×FÏq���������������O������O������;��������mclk_tx�mclk_rx�hclk������������Û���m������m�����������tx�rx�����������Ë������T��������fm�����������ì�����������jdefault���������`���r���s���t���u��������ì����������	��÷disabled����������i2s@fe430000�������������,rockchip,rk3568-i2s-tdm����������ý����þC������������������������7�����������������S������W������<��������mclk_tx�mclk_rx�hclk������������Û���m������m�����������tx�rx�����������Ë������U������V������
��ftx-m�rx-m�����������ì�����������ì����������	��÷disabled����������pdm@fe440000�������������,rockchip,rk3568-pdm����������ý����þD������������������������L�����������������Z������Y��������pdm_clk�pdm_hclk������������Û���m���	��������rx����������`���v���w���x���y���z���{��������jdefault���������Ë������X��������fpdm-m�����������ì����������	��÷disabled����������spdif@fe460000�����������,rockchip,rk3568-spdif������������ý����þF������������������������f���������
��mclk�hclk�����������������_������\��������Û���m�����������tx����������jdefault���������`���|��������ì����������	��÷disabled����������dma-controller@fe530000����������,arm,pl330�arm,primecell����������ý����þS��������@��������������������������
������������´�������������
������	��apb_pclk������������Ë�����������D���&������dma-controller@fe550000����������,arm,pl330�arm,primecell����������ý����þU��������@��������������������������������������´�������������
������	��apb_pclk������������Ë�����������D���m������i2c@fe5a0000����������(���,rockchip,rk3568-i2c�rockchip,rk3399-i2c����������ý����þZ������������������������/����������������H�����G������	��i2c�pclk������������`���}��������jdefault���������������������� ����������	��÷disabled����������i2c@fe5b0000����������(���,rockchip,rk3568-i2c�rockchip,rk3399-i2c����������ý����þ[������������������������0����������������J�����I������	��i2c�pclk������������`���~��������jdefault���������������������� ����������	��÷disabled����������i2c@fe5c0000����������(���,rockchip,rk3568-i2c�rockchip,rk3399-i2c����������ý����þ\������������������������1����������������L�����K������	��i2c�pclk������������`�����������jdefault���������������������� ����������	��÷disabled����������i2c@fe5d0000����������(���,rockchip,rk3568-i2c�rockchip,rk3399-i2c����������ý����þ]������������������������2����������������N�����M������	��i2c�pclk������������`���€��������jdefault���������������������� ����������	��÷disabled����������i2c@fe5e0000����������(���,rockchip,rk3568-i2c�rockchip,rk3399-i2c����������ý����þ^������������������������3����������������P�����O������	��i2c�pclk������������`�����������jdefault���������������������� ������������÷okay�������rtc@51�����������,haoyu,hym8563������������ý���Q�������������"���������������������� ����������
��Mrtcic_32kout������������jdefault���������`���‚���������i���������watchdog@fe600000��������� ���,rockchip,rk3568-wdt�snps,dw-wdt����������ý����þ`������������������������•���������������������������
��tclk�pclk���������spi@fe610000����������(���,rockchip,rk3568-spi�rockchip,rk3066-spi����������ý����þa������������������������g����������������R�����Q��������spiclk�apb_pclk���������Û���&������&�����������tx�rx�����������jdefault���������`���ƒ���„���…��������������������� ����������	��÷disabled����������spi@fe620000����������(���,rockchip,rk3568-spi�rockchip,rk3066-spi����������ý����þb������������������������h����������������T�����S��������spiclk�apb_pclk���������Û���&������&�����������tx�rx�����������jdefault���������`���†���‡���ˆ��������������������� ����������	��÷disabled����������spi@fe630000����������(���,rockchip,rk3568-spi�rockchip,rk3066-spi����������ý����þc������������������������i����������������V�����U��������spiclk�apb_pclk���������Û���&������&�����������tx�rx�����������jdefault���������`���‰���Š���‹��������������������� ����������	��÷disabled����������spi@fe640000����������(���,rockchip,rk3568-spi�rockchip,rk3066-spi����������ý����þd������������������������j����������������X�����W��������spiclk�apb_pclk���������Û���&������&�����������tx�rx�����������jdefault���������`���Œ������Ž��������������������� ����������	��÷disabled����������serial@fe650000�������&���,rockchip,rk3568-uart�snps,dw-apb-uart������������ý����þe������������������������u�����������������������������baudclk�apb_pclk������������Û���&������&�����������`�����������jdefault���������à�����������í���������	��÷disabled����������serial@fe660000�������&���,rockchip,rk3568-uart�snps,dw-apb-uart������������ý����þf������������������������v����������������#����� ��������baudclk�apb_pclk������������Û���&������&�����������`�����������jdefault���������à�����������í�����������÷okay����������serial@fe670000�������&���,rockchip,rk3568-uart�snps,dw-apb-uart������������ý����þg������������������������w����������������'�����$��������baudclk�apb_pclk������������Û���&������&�����������`���‘��������jdefault���������à�����������í���������	��÷disabled����������serial@fe680000�������&���,rockchip,rk3568-uart�snps,dw-apb-uart������������ý����þh������������������������x����������������+�����(��������baudclk�apb_pclk������������Û���&������&���	��������`���’��������jdefault���������à�����������í���������	��÷disabled����������serial@fe690000�������&���,rockchip,rk3568-uart�snps,dw-apb-uart������������ý����þi������������������������y����������������/�����,��������baudclk�apb_pclk������������Û���&���
���&�����������`���“��������jdefault���������à�����������í���������	��÷disabled����������serial@fe6a0000�������&���,rockchip,rk3568-uart�snps,dw-apb-uart������������ý����þj������������������������z����������������3�����0��������baudclk�apb_pclk������������Û���&������&���
��������`���”��������jdefault���������à�����������í���������	��÷disabled����������serial@fe6b0000�������&���,rockchip,rk3568-uart�snps,dw-apb-uart������������ý����þk������������������������{����������������7�����4��������baudclk�apb_pclk������������Û���&������&�����������`���•��������jdefault���������à�����������í���������	��÷disabled����������serial@fe6c0000�������&���,rockchip,rk3568-uart�snps,dw-apb-uart������������ý����þl������������������������|����������������;�����8��������baudclk�apb_pclk������������Û���&������&�����������`���–��������jdefault���������à�����������í���������	��÷disabled����������serial@fe6d0000�������&���,rockchip,rk3568-uart�snps,dw-apb-uart������������ý����þm������������������������}����������������?�����<��������baudclk�apb_pclk������������Û���&������&�����������`���—��������jdefault���������à�����������í���������	��÷disabled����������thermal-zones������cpu-thermal���������Ö���d��������ì��è��������ú���˜�������trips������cpu_alert0����������	
�p��������	��Ð���������øpassive���������D���™������cpu_alert1����������	
�$ø��������	��Ð���������øpassive�������cpu_crit������������	
�s��������	��Ð������	���øcritical�������������cooling-maps�������map0������������	!���™������0��	&���	ÿÿÿÿÿÿÿÿ���
ÿÿÿÿÿÿÿÿ���ÿÿÿÿÿÿÿÿ���ÿÿÿÿÿÿÿÿ������������gpu-thermal���������Ö�����������ì��è��������ú���˜������trips������gpu-threshold�����������	
�p��������	��Ð���������øpassive�������gpu-target����������	
�$ø��������	��Ð���������øpassive���������D���š������gpu-crit������������	
�s��������	��Ð������	���øcritical�������������cooling-maps�������map0������������	!���š��������	&���›ÿÿÿÿÿÿÿÿ���������������tsadc@fe710000�����������,rockchip,rk3568-tsadc������������ý����þq������������������������s�����������Ç������������������×f@�
®`��������������������������tsadc�apb_pclk����������Ë����������‚�����×��������ì�����������	5�s��������jinit�default�sleep����������`���œ��������	L�����������	V���œ��������	`�����������÷okay������������	v�����������	������������D���˜������saradc@fe720000�������.���,rockchip,rk3568-saradc�rockchip,rk3399-saradc������������ý����þr������������������������]�����������������������������saradc�apb_pclk���������Ë�����€��������fsaradc-apb����������	¨�����������÷okay������������	º���ž������pwm@fe6e0000����������(���,rockchip,rk3568-pwm�rockchip,rk3328-pwm����������ý����þn����������������������Z�����Y������	��pwm�pclk������������`���Ÿ��������jdefault���������÷���������	��÷disabled����������pwm@fe6e0010����������(���,rockchip,rk3568-pwm�rockchip,rk3328-pwm����������ý����þn���������������������Z�����Y������	��pwm�pclk������������`��� ��������jdefault���������÷���������	��÷disabled����������pwm@fe6e0020����������(���,rockchip,rk3568-pwm�rockchip,rk3328-pwm����������ý����þn� ��������������������Z�����Y������	��pwm�pclk������������`���¡��������jdefault���������÷���������	��÷disabled����������pwm@fe6e0030����������(���,rockchip,rk3568-pwm�rockchip,rk3328-pwm����������ý����þn�0��������������������Z�����Y������	��pwm�pclk������������`���¢��������jdefault���������÷���������	��÷disabled����������pwm@fe6f0000����������(���,rockchip,rk3568-pwm�rockchip,rk3328-pwm����������ý����þo����������������������]�����\������	��pwm�pclk������������`���£��������jdefault���������÷���������	��÷disabled����������pwm@fe6f0010����������(���,rockchip,rk3568-pwm�rockchip,rk3328-pwm����������ý����þo���������������������]�����\������	��pwm�pclk������������`���¤��������jdefault���������÷���������	��÷disabled����������pwm@fe6f0020����������(���,rockchip,rk3568-pwm�rockchip,rk3328-pwm����������ý����þo� ��������������������]�����\������	��pwm�pclk������������`���¥��������jdefault���������÷���������	��÷disabled����������pwm@fe6f0030����������(���,rockchip,rk3568-pwm�rockchip,rk3328-pwm����������ý����þo�0��������������������]�����\������	��pwm�pclk������������`���¦��������jdefault���������÷���������	��÷disabled����������pwm@fe700000����������(���,rockchip,rk3568-pwm�rockchip,rk3328-pwm����������ý����þp����������������������`�����_������	��pwm�pclk������������`���§��������jdefault���������÷���������	��÷disabled����������pwm@fe700010����������(���,rockchip,rk3568-pwm�rockchip,rk3328-pwm����������ý����þp���������������������`�����_������	��pwm�pclk������������`���¨��������jdefault���������÷���������	��÷disabled����������pwm@fe700020����������(���,rockchip,rk3568-pwm�rockchip,rk3328-pwm����������ý����þp� ��������������������`�����_������	��pwm�pclk������������`���©��������jdefault���������÷���������	��÷disabled����������pwm@fe700030����������(���,rockchip,rk3568-pwm�rockchip,rk3328-pwm����������ý����þp�0��������������������`�����_������	��pwm�pclk������������`���ª��������jdefault���������÷���������	��÷disabled����������phy@fe830000�������������,rockchip,rk3568-naneng-combphy�����������ý����þƒ�����������������������"�����}������������
��ref�apb�pipe������������Ç������"��������×õá���������Ë�����Ç��������	Æ���«��������	Ø���¬��������	î�����������÷okay������������D���������phy@fe840000�������������,rockchip,rk3568-naneng-combphy�����������ý����þ„�����������������������%�����~������������
��ref�apb�pipe������������Ç������%��������×õá���������Ë�����É��������	Æ���«��������	Ø���­��������	î�����������÷okay������������D���������phy@fe870000�������������,rockchip,rk3568-csi-dphy�������������ý����þ‡����������������������y��������pclk������������	î������������Ë�����º��������fapb���������ì���������	��÷disabled����������mipi-dphy@fe850000�����������,rockchip,rk3568-dsi-dphy�������������ý����þ…���������������	��ref�pclk�����������������������z��������	î������������¬������	��������fapb���������Ë�����»������	��÷disabled������������D���W������mipi-dphy@fe860000�����������,rockchip,rk3568-dsi-dphy�������������ý����þ†���������������	��ref�pclk�����������������������{��������	î������������¬������	��������fapb���������Ë�����¼������	��÷disabled������������D���X������usb2phy@fe8a0000�������������,rockchip,rk3568-usb2phy����������ý����þŠ�������������������������������phyclk����������Mclk_usbphy0_480m�������������������‡�����������	ù���®�������� ������������÷okay������������D������host-port�����������	î������������÷okay������������
	���¯��������D���������otg-port������������	î������������÷okay������������
	���°��������D������������usb2phy@fe8b0000�������������,rockchip,rk3568-usb2phy����������ý����þ‹�������������������������������phyclk����������Mclk_usbphy1_480m�������������������ˆ�����������	ù���±�������� ������������÷okay�������host-port�����������	î������������÷okay������������
	���¯��������D���������otg-port������������	î������������÷okay������������
	���¯��������D������������pinctrl����������,rockchip,rk3568-pinctrl���������ì�����������
���²��������������������� ������������x���gpio@fdd60000������������,rockchip,gpio-bank�����������ý����ýÖ������������������������!�����������������.���������������
!��������
1������������ò�������������������D���"������gpio@fe740000������������,rockchip,gpio-bank�����������ý����þt������������������������"����������������c�����d���������
!��������
1������������ò�������������������D���Í������gpio@fe750000������������,rockchip,gpio-bank�����������ý����þu������������������������#����������������e�����f���������
!��������
1������������ò�����������������gpio@fe760000������������,rockchip,gpio-bank�����������ý����þv������������������������$����������������g�����h���������
!��������
1������������ò�������������������D���T������gpio@fe770000������������,rockchip,gpio-bank�����������ý����þw������������������������%����������������i�����j���������
!��������
1���������������������������pcfg-pull-up�������������
=��������D���µ������pcfg-pull-none�����������
J��������D���³������pcfg-pull-none-drv-level-1�����������
J��������
W�����������D���·������pcfg-pull-none-drv-level-2�����������
J��������
W�����������D���¶������pcfg-pull-none-drv-level-3�����������
J��������
W�����������D���º������pcfg-pull-up-drv-level-1�������������
=��������
W�����������D���¹������pcfg-pull-up-drv-level-2�������������
=��������
W�����������D���´������pcfg-pull-none-smt�����������
J���������
f��������D���¸������acodec��������audiopwm����������bt656���������bt1120��������cam����vcc_cam_en����������
{������	�������³��������D���Î���������can0����������can1����������can2����������cif�������clk32k�����clk32k-out0���������
{�������������³��������D���
���������cpu�������ebc�������edpdp���������emmc�������emmc-bus8���������€��
{������������´������
������´������������´������������´������������´������������´������������´������������´��������D���i������emmc-clk������������
{������������´��������D���j������emmc-cmd������������
{������������´��������D���k������emmc-datastrobe���������
{������������³��������D���l���������eth0����������eth1����������flash���������fspi�������fspi-pins���������`��
{������������³������������³������������³������������³������������³������������³��������D���h���������gmac0���������gmac1������gmac1m1-miim���������� ��
{������������³������������³��������D���N������gmac1m1-rx-bus2�������0��
{������������³������������³������	������³��������D���P������gmac1m1-tx-bus2�������0��
{������������¶������������¶������������³��������D���O������gmac1m1-rgmii-clk��������� ��
{������������³�������������·��������D���Q������gmac1m1-rgmii-bus���������@��
{������������³������������³������������¶������������¶��������D���R���������gpu�������hdmitx�����hdmitxm0-cec������������
{������������³��������D���[������hdmitx-scl����������
{������������³��������D���Y������hdmitx-sda����������
{������������³��������D���Z���������i2c0�������i2c0-xfer��������� ��
{�������	������¸�������
������¸��������D��� ���������i2c1�������i2c1-xfer��������� ��
{�������������¸�������������¸��������D���}���������i2c2�������i2c2m0-xfer������� ��
{�������
������¸�������������¸��������D���~���������i2c3�������i2c3m1-xfer������� ��
{������
������¸������������¸��������D������������i2c4�������i2c4m1-xfer������� ��
{������
������¸������	������¸��������D���€���������i2c5�������i2c5m0-xfer������� ��
{������������¸������������¸��������D������������i2s1�������i2s1m0-lrcktx�����������
{������������³��������D���o������i2s1m0-mclk���������
{������������³��������D���$������i2s1m0-sclktx�����������
{������������³��������D���n������i2s1m0-sdi0���������
{������������³��������D���p������i2s1m0-sdo0���������
{������������³��������D���q���������i2s2�������i2s2m0-lrcktx�����������
{������������³��������D���s������i2s2m0-sclktx�����������
{������������³��������D���r������i2s2m0-sdi����������
{������������³��������D���t������i2s2m0-sdo����������
{������������³��������D���u���������i2s3����������isp�������jtag����������lcdc����������mcu�������npu�������pcie20��������pcie30x1����������pcie30x2����������pdm����pdmm0-clk�����������
{������������³��������D���v������pdmm0-clk1����������
{������������³��������D���w������pdmm0-sdi0����������
{������������³��������D���x������pdmm0-sdi1����������
{������
������³��������D���y������pdmm0-sdi2����������
{������	������³��������D���z������pdmm0-sdi3����������
{������������³��������D���{���������pmic�������pmic_int������������
{��������������µ��������D���#���������pmu�������pwm0�������pwm0m0-pins���������
{�������������³��������D���(���������pwm1�������pwm1m0-pins���������
{�������������³��������D���)���������pwm2�������pwm2m0-pins���������
{�������������³��������D���*���������pwm3�������pwm3-pins�����������
{�������������³��������D���+���������pwm4�������pwm4-pins�����������
{�������������³��������D���Ÿ���������pwm5�������pwm5-pins�����������
{�������������³��������D��� ���������pwm6�������pwm6-pins�����������
{�������������³��������D���¡���������pwm7�������pwm7-pins�����������
{�������������³��������D���¢���������pwm8�������pwm8m0-pins���������
{������	������³��������D���£���������pwm9�������pwm9m0-pins���������
{������
������³��������D���¤���������pwm10������pwm10m0-pins������������
{������
������³��������D���¥���������pwm11������pwm11m0-pins������������
{������������³��������D���¦���������pwm12������pwm12m0-pins������������
{������������³��������D���§���������pwm13������pwm13m0-pins������������
{������������³��������D���¨���������pwm14������pwm14m0-pins������������
{������������³��������D���©���������pwm15������pwm15m0-pins������������
{������������³��������D���ª���������refclk��������sata����������sata0���������sata1���������sata2���������scr�������sdmmc0�����sdmmc0-bus4�������@��
{������������´������������´������������´�������������´��������D���c������sdmmc0-clk����������
{������������´��������D���d������sdmmc0-cmd����������
{������������´��������D���e������sdmmc0-det����������
{�������������µ��������D���f���������sdmmc1��������sdmmc2��������spdif������spdifm0-tx����������
{������������³��������D���|���������spi0�������spi0m0-pins�������0��
{�������
������³�������������³�������������³��������D���…������spi0m0-cs0����������
{�������������³��������D���ƒ������spi0m0-cs1����������
{�������������³��������D���„���������spi1�������spi1m0-pins�������0��
{������
������³������������³������������³��������D���ˆ������spi1m0-cs0����������
{������������³��������D���†������spi1m0-cs1����������
{������������³��������D���‡���������spi2�������spi2m0-pins�������0��
{������������³������������³������������³��������D���‹������spi2m0-cs0����������
{������������³��������D���‰������spi2m0-cs1����������
{������������³��������D���Š���������spi3�������spi3m0-pins�������0��
{������������³������������³������
������³��������D���Ž������spi3m0-cs0����������
{������������³��������D���Œ������spi3m0-cs1����������
{������������³��������D������������tsadc������tsadc-shutorg�����������
{�������������³��������D���������tsadc-pin�����������
{��������������³��������D���œ���������uart0������uart0-xfer�������� ��
{�������������µ�������������µ��������D���'���������uart1������uart1m0-xfer���������� ��
{������������µ������������µ��������D������������uart2������uart2m0-xfer���������� ��
{�������������µ�������������µ��������D������������uart3������uart3m0-xfer���������� ��
{�������������µ������������µ��������D���‘���������uart4������uart4m0-xfer���������� ��
{������������µ������������µ��������D���’���������uart5������uart5m0-xfer���������� ��
{������������µ������������µ��������D���“���������uart6������uart6m0-xfer���������� ��
{������������µ������������µ��������D���”���������uart7������uart7m0-xfer���������� ��
{������������µ������������µ��������D���•���������uart8������uart8m0-xfer���������� ��
{������������µ������������µ��������D���–���������uart9������uart9m0-xfer���������� ��
{������������µ������������µ��������D���—���������vop�������spi0-hs�������spi1-hs�������spi2-hs�������spi3-hs�������gmac-txd-level3�������gmac-txc-level2�������display����vcc_mipi_en���������
{�������������³��������D���Ï���������ethernet�������eth_phy_rst���������
{�������������³��������D���S���������hym8563����hym8563-int���������
{��������������µ��������D���‚���������leds�������led_user_en���������
{��������������³��������D���Ä���������pcie�������pcie-enable-h�����������
{��������������³��������D���Ç������pcie-reset-h������������
{�������������³��������D���a���������usb����vcc5v0_usb_host_en����������
{��������������³��������D���É������vcc5v0_usb_hub_en�����������
{��������������³��������D���Ë������vcc5v0_usb_otg_en�����������
{��������������³��������D���Ì������������sata@fc000000���������'���,rockchip,rk3568-dwc-ahci�snps,dwc-ahci�����������ý����ü������������������������–������—������˜��������sata�pmalive�rxoob�����������������^�����������‹������������	��sata-phy������������š�����������¬������������	��÷disabled����������syscon@fdc70000�������$���,rockchip,rk3568-pipe-phy-grf�syscon����������ý����ýÇ�����������������D���Â������qos@fe190080�������������,rockchip,rk3568-qos�syscon�����������ý����þ�€������� ��������D���?������qos@fe190100�������������,rockchip,rk3568-qos�syscon�����������ý����þ�������� ��������D���@������qos@fe190200�������������,rockchip,rk3568-qos�syscon�����������ý����þ�������� ��������D���A������syscon@fdcb8000�������%���,rockchip,rk3568-pcie3-phy-grf�syscon�������������ý����ýË€����������������D���»������phy@fe8c0000�������������,rockchip,rk3568-pcie3-phy������������ý����þŒ�����������������	î������������������&������'�����w��������refclk_m�refclk_n�pclk����������Ë�����¾��������fphy���������
‰���»������	��÷disabled������������D���½������pcie@fe270000������������,rockchip,rk3568-pcie������������������������� �����������¡�������������(��������ˆ������‰������Š������‹������Œ������$��aclk_mst�aclk_slv�aclk_dbi�pclk�aux����������ñpci�������<��������� ����������Ÿ����������ž��������������������œ�����������sys�pmc�msg�legacy�err���������������������«���������������������`��¾������������������¼����������������������¼���������������������¼���������������������¼�����������Ì�����������Ý�����������ì�����������û�����������
��������������������������������‹���½������	��pcie-phy������������¬������������0���ý���À@�������@������þ'�������������ò����������������T��x�������ò������ò����������������ò ������ò ������à���������@������@�������@�����������gdbi�apb�config����������Ë������±��������fpipe����������	��÷disabled�������legacy-interrupt-controller����������ò���������������������������������������������������������������D���¼���������pcie@fe280000������������,rockchip,rk3568-pcie������������������������� �����������¡�������������(��������������������‘������’������“������$��aclk_mst�aclk_slv�aclk_dbi�pclk�aux����������ñpci�������<���������¥����������¤����������£����������¢����������¡�����������sys�pmc�msg�legacy�err���������������������«���������������������`��¾������������������¾����������������������¾���������������������¾���������������������¾�����������Ì�����������Ý�����������ì�����������û�����������
��������� �����������������������‹���½������	��pcie-phy������������¬������������0���ý���À€�������@������þ(�������������ð����������������T��x�������ð������ð����������������ð ������ð ������à���������@������€�������@�����������gdbi�apb�config����������Ë������Á��������fpipe����������	��÷disabled�������legacy-interrupt-controller����������ò����������������������������������������������������¢�����������D���¾���������ethernet@fe2a0000���������&���,rockchip,rk3568-gmac�snps,dwmac-4.20a������������ý����þ*���������������������������������������������macirq�eth_wake_irq�������@�������‚�����…�����…������¸������´������µ�����…������¹������W��stmmaceth�mac_clk_rx�mac_clk_tx�clk_mac_refout�aclk_mac�pclk_mac�clk_mac_speed�ptp_ref����������Ë������×������
��fstmmaceth�����������ì�����������r���¿���������‚��������“���À��������¦���Á���������¹������	��÷disabled�������mdio�������������,snps,dwmac-mdio���������������������� ����������stmmac-axi-config�������������������������������������������������������+�����������D���¿������rx-queues-config������������;�����������D���À���queue0�����������tx-queues-config������������Q�����������D���Á���queue0��������������phy@fe820000�������������,rockchip,rk3568-naneng-combphy�����������ý����þ‚����������������������������|������������
��ref�apb�pipe������������Ç��������������×õá���������Ë�����Å��������	Æ���«��������	Ø���Â��������	î�����������÷okay������������D���������chosen����������
šserial2:1500000n8���������hdmi-con�������������,hdmi-connector�����������øa������port�������endpoint������������q���Ã��������D���_������������leds����������
���,gpio-leds������led-0��������������"�������������
��
¦heartbeat�����������
¯���������
��
µheartbeat�����������jdefault���������`���Ä���������rk809-sound����������,simple-audio-card�����������Äi2s�������
��­Analog RK809������������Ý������simple-audio-card,cpu�����������þ���Å������simple-audio-card,codec���������þ���Æ���������vcc12v-dcin����������,regulator-fixed���������vcc12v_dcin����������%���������9��������D���È������vcc3v3-pcie-regulator������������,regulator-fixed����������
Ë�����������"���������������jdefault���������`���Ç��������vcc3v3_pcie���������K�2Z ��������c�2Z �����������!��������D���b������vcc3v3-sys�����������,regulator-fixed���������vcc3v3_sys�����������%���������9��������K�2Z ��������c�2Z �����������È��������D���%������vcc5v0-sys�����������,regulator-fixed���������vcc5v0_sys�����������%���������9��������K�LK@��������c�LK@�����������È��������D���!������vcc5v0-usb�����������,regulator-fixed���������vcc5v0_usb�����������%���������9��������K�LK@��������c�LK@�����������È��������D���Ê������vcc5v0-usb-host����������,regulator-fixed����������
��������
Þ���"���������������jdefault���������`���É��������vcc5v0_usb_host���������K�LK@��������c�LK@�����������Ê��������D���¯������vcc5v0-usb-hub-regulator�������������,regulator-fixed����������
��������
Þ���"���������������jdefault���������`���Ë��������vcc5v0_usb_hub�����������%�����������Ê������vcc5v0-usb-otg-regulator�������������,regulator-fixed����������
��������
Þ���"���������������jdefault���������`���Ì��������vcc5v0_usb_otg����������K�LK@��������c�LK@�����������Ê��������D���°������vcc-cam����������,regulator-fixed����������
��������
Þ���Í���	������������jdefault���������`���Î��������vcc_cam���������K�2Z ��������c�2Z �����������%���regulator-state-mem����������›���������vcc-mipi�������������,regulator-fixed����������
��������
Þ���T���������������jdefault���������`���Ï������	��vcc_mipi������������K�2Z ��������c�2Z �����������%���regulator-state-mem����������›������������	interrupt-parent�#address-cells�#size-cells�compatible�model�gpio0�gpio1�gpio2�gpio3�gpio4�i2c0�i2c1�i2c2�i2c3�i2c4�i2c5�serial0�serial1�serial2�serial3�serial4�serial5�serial6�serial7�serial8�serial9�spi0�spi1�spi2�spi3�ethernet0�mmc0�mmc1�device_type�reg�clocks�#cooling-cells�enable-method�operating-points-v2�cpu-supply�phandle�opp-shared�opp-hz�opp-microvolt�clock-latency-ns�opp-suspend�ports�arm,smc-id�shmem�#clock-cells�simple-audio-card,name�simple-audio-card,format�simple-audio-card,mclk-fs�status�sound-dai�interrupts�interrupt-affinity�arm,no-tick-in-suspend�clock-frequency�clock-output-names�pinctrl-0�pinctrl-names�ranges�clock-names�phys�phy-names�ports-implemented�power-domains�dr_mode�phy_type�resets�snps,dis_u2_susphy_quirk�extcon�interrupt-controller�#interrupt-cells�mbi-alias�mbi-ranges�msi-controller�pmuio1-supply�pmuio2-supply�vccio1-supply�vccio2-supply�vccio3-supply�vccio4-supply�vccio5-supply�vccio6-supply�vccio7-supply�#reset-cells�assigned-clocks�assigned-clock-rates�rockchip,grf�fcs,suspend-voltage-selector�regulator-name�regulator-always-on�regulator-boot-on�regulator-min-microvolt�regulator-max-microvolt�regulator-ramp-delay�vin-supply�regulator-off-in-suspend�assigned-clock-parents�rockchip,system-power-controller�#sound-dai-cells�vcc1-supply�vcc2-supply�vcc3-supply�vcc4-supply�vcc5-supply�vcc6-supply�vcc7-supply�vcc8-supply�vcc9-supply�wakeup-source�regulator-init-microvolt�regulator-initial-mode�regulator-on-in-suspend�regulator-suspend-microvolt�dmas�reg-io-width�reg-shift�#pwm-cells�#power-domain-cells�pm_qos�interrupt-names�mali-supply�iommus�#iommu-cells�fifo-depth�max-frequency�reset-names�snps,axi-config�snps,mixed-burst�snps,mtl-rx-config�snps,mtl-tx-config�snps,tso�clock_in_out�phy-handle�phy-mode�reset-assert-us�reset-deassert-us�reset-gpios�snps,blen�snps,rd_osr_lmt�snps,wr_osr_lmt�snps,rx-queues-to-use�snps,tx-queues-to-use�reg-names�remote-endpoint�avdd-0v9-supply�avdd-1v8-supply�bus-range�interrupt-map-mask�interrupt-map�linux,pci-domain�num-ib-windows�num-ob-windows�max-link-speed�msi-map�num-lanes�vpcie3v3-supply�bus-width�cap-sd-highspeed�cd-gpios�disable-wp�sd-uhs-sdr50�vmmc-supply�vqmmc-supply�non-removable�dma-names�rockchip,trcm-sync-tx-only�arm,pl330-periph-burst�#dma-cells�polling-delay-passive�polling-delay�thermal-sensors�temperature�hysteresis�trip�cooling-device�rockchip,hw-tshut-temp�pinctrl-1�pinctrl-2�#thermal-sensor-cells�rockchip,hw-tshut-mode�rockchip,hw-tshut-polarity�#io-channel-cells�vref-supply�rockchip,pipe-grf�rockchip,pipe-phy-grf�#phy-cells�rockchip,usbgrf�phy-supply�rockchip,pmu�gpio-controller�#gpio-cells�bias-pull-up�bias-disable�drive-strength�input-schmitt-enable�rockchip,pins�rockchip,phy-grf�stdout-path�function�color�linux,default-trigger�enable-active-high�gpio�