Ð þí����8� €���(������������ „� H�����������������������������D����gumstix,omap3-overo-summit�gumstix,omap3-overo�ti,omap3430�ti,omap3����������������������������������+���������!���7OMAP35xx Gumstix Overo on Summit�������chosen��������aliases����������=/ocp@68000000/i2c@48070000�����������B/ocp@68000000/i2c@48072000�����������G/ocp@68000000/i2c@48060000�����������L/ocp@68000000/mmc@4809c000�����������Q/ocp@68000000/mmc@480b4000�����������V/ocp@68000000/mmc@480ad000�����������[/ocp@68000000/serial@4806a000������������c/ocp@68000000/serial@4806c000������������k/ocp@68000000/serial@49020000������������s/connector��������cpus�������������������������+�������cpu@0�������������arm,cortex-a8������������|cpu����������ˆ�������������Œ������������“cpu����������Ÿ�“à���������������������Á������������Ð�����������pmu@54000000��������������arm,cortex-a8-pmu������������ˆT����€�����������Ø������������ãdebugss�������soc�����������ti,omap-infra������mpu������� ����ti,omap3-mpu�������������ãmpu�������iva������� ����ti,iva2.2������������ãiva����dsp������� ����ti,omap3-c64����������������ocp@68000000��������������ti,omap3-l3-smx�simple-bus�����������ˆh���������������Ø��� ��� ���������������������+�������������í���������ãl3_main����l4@48000000�����������ti,omap3-l4-core�simple-bus����������������������+������������í����H���������scm@2000��������������ti,omap3-scm�simple-bus����������ˆ�� ��� ����������������������+������������í������ ��� ����pinmux@30��������� ����ti,omap3-padconf�pinctrl-single����������ˆ���0��8���������������������+�������������ô�������������������������������)�����������G��ÿ��������ddefault���������r������������Ð���æ���uart2-pins�������� ��|��<����>�����@�����B�����������Ð���å������i2c1-pins�����������|��Š�����Œ������������Ð���è������mmc1-pins���������0��|���������������������������������Ð���ó������mmc2-pins���������0��|��(����*����,����.����0����2�����������Ð���õ������w3cbw003c-pins����������|���„�����l������������Ð��������hsusb2-pins�������@��|��¤����¦����¨����ª����¬����®����Ž�����������������Ð���������twl4030-pins������������|��°��A���������Ð���é������i2c3-pins�����������|��’�����”������������Ð���ï������uart3-pins����������|��n�����p�������������Ð���ç������dss-dpi-pins����������à��|���¤�������¦�������¨�������ª�������¬�������®�������°�������²�������´�������¶�������¸�������º�������¼�������¾�������À�������Â�������Ä�������Æ�������È�������Ê�������Ì�������Î�������Ð�������Ò�������Ô�������Ö�������Ø�������Ú�������������Ð�����������scm_conf@270��������������syscon�simple-bus������������ˆ��p��0���������������������+������������í������p��0���������Ð������pbias_regulator@2b0�����������ti,pbias-omap3�ti,pbias-omap�������������ˆ��°�����������������pbias_mmc_omap2430����������—pbias_mmc_omap2430����������¦�w@��������¾�-ÆÀ���������Ð���ò���������clocks�����������������������+�������clock@68���������� ����ti,clksel������������ˆ���h��������Ö������������������������+�������clock-mcbsp5-mux-fck@4�����������ˆ�����������Ö��������������ti,composite-mux-clock����������ãmcbsp5_mux_fck�����������Œ���������������Ð��� ������clock-mcbsp3-mux-fck@0�����������ˆ������������Ö��������������ti,composite-mux-clock����������ãmcbsp3_mux_fck�����������Œ���������������Ð���������clock-mcbsp4-mux-fck@2�����������ˆ�����������Ö��������������ti,composite-mux-clock����������ãmcbsp4_mux_fck�����������Œ���������������Ð������������mcbsp5_fck����������Ö��������������ti,composite-clock�����������Œ��� ��� ���������Ð���ý������clock@4������� ����ti,clksel������������ˆ�����������Ö������������������������+�������clock-mcbsp1-mux-fck@2�����������ˆ�����������Ö��������������ti,composite-mux-clock����������ãmcbsp1_mux_fck�����������Œ���������������Ð���������clock-mcbsp2-mux-fck@6�����������ˆ�����������Ö��������������ti,composite-mux-clock����������ãmcbsp2_mux_fck�����������Œ���������������Ð������������mcbsp1_fck����������Ö��������������ti,composite-clock�����������Œ���������������Ð���ø������mcbsp2_fck����������Ö��������������ti,composite-clock�����������Œ��� ������������Ð���ú������mcbsp3_fck����������Ö��������������ti,composite-clock�����������Œ���������������Ð���û������mcbsp4_fck����������Ö��������������ti,composite-clock�����������Œ���������������Ð���ü������������clockdomains����������pinmux@a00�������� ����ti,omap3-padconf�pinctrl-single����������ˆ�� ����\���������������������+�������������ô�������������������������������)�����������G��ÿ���twl4030-vpins-pins�������� ��|������������������������������������Ð���ê���������������target-module@480a6000������������ti,sysc-omap2�ti,sysc������������ˆH `D���H `H���H `L�����������örev�sysc�syss����������������������� ������������������������������Œ������������“ick����������������������+������������í����H `��� ����aes1@0�������� ����ti,omap3-aes�������������ˆ�������P���������Ø������������(������ ������ ��������-tx�rx������������target-module@480c5000������������ti,sysc-omap2�ti,sysc������������ˆHPD���HPH���HPL�����������örev�sysc�syss����������������������� ������������������������������Œ������������“ick����������������������+������������í����HP��� ����aes2@0�������� ����ti,omap3-aes�������������ˆ�������P���������Ø������������(������A������B��������-tx�rx������������prm@48306000���������� ����ti,omap3-prm�������������ˆH0`���@����������Ø������clocks�����������������������+�������virt_16_8m_ck�����������Ö��������������fixed-clock���������7�Y����������Ð���������osc_sys_ck@d40����������Ö���������� ����ti,mux-clock�������������Œ���������������������������ˆ�� @���������Ð���������sys_ck@1270���������Ö��������������ti,divider-clock�������������Œ�����������G�����������T������������ˆ��p���������_���������Ð���!������sys_clkout1@d70���������Ö��������������ti,gate-clock������������Œ������������ˆ�� p��������G���������dpll3_x2_ck���������Ö��������������fixed-factor-clock�����������Œ�����������v��������������������dpll3_m2x2_ck�����������Ö��������������fixed-factor-clock�����������Œ�����������v�����������������������Ð��� ������dpll4_x2_ck���������Ö��������������fixed-factor-clock�����������Œ�����������v��������������������corex2_fck����������Ö��������������fixed-factor-clock�����������Œ��� ��������v�����������������������Ð���"������wkup_l4_ick���������Ö��������������fixed-factor-clock�����������Œ���!��������v�����������������������Ð���a������corex2_d3_fck�����������Ö��������������fixed-factor-clock�����������Œ���"��������v�����������������������Ð���‰������corex2_d5_fck�����������Ö��������������fixed-factor-clock�����������Œ���"��������v�����������������������Ð���Š���������clockdomains�������������cm@48004000�����������ti,omap3-cm����������ˆH�@���@����clocks�����������������������+�������dummy_apb_pclk����������Ö��������������fixed-clock���������7����������omap_32k_fck������������Ö��������������fixed-clock���������7��€����������Ð���G������virt_12m_ck���������Ö��������������fixed-clock���������7�·����������Ð���������virt_13m_ck���������Ö��������������fixed-clock���������7�Æ]@���������Ð���������virt_19200000_ck������������Ö��������������fixed-clock���������7$ø����������Ð���������virt_26000000_ck������������Ö��������������fixed-clock���������7Œº€���������Ð���������virt_38_4m_ck�����������Ö��������������fixed-clock���������7Ið����������Ð���������dpll4_ck@d00������������Ö��������������ti,omap3-dpll-per-clock����������Œ���!���!���������ˆ�� ��� �� D�� 0���������Ð���������dpll4_m2_ck@d48���������Ö��������������ti,divider-clock�������������Œ�����������T���?���������ˆ�� H���������_���������Ð���#������dpll4_m2x2_mul_ck�����������Ö��������������fixed-factor-clock�����������Œ���#��������v�����������������������Ð���$������dpll4_m2x2_ck@d00�����������Ö��������������ti,gate-clock������������Œ���$��������G������������ˆ�� ����������‹���������Ð���%������omap_96m_alwon_fck����������Ö��������������fixed-factor-clock�����������Œ���%��������v�����������������������Ð���1������dpll3_ck@d00������������Ö��������������ti,omap3-dpll-core-clock�������������Œ���!���!���������ˆ�� ��� �� @�� 0���������Ð���������clock@1140�������� ����ti,clksel������������ˆ��@��������Ö������������������������+�������clock-dpll3-m3@16������������ˆ�����������Ö��������������ti,divider-clock������������ãdpll3_m3_ck����������Œ�����������T������������_���������Ð���+������clock-dpll4-m6@24������������ˆ�����������Ö��������������ti,divider-clock������������ãdpll4_m6_ck����������Œ�����������T���?���������_���������Ð���=������clock-emu-src-mux@0����������ˆ������������Ö���������� ����ti,mux-clock������������ãemu_src_mux_ck�����������Œ���!���&���'���(���������Ð���u������clock-pclk-fck@8�������������ˆ�����������Ö��������������ti,divider-clock���������� ��ãpclk_fck�������������Œ���)��������T������������_������clock-pclkx2-fck@6�����������ˆ�����������Ö��������������ti,divider-clock������������ãpclkx2_fck�����������Œ���)��������T������������_������clock-atclk-fck@4������������ˆ�����������Ö��������������ti,divider-clock���������� ��ãatclk_fck������������Œ���)��������T������������_������clock-traceclk-src-fck@2�������������ˆ�����������Ö���������� ����ti,mux-clock������������ãtraceclk_src_fck�������������Œ���!���&���'���(���������Ð���*������clock-traceclk-fck@11������������ˆ�����������Ö��������������ti,divider-clock���������� ��ãtraceclk_fck�������������Œ���*��������T������������_���������dpll3_m3x2_mul_ck�����������Ö��������������fixed-factor-clock�����������Œ���+��������v�����������������������Ð���,������dpll3_m3x2_ck@d00�����������Ö��������������ti,gate-clock������������Œ���,��������G������������ˆ�� ����������‹���������Ð���-������emu_core_alwon_ck�����������Ö��������������fixed-factor-clock�����������Œ���-��������v�����������������������Ð���&������sys_altclk����������Ö��������������fixed-clock���������7�������������Ð���4������mcbsp_clks����������Ö��������������fixed-clock���������7�������������Ð���������core_ck���������Ö��������������fixed-factor-clock�����������Œ�����������v�����������������������Ð���.������dpll1_fck@940�����������Ö��������������ti,divider-clock�������������Œ���.��������G�����������T������������ˆ�� @���������_���������Ð���/������dpll1_ck@904������������Ö��������������ti,omap3-dpll-clock����������Œ���!���/���������ˆ�� �� $�� @�� 4���������Ð���������dpll1_x2_ck���������Ö��������������fixed-factor-clock�����������Œ�����������v�����������������������Ð���0������dpll1_x2m2_ck@944�����������Ö��������������ti,divider-clock�������������Œ���0��������T������������ˆ�� D���������_���������Ð���D������cm_96m_fck����������Ö��������������fixed-factor-clock�����������Œ���1��������v�����������������������Ð���2������clock@d40��������� ����ti,clksel������������ˆ�� @��������Ö������������������������+�������clock-dpll3-m2@27������������ˆ�����������Ö��������������ti,divider-clock������������ãdpll3_m2_ck����������Œ�����������T������������_���������Ð���������clock-omap-96m-fck@6�������������ˆ�����������Ö���������� ����ti,mux-clock���������� ��ãomap_96m_fck�������������Œ���2���!���������Ð���X������clock-omap-54m-fck@5�������������ˆ�����������Ö���������� ����ti,mux-clock���������� ��ãomap_54m_fck�������������Œ���3���4���������Ð���@������clock-omap-48m-fck@3�������������ˆ�����������Ö���������� ����ti,mux-clock���������� ��ãomap_48m_fck�������������Œ���5���4���������Ð���8���������clock@e40��������� ����ti,clksel������������ˆ��@��������Ö������������������������+�������clock-dpll4-m3@8�������������ˆ�����������Ö��������������ti,divider-clock������������ãdpll4_m3_ck����������Œ�����������T��� ���������_���������Ð���6������clock-dpll4-m4@0�������������ˆ������������Ö��������������ti,divider-clock������������ãdpll4_m4_ck����������Œ�����������T������������_���������Ð���9���������dpll4_m3x2_mul_ck�����������Ö��������������fixed-factor-clock�����������Œ���6��������v�����������������������Ð���7������dpll4_m3x2_ck@d00�����������Ö��������������ti,gate-clock������������Œ���7��������G������������ˆ�� ����������‹���������Ð���3������cm_96m_d2_fck�����������Ö��������������fixed-factor-clock�����������Œ���2��������v�����������������������Ð���5������omap_12m_fck������������Ö��������������fixed-factor-clock�����������Œ���8��������v�����������������������Ð���Y������dpll4_m4x2_mul_ck�����������Ö��������������ti,fixed-factor-clock������������Œ���9��������¡�����������¯������������¼���������Ð���:������dpll4_m4x2_ck@d00�����������Ö��������������ti,gate-clock������������Œ���:��������G������������ˆ�� ����������‹���������¼���������Ð���]������dpll4_m5_ck@f40���������Ö��������������ti,divider-clock�������������Œ�����������T���?���������ˆ��@���������_���������Ð���;������dpll4_m5x2_mul_ck�����������Ö��������������ti,fixed-factor-clock������������Œ���;��������¡�����������¯������������¼���������Ð���<������dpll4_m5x2_ck@d00�����������Ö��������������ti,gate-clock������������Œ���<��������G������������ˆ�� ����������‹���������¼���������Ð���y������dpll4_m6x2_mul_ck�����������Ö��������������fixed-factor-clock�����������Œ���=��������v�����������������������Ð���>������dpll4_m6x2_ck@d00�����������Ö��������������ti,gate-clock������������Œ���>��������G������������ˆ�� ����������‹���������Ð���?������emu_per_alwon_ck������������Ö��������������fixed-factor-clock�����������Œ���?��������v�����������������������Ð���'������clock@d70��������� ����ti,clksel������������ˆ�� p��������Ö������������������������+�������clock-clkout2-src-gate@7�������������ˆ�����������Ö���������� ����ti,composite-no-wait-gate-clock���������ãclkout2_src_gate_ck����������Œ���.���������Ð���B������clock-clkout2-src-mux@0����������ˆ������������Ö��������������ti,composite-mux-clock����������ãclkout2_src_mux_ck�����������Œ���.���!���2���@���������Ð���C������clock-sys-clkout2@3����������ˆ�����������Ö��������������ti,divider-clock������������ãsys_clkout2����������Œ���A��������T���@���������Ï���������clkout2_src_ck����������Ö��������������ti,composite-clock�����������Œ���B���C���������Ð���A������mpu_ck����������Ö��������������fixed-factor-clock�����������Œ���D��������v�����������������������Ð���E������arm_fck@924���������Ö��������������ti,divider-clock�������������Œ���E���������ˆ�� $��������T���������emu_mpu_alwon_ck������������Ö��������������fixed-factor-clock�����������Œ���E��������v�����������������������Ð���(������clock@a40��������� ����ti,clksel������������ˆ�� @��������Ö������������������������+�������clock-l3-ick@0�����������ˆ������������Ö��������������ti,divider-clock������������ãl3_ick�����������Œ���.��������T������������_���������Ð���F������clock-l4-ick@2�����������ˆ�����������Ö��������������ti,divider-clock������������ãl4_ick�����������Œ���F��������T������������_���������Ð���H������clock-gpt10-mux-fck@6������������ˆ�����������Ö��������������ti,composite-mux-clock����������ãgpt10_mux_fck������������Œ���G���!���������Ð���U������clock-gpt11-mux-fck@7������������ˆ�����������Ö��������������ti,composite-mux-clock����������ãgpt11_mux_fck������������Œ���G���!���������Ð���W������clock-ssi-ssr-div-fck-3430es2@8����������ˆ�����������Ö��������������ti,composite-divider-clock����������ãssi_ssr_div_fck_3430es2����������Œ���"������$��å���������������������������������������Ð���~���������clock@c40��������� ����ti,clksel������������ˆ��@��������Ö������������������������+�������clock-rm-ick@1�����������ˆ�����������Ö��������������ti,divider-clock������������ãrm_ick�����������Œ���H��������T������������_������clock-gpt1-mux-fck@0�������������ˆ������������Ö��������������ti,composite-mux-clock�������� ��ãgpt1_mux_fck�������������Œ���G���!���������Ð���`������clock-usim-mux-fck@3�������������ˆ�����������Ö��������������ti,composite-mux-clock�������� ��ãusim_mux_fck����������(���Œ���!���I���J���K���L���M���N���O���P���Q���������_���������Ð���‚���������clock@a00��������� ����ti,clksel������������ˆ�� ���������Ö������������������������+�������clock-gpt10-gate-fck@11����������ˆ�����������Ö��������������ti,composite-gate-clock���������ãgpt10_gate_fck�����������Œ���!���������Ð���T������clock-gpt11-gate-fck@12����������ˆ�����������Ö��������������ti,composite-gate-clock���������ãgpt11_gate_fck�����������Œ���!���������Ð���V������clock-mmchs2-fck@25����������ˆ�����������Ö��������������ti,wait-gate-clock����������ãmmchs2_fck�����������Œ������������Ð���·������clock-mmchs1-fck@24����������ˆ�����������Ö��������������ti,wait-gate-clock����������ãmmchs1_fck�����������Œ������������Ð���¸������clock-i2c3-fck@17������������ˆ�����������Ö��������������ti,wait-gate-clock�������� ��ãi2c3_fck�������������Œ������������Ð���¹������clock-i2c2-fck@16������������ˆ�����������Ö��������������ti,wait-gate-clock�������� ��ãi2c2_fck�������������Œ������������Ð���º������clock-i2c1-fck@15������������ˆ�����������Ö��������������ti,wait-gate-clock�������� ��ãi2c1_fck�������������Œ������������Ð���»������clock-mcbsp5-gate-fck@10�������������ˆ��� ��������Ö��������������ti,composite-gate-clock���������ãmcbsp5_gate_fck����������Œ������������Ð��� ������clock-mcbsp1-gate-fck@9����������ˆ��� ��������Ö��������������ti,composite-gate-clock���������ãmcbsp1_gate_fck����������Œ������������Ð���������clock-mcspi4-fck@21����������ˆ�����������Ö��������������ti,wait-gate-clock����������ãmcspi4_fck�����������Œ���R���������Ð���¼������clock-mcspi3-fck@20����������ˆ�����������Ö��������������ti,wait-gate-clock����������ãmcspi3_fck�����������Œ���R���������Ð���½������clock-mcspi2-fck@19����������ˆ�����������Ö��������������ti,wait-gate-clock����������ãmcspi2_fck�����������Œ���R���������Ð���¾������clock-mcspi1-fck@18����������ˆ�����������Ö��������������ti,wait-gate-clock����������ãmcspi1_fck�����������Œ���R���������Ð���¿������clock-uart2-fck@14�����������ˆ�����������Ö��������������ti,wait-gate-clock�������� ��ãuart2_fck������������Œ���R���������Ð���À������clock-uart1-fck@13�����������ˆ��� ��������Ö��������������ti,wait-gate-clock�������� ��ãuart1_fck������������Œ���R���������Ð���Á������clock-hdq-fck@22�������������ˆ�����������Ö��������������ti,wait-gate-clock����������ãhdq_fck����������Œ���S���������Ð���Â������clock-modem-fck@31�����������ˆ�����������Ö��������������ti,omap3-interface-clock���������� ��ãmodem_fck������������Œ���!���������Ð���Þ������clock-mspro-fck@23�����������ˆ�����������Ö��������������ti,wait-gate-clock�������� ��ãmspro_fck������������Œ���������clock-ssi-ssr-gate-fck-3430es2@0�������������ˆ������������Ö���������� ����ti,composite-no-wait-gate-clock���������ãssi_ssr_gate_fck_3430es2�������������Œ���"���������Ð���}������clock-mmchs3-fck@30����������ˆ�����������Ö��������������ti,wait-gate-clock����������ãmmchs3_fck�����������Œ������������Ð���Ú���������gpt10_fck�����������Ö��������������ti,composite-clock�����������Œ���T���U������gpt11_fck�����������Ö��������������ti,composite-clock�����������Œ���V���W������core_96m_fck������������Ö��������������fixed-factor-clock�����������Œ���X��������v�����������������������Ð���������core_48m_fck������������Ö��������������fixed-factor-clock�����������Œ���8��������v�����������������������Ð���R������core_12m_fck������������Ö��������������fixed-factor-clock�����������Œ���Y��������v�����������������������Ð���S������core_l3_ick���������Ö��������������fixed-factor-clock�����������Œ���F��������v�����������������������Ð���Z������clock@a10��������� ����ti,clksel������������ˆ�� ��������Ö������������������������+�������clock-sdrc-ick@1�������������ˆ�����������Ö��������������ti,wait-gate-clock�������� ��ãsdrc_ick�������������Œ���Z���������Ð���������clock-mmchs2-ick@25����������ˆ�����������Ö��������������ti,omap3-interface-clock������������ãmmchs2_ick�����������Œ���[���������Ð���Ã������clock-mmchs1-ick@24����������ˆ�����������Ö��������������ti,omap3-interface-clock������������ãmmchs1_ick�����������Œ���[���������Ð���Ä������clock-hdq-ick@22�������������ˆ�����������Ö��������������ti,omap3-interface-clock������������ãhdq_ick����������Œ���[���������Ð���Å������clock-mcspi4-ick@21����������ˆ�����������Ö��������������ti,omap3-interface-clock������������ãmcspi4_ick�����������Œ���[���������Ð���Æ������clock-mcspi3-ick@20����������ˆ�����������Ö��������������ti,omap3-interface-clock������������ãmcspi3_ick�����������Œ���[���������Ð���Ç������clock-mcspi2-ick@19����������ˆ�����������Ö��������������ti,omap3-interface-clock������������ãmcspi2_ick�����������Œ���[���������Ð���È������clock-mcspi1-ick@18����������ˆ�����������Ö��������������ti,omap3-interface-clock������������ãmcspi1_ick�����������Œ���[���������Ð���É������clock-i2c3-ick@17������������ˆ�����������Ö��������������ti,omap3-interface-clock���������� ��ãi2c3_ick�������������Œ���[���������Ð���Ê������clock-i2c2-ick@16������������ˆ�����������Ö��������������ti,omap3-interface-clock���������� ��ãi2c2_ick�������������Œ���[���������Ð���Ë������clock-i2c1-ick@15������������ˆ�����������Ö��������������ti,omap3-interface-clock���������� ��ãi2c1_ick�������������Œ���[���������Ð���Ì������clock-uart2-ick@14�����������ˆ�����������Ö��������������ti,omap3-interface-clock���������� ��ãuart2_ick������������Œ���[���������Ð���Í������clock-uart1-ick@13�����������ˆ��� ��������Ö��������������ti,omap3-interface-clock���������� ��ãuart1_ick������������Œ���[���������Ð���Î������clock-gpt11-ick@12�����������ˆ�����������Ö��������������ti,omap3-interface-clock���������� ��ãgpt11_ick������������Œ���[���������Ð���Ï������clock-gpt10-ick@11�����������ˆ�����������Ö��������������ti,omap3-interface-clock���������� ��ãgpt10_ick������������Œ���[���������Ð���Ð������clock-mcbsp5-ick@10����������ˆ��� ��������Ö��������������ti,omap3-interface-clock������������ãmcbsp5_ick�����������Œ���[���������Ð���Ñ������clock-mcbsp1-ick@9�����������ˆ��� ��������Ö��������������ti,omap3-interface-clock������������ãmcbsp1_ick�����������Œ���[���������Ð���Ò������clock-omapctrl-ick@6�������������ˆ�����������Ö��������������ti,omap3-interface-clock���������� ��ãomapctrl_ick�������������Œ���[���������Ð���Ó������clock-aes2-ick@28������������ˆ�����������Ö��������������ti,omap3-interface-clock���������� ��ãaes2_ick�������������Œ���[���������Ð���������clock-sha12-ick@27�����������ˆ�����������Ö��������������ti,omap3-interface-clock���������� ��ãsha12_ick������������Œ���[���������Ð���Ô������clock-icr-ick@29�������������ˆ�����������Ö��������������ti,omap3-interface-clock������������ãicr_ick����������Œ���[������clock-des2-ick@26������������ˆ�����������Ö��������������ti,omap3-interface-clock���������� ��ãdes2_ick�������������Œ���[������clock-mspro-ick@23�����������ˆ�����������Ö��������������ti,omap3-interface-clock���������� ��ãmspro_ick������������Œ���[������clock-mailboxes-ick@7������������ˆ�����������Ö��������������ti,omap3-interface-clock������������ãmailboxes_ick������������Œ���[������clock-sad2d-ick@3������������ˆ�����������Ö��������������ti,omap3-interface-clock���������� ��ãsad2d_ick������������Œ���F���������Ð���ß������clock-hsotgusb-ick-3430es2@4�������������ˆ�����������Ö����������"����ti,omap3-hsotgusb-interface-clock�����������ãhsotgusb_ick_3430es2�������������Œ���Z���������Ð���Ž������clock-ssi-ick-3430es2@0����������ˆ������������Ö��������������ti,omap3-ssi-interface-clock������������ãssi_ick_3430es2����������Œ���\���������Ð��������clock-mmchs3-ick@30����������ˆ�����������Ö��������������ti,omap3-interface-clock������������ãmmchs3_ick�����������Œ���[���������Ð���Ù���������gpmc_fck������������Ö��������������fixed-factor-clock�����������Œ���Z��������v��������������������core_l4_ick���������Ö��������������fixed-factor-clock�����������Œ���H��������v�����������������������Ð���[������clock@e00��������� ����ti,clksel������������ˆ�����������Ö������������������������+�������clock-dss-tv-fck������������Ö��������������ti,gate-clock�����������ãdss_tv_fck�����������Œ���@��������G������������Ð���²������clock-dss-96m-fck�����������Ö��������������ti,gate-clock�����������ãdss_96m_fck����������Œ���X��������G������������Ð���³������clock-dss2-alwon-fck������������Ö��������������ti,gate-clock�����������ãdss2_alwon_fck�����������Œ���!��������G������������Ð���´������clock-dss1-alwon-fck-3430es2@0�����������ˆ������������Ö��������������ti,dss-gate-clock�����������ãdss1_alwon_fck_3430es2�����������Œ���]���������¼���������Ð���µ���������dummy_ck������������Ö��������������fixed-clock���������7����������clock@c00��������� ����ti,clksel������������ˆ�����������Ö������������������������+�������clock-gpt1-gate-fck@0������������ˆ������������Ö��������������ti,composite-gate-clock���������ãgpt1_gate_fck������������Œ���!���������Ð���_������clock-gpio1-dbck@3�����������ˆ�����������Ö��������������ti,gate-clock�����������ãgpio1_dbck�����������Œ���^���������Ð���©������clock-wdt2-fck@5�������������ˆ�����������Ö��������������ti,wait-gate-clock�������� ��ãwdt2_fck�������������Œ���^���������Ð���ª������clock-sr1-fck@6����������ˆ�����������Ö��������������ti,wait-gate-clock����������ãsr1_fck����������Œ���!���������Ð��������clock-sr2-fck@7����������ˆ�����������Ö��������������ti,wait-gate-clock����������ãsr2_fck����������Œ���!���������Ð�� ������clock-usim-gate-fck@9������������ˆ��� ��������Ö��������������ti,composite-gate-clock���������ãusim_gate_fck������������Œ���X���������Ð������������gpt1_fck������������Ö��������������ti,composite-clock�����������Œ���_���`���������Ð���þ������wkup_32k_fck������������Ö��������������fixed-factor-clock�����������Œ���G��������v�����������������������Ð���^������clock@c10��������� ����ti,clksel������������ˆ����������Ö������������������������+�������clock-wdt2-ick@5�������������ˆ�����������Ö��������������ti,omap3-interface-clock���������� ��ãwdt2_ick�������������Œ���a���������Ð���«������clock-wdt1-ick@4�������������ˆ�����������Ö��������������ti,omap3-interface-clock���������� ��ãwdt1_ick�������������Œ���a���������Ð���¬������clock-gpio1-ick@3������������ˆ�����������Ö��������������ti,omap3-interface-clock���������� ��ãgpio1_ick������������Œ���a���������Ð���������clock-omap-32ksync-ick@2�������������ˆ�����������Ö��������������ti,omap3-interface-clock������������ãomap_32ksync_ick�������������Œ���a���������Ð���®������clock-gpt12-ick@1������������ˆ�����������Ö��������������ti,omap3-interface-clock���������� ��ãgpt12_ick������������Œ���a���������Ð���¯������clock-gpt1-ick@0�������������ˆ������������Ö��������������ti,omap3-interface-clock���������� ��ãgpt1_ick�������������Œ���a���������Ð���°������clock-usim-ick@9�������������ˆ��� ��������Ö��������������ti,omap3-interface-clock���������� ��ãusim_ick�������������Œ���a���������Ð���±���������per_96m_fck���������Ö��������������fixed-factor-clock�����������Œ���1��������v�����������������������Ð���������per_48m_fck���������Ö��������������fixed-factor-clock�����������Œ���8��������v�����������������������Ð���b������clock@1000�������� ����ti,clksel������������ˆ�����������Ö������������������������+�������clock-uart3-fck@11�����������ˆ�����������Ö��������������ti,wait-gate-clock�������� ��ãuart3_fck������������Œ���b���������Ð���������clock-gpt2-gate-fck@3������������ˆ�����������Ö��������������ti,composite-gate-clock���������ãgpt2_gate_fck������������Œ���!���������Ð���d������clock-gpt3-gate-fck@4������������ˆ�����������Ö��������������ti,composite-gate-clock���������ãgpt3_gate_fck������������Œ���!���������Ð���f������clock-gpt4-gate-fck@5������������ˆ�����������Ö��������������ti,composite-gate-clock���������ãgpt4_gate_fck������������Œ���!���������Ð���h������clock-gpt5-gate-fck@6������������ˆ�����������Ö��������������ti,composite-gate-clock���������ãgpt5_gate_fck������������Œ���!���������Ð���j������clock-gpt6-gate-fck@7������������ˆ�����������Ö��������������ti,composite-gate-clock���������ãgpt6_gate_fck������������Œ���!���������Ð���l������clock-gpt7-gate-fck@8������������ˆ�����������Ö��������������ti,composite-gate-clock���������ãgpt7_gate_fck������������Œ���!���������Ð���n������clock-gpt8-gate-fck@9������������ˆ��� ��������Ö��������������ti,composite-gate-clock���������ãgpt8_gate_fck������������Œ���!���������Ð���p������clock-gpt9-gate-fck@10�����������ˆ��� ��������Ö��������������ti,composite-gate-clock���������ãgpt9_gate_fck������������Œ���!���������Ð���r������clock-gpio6-dbck@17����������ˆ�����������Ö��������������ti,gate-clock�����������ãgpio6_dbck�����������Œ���c���������Ð���������clock-gpio5-dbck@16����������ˆ�����������Ö��������������ti,gate-clock�����������ãgpio5_dbck�����������Œ���c���������Ð���‘������clock-gpio4-dbck@15����������ˆ�����������Ö��������������ti,gate-clock�����������ãgpio4_dbck�����������Œ���c���������Ð���’������clock-gpio3-dbck@14����������ˆ�����������Ö��������������ti,gate-clock�����������ãgpio3_dbck�����������Œ���c���������Ð���“������clock-gpio2-dbck@13����������ˆ��� ��������Ö��������������ti,gate-clock�����������ãgpio2_dbck�����������Œ���c���������Ð���”������clock-wdt3-fck@12������������ˆ�����������Ö��������������ti,wait-gate-clock�������� ��ãwdt3_fck�������������Œ���c���������Ð���•������clock-mcbsp2-gate-fck@0����������ˆ������������Ö��������������ti,composite-gate-clock���������ãmcbsp2_gate_fck����������Œ������������Ð��� ������clock-mcbsp3-gate-fck@1����������ˆ�����������Ö��������������ti,composite-gate-clock���������ãmcbsp3_gate_fck����������Œ������������Ð���������clock-mcbsp4-gate-fck@2����������ˆ�����������Ö��������������ti,composite-gate-clock���������ãmcbsp4_gate_fck����������Œ������������Ð������������clock@1040�������� ����ti,clksel������������ˆ��@��������Ö������������������������+�������clock-gpt2-mux-fck@0�������������ˆ������������Ö��������������ti,composite-mux-clock�������� ��ãgpt2_mux_fck�������������Œ���G���!���������Ð���e������clock-gpt3-mux-fck@1�������������ˆ�����������Ö��������������ti,composite-mux-clock�������� ��ãgpt3_mux_fck�������������Œ���G���!���������Ð���g������clock-gpt4-mux-fck@2�������������ˆ�����������Ö��������������ti,composite-mux-clock�������� ��ãgpt4_mux_fck�������������Œ���G���!���������Ð���i������clock-gpt5-mux-fck@3�������������ˆ�����������Ö��������������ti,composite-mux-clock�������� ��ãgpt5_mux_fck�������������Œ���G���!���������Ð���k������clock-gpt6-mux-fck@4�������������ˆ�����������Ö��������������ti,composite-mux-clock�������� ��ãgpt6_mux_fck�������������Œ���G���!���������Ð���m������clock-gpt7-mux-fck@5�������������ˆ�����������Ö��������������ti,composite-mux-clock�������� ��ãgpt7_mux_fck�������������Œ���G���!���������Ð���o������clock-gpt8-mux-fck@6�������������ˆ�����������Ö��������������ti,composite-mux-clock�������� ��ãgpt8_mux_fck�������������Œ���G���!���������Ð���q������clock-gpt9-mux-fck@7�������������ˆ�����������Ö��������������ti,composite-mux-clock�������� ��ãgpt9_mux_fck�������������Œ���G���!���������Ð���s���������gpt2_fck������������Ö��������������ti,composite-clock�����������Œ���d���e���������Ð���ÿ������gpt3_fck������������Ö��������������ti,composite-clock�����������Œ���f���g������gpt4_fck������������Ö��������������ti,composite-clock�����������Œ���h���i������gpt5_fck������������Ö��������������ti,composite-clock�����������Œ���j���k������gpt6_fck������������Ö��������������ti,composite-clock�����������Œ���l���m������gpt7_fck������������Ö��������������ti,composite-clock�����������Œ���n���o������gpt8_fck������������Ö��������������ti,composite-clock�����������Œ���p���q������gpt9_fck������������Ö��������������ti,composite-clock�����������Œ���r���s������per_32k_alwon_fck�����������Ö��������������fixed-factor-clock�����������Œ���G��������v�����������������������Ð���c������per_l4_ick����������Ö��������������fixed-factor-clock�����������Œ���H��������v�����������������������Ð���t������clock@1010�������� ����ti,clksel������������ˆ����������Ö������������������������+�������clock-gpio6-ick@17�����������ˆ�����������Ö��������������ti,omap3-interface-clock���������� ��ãgpio6_ick������������Œ���t���������Ð���–������clock-gpio5-ick@16�����������ˆ�����������Ö��������������ti,omap3-interface-clock���������� ��ãgpio5_ick������������Œ���t���������Ð���—������clock-gpio4-ick@15�����������ˆ�����������Ö��������������ti,omap3-interface-clock���������� ��ãgpio4_ick������������Œ���t���������Ð���˜������clock-gpio3-ick@14�����������ˆ�����������Ö��������������ti,omap3-interface-clock���������� ��ãgpio3_ick������������Œ���t���������Ð���™������clock-gpio2-ick@13�����������ˆ��� ��������Ö��������������ti,omap3-interface-clock���������� ��ãgpio2_ick������������Œ���t���������Ð���š������clock-wdt3-ick@12������������ˆ�����������Ö��������������ti,omap3-interface-clock���������� ��ãwdt3_ick�������������Œ���t���������Ð���›������clock-uart3-ick@11�����������ˆ�����������Ö��������������ti,omap3-interface-clock���������� ��ãuart3_ick������������Œ���t���������Ð���œ������clock-uart4-ick@18�����������ˆ�����������Ö��������������ti,omap3-interface-clock���������� ��ãuart4_ick������������Œ���t���������Ð���������clock-gpt9-ick@10������������ˆ��� ��������Ö��������������ti,omap3-interface-clock���������� ��ãgpt9_ick�������������Œ���t���������Ð���ž������clock-gpt8-ick@9�������������ˆ��� ��������Ö��������������ti,omap3-interface-clock���������� ��ãgpt8_ick�������������Œ���t���������Ð���Ÿ������clock-gpt7-ick@8�������������ˆ�����������Ö��������������ti,omap3-interface-clock���������� ��ãgpt7_ick�������������Œ���t���������Ð��� ������clock-gpt6-ick@7�������������ˆ�����������Ö��������������ti,omap3-interface-clock���������� ��ãgpt6_ick�������������Œ���t���������Ð���¡������clock-gpt5-ick@6�������������ˆ�����������Ö��������������ti,omap3-interface-clock���������� ��ãgpt5_ick�������������Œ���t���������Ð���¢������clock-gpt4-ick@5�������������ˆ�����������Ö��������������ti,omap3-interface-clock���������� ��ãgpt4_ick�������������Œ���t���������Ð���£������clock-gpt3-ick@4�������������ˆ�����������Ö��������������ti,omap3-interface-clock���������� ��ãgpt3_ick�������������Œ���t���������Ð���¤������clock-gpt2-ick@3�������������ˆ�����������Ö��������������ti,omap3-interface-clock���������� ��ãgpt2_ick�������������Œ���t���������Ð���¥������clock-mcbsp2-ick@0�����������ˆ������������Ö��������������ti,omap3-interface-clock������������ãmcbsp2_ick�����������Œ���t���������Ð���¦������clock-mcbsp3-ick@1�����������ˆ�����������Ö��������������ti,omap3-interface-clock������������ãmcbsp3_ick�����������Œ���t���������Ð���§������clock-mcbsp4-ick@2�����������ˆ�����������Ö��������������ti,omap3-interface-clock������������ãmcbsp4_ick�����������Œ���t���������Ð���¨���������emu_src_ck����������Ö��������������ti,clkdm-gate-clock����������Œ���u���������Ð���)������secure_32k_fck����������Ö��������������fixed-clock���������7��€����������Ð���v������gpt12_fck�����������Ö��������������fixed-factor-clock�����������Œ���v��������v�����������������������Ð���������wdt1_fck������������Ö��������������fixed-factor-clock�����������Œ���v��������v��������������������security_l4_ick2������������Ö��������������fixed-factor-clock�����������Œ���H��������v�����������������������Ð���w������clock@a14��������� ����ti,clksel������������ˆ�� ��������Ö������������������������+�������clock-aes1-ick@3�������������ˆ�����������Ö��������������ti,omap3-interface-clock���������� ��ãaes1_ick�������������Œ���w���������Ð���������clock-rng-ick@2����������ˆ�����������Ö��������������ti,omap3-interface-clock������������ãrng_ick����������Œ���w���������Ð���ù������clock-sha11-ick@1������������ˆ�����������Ö��������������ti,omap3-interface-clock���������� ��ãsha11_ick������������Œ���w������clock-des1-ick@0�������������ˆ������������Ö��������������ti,omap3-interface-clock���������� ��ãdes1_ick�������������Œ���w������clock-pka-ick@4����������ˆ�����������Ö��������������ti,omap3-interface-clock������������ãpka_ick����������Œ���x���������clock@f00��������� ����ti,clksel������������ˆ�����������Ö������������������������+�������clock-cam-mclk@0�������������ˆ������������Ö��������������ti,gate-clock��������� ��ãcam_mclk�������������Œ���y���������¼������clock-csi2-96m-fck@1�������������ˆ�����������Ö��������������ti,gate-clock��������� ��ãcsi2_96m_fck�������������Œ������������Ð���Ü���������cam_ick@f10���������Ö����������!����ti,omap3-no-wait-interface-clock�������������Œ���H���������ˆ����������G�������������Ð���Û������security_l3_ick���������Ö��������������fixed-factor-clock�����������Œ���F��������v�����������������������Ð���x������ssi_l4_ick����������Ö��������������fixed-factor-clock�����������Œ���H��������v�����������������������Ð���\������sr_l4_ick�����������Ö��������������fixed-factor-clock�����������Œ���H��������v��������������������dpll2_fck@40������������Ö��������������ti,divider-clock�������������Œ���.��������G�����������T������������ˆ���@���������_���������Ð���z������dpll2_ck@4����������Ö��������������ti,omap3-dpll-clock����������Œ���!���z���������ˆ������$���@���4���������ñ���������������������������Ð���{������dpll2_m2_ck@44����������Ö��������������ti,divider-clock�������������Œ���{��������T������������ˆ���D���������_���������Ð���|������iva2_ck@0�����������Ö��������������ti,wait-gate-clock�����������Œ���|���������ˆ������������G�������������Ð���Ý������clock@a18��������� ����ti,clksel������������ˆ�� ��������Ö������������������������������������+�������clock-mad2d-ick@3������������ˆ�����������Ö��������������ti,omap3-interface-clock���������� ��ãmad2d_ick������������Œ���F���������Ð���à������clock-usbtll-ick@2�����������ˆ�����������Ö��������������ti,omap3-interface-clock������������ãusbtll_ick�����������Œ���[���������Ð���Ø���������ssi_ssr_fck_3430es2���������Ö��������������ti,composite-clock�����������Œ���}���~���������Ð���������ssi_sst_fck_3430es2���������Ö��������������fixed-factor-clock�����������Œ�����������v�����������������������Ð��������sys_d2_ck�����������Ö��������������fixed-factor-clock�����������Œ���!��������v�����������������������Ð���I������omap_96m_d2_fck���������Ö��������������fixed-factor-clock�����������Œ���X��������v�����������������������Ð���J������omap_96m_d4_fck���������Ö��������������fixed-factor-clock�����������Œ���X��������v�����������������������Ð���K������omap_96m_d8_fck���������Ö��������������fixed-factor-clock�����������Œ���X��������v�����������������������Ð���L������omap_96m_d10_fck������������Ö��������������fixed-factor-clock�����������Œ���X��������v�������������� ���������Ð���M������dpll5_m2_d4_ck����������Ö��������������fixed-factor-clock�����������Œ���€��������v�����������������������Ð���N������dpll5_m2_d8_ck����������Ö��������������fixed-factor-clock�����������Œ���€��������v�����������������������Ð���O������dpll5_m2_d16_ck���������Ö��������������fixed-factor-clock�����������Œ���€��������v�����������������������Ð���P������dpll5_m2_d20_ck���������Ö��������������fixed-factor-clock�����������Œ���€��������v�����������������������Ð���Q������usim_fck������������Ö��������������ti,composite-clock�����������Œ������‚������dpll5_ck@d04������������Ö��������������ti,omap3-dpll-clock����������Œ���!���!���������ˆ�� �� $�� L�� 4���������ñ������������������Ð���ƒ������dpll5_m2_ck@d50���������Ö��������������ti,divider-clock�������������Œ���ƒ��������T������������ˆ�� P���������_���������Ð���€������sgx_gate_fck@b00������������Ö��������������ti,composite-gate-clock����������Œ���.��������G������������ˆ������������Ð���‹������core_d3_ck����������Ö��������������fixed-factor-clock�����������Œ���.��������v�����������������������Ð���„������core_d4_ck����������Ö��������������fixed-factor-clock�����������Œ���.��������v�����������������������Ð���…������core_d6_ck����������Ö��������������fixed-factor-clock�����������Œ���.��������v�����������������������Ð���†������omap_192m_alwon_fck���������Ö��������������fixed-factor-clock�����������Œ���%��������v�����������������������Ð���‡������core_d2_ck����������Ö��������������fixed-factor-clock�����������Œ���.��������v�����������������������Ð���ˆ������sgx_mux_fck@b40���������Ö��������������ti,composite-mux-clock�������� ���Œ���„���…���†���2���‡���ˆ���‰���Š���������ˆ��@���������Ð���Œ������sgx_fck���������Ö��������������ti,composite-clock�����������Œ���‹���Œ���������Ð��������sgx_ick@b10���������Ö��������������ti,wait-gate-clock�����������Œ���F���������ˆ����������G�������������Ð���á������cpefuse_fck@a08���������Ö��������������ti,gate-clock������������Œ���!���������ˆ�� ��������G�������������Ð���Õ������ts_fck@a08����������Ö��������������ti,gate-clock������������Œ���G���������ˆ�� ��������G������������Ð���Ö������usbtll_fck@a08����������Ö��������������ti,wait-gate-clock�����������Œ���€���������ˆ�� ��������G������������Ð���×������dss_ick_3430es2@e10���������Ö��������������ti,omap3-dss-interface-clock�������������Œ���H���������ˆ����������G�������������Ð���¶������usbhost_120m_fck@1400�����������Ö��������������ti,gate-clock������������Œ���€���������ˆ�����������G������������Ð���â������usbhost_48m_fck@1400������������Ö��������������ti,dss-gate-clock������������Œ���8���������ˆ�����������G�������������Ð���ã������usbhost_ick@1410������������Ö��������������ti,omap3-dss-interface-clock�������������Œ���H���������ˆ����������G�������������Ð���ä���������clockdomains�������core_l3_clkdm�������������ti,clockdomain�����������Œ������Ž������dpll3_clkdm�����������ti,clockdomain�����������Œ���������dpll1_clkdm�����������ti,clockdomain�����������Œ���������per_clkdm�������������ti,clockdomain��������h���Œ���������‘���’���“���”���•���–���—���˜���™���š���›���œ������ž���Ÿ��� ���¡���¢���£���¤���¥���¦���§���¨������emu_clkdm�������������ti,clockdomain�����������Œ���)������dpll4_clkdm�����������ti,clockdomain�����������Œ���������wkup_clkdm������������ti,clockdomain��������$���Œ���©���ª���«���¬������®���¯���°���±������dss_clkdm�������������ti,clockdomain�����������Œ���²���³���´���µ���¶������core_l4_clkdm�������������ti,clockdomain��������”���Œ���·���¸���¹���º���»���¼���½���¾���¿���À���Á���Â���Ã���Ä���Å���Æ���Ç���È���É���Ê���Ë���Ì���Í���Î���Ï���Ð���Ñ���Ò���Ó������Ô���Õ���Ö���×���Ø���Ù���Ú������cam_clkdm�������������ti,clockdomain�����������Œ���Û���Ü������iva2_clkdm������������ti,clockdomain�����������Œ���Ý������dpll2_clkdm�����������ti,clockdomain�����������Œ���{������d2d_clkdm�������������ti,clockdomain�����������Œ���Þ���ß���à������dpll5_clkdm�����������ti,clockdomain�����������Œ���ƒ������sgx_clkdm�������������ti,clockdomain�����������Œ���á������usbhost_clkdm�������������ti,clockdomain�����������Œ���â���ã���ä������������target-module@48320000������������ti,sysc-omap2�ti,sysc������������ˆH2�����H2���������� ��örev�sysc������������ ����������������Œ���^���®���������“fck�ick����������������������+������������í����H2��������counter@0�������������ti,omap-counter32k�����������ˆ������� ���������interrupt-controller@48200000�������������ti,omap3-intc��������������������������������ˆH ��������������Ð���������target-module@48056000������������ti,sysc-omap2�ti,sysc������������ˆH`����H`,���H`(�����������örev�sysc�syss��������������#��������,������������������ ������������������������������Œ���Z���������“ick����������������������+������������í����H`�������dma-controller@0��������������ti,omap3430-sdma�ti,omap-sdma������������ˆ����������������Ø������ ��������������:�����������E��� ��������R���`���������Ð������������gpio@48310000�������������ti,omap3-gpio������������ˆH1��������������Ø������������ãgpio1������������_���������q����������������������������������������Ð��������gpio@49050000�������������ti,omap3-gpio������������ˆI��������������Ø������������ãgpio2������������q����������������������������������������Ð��������gpio@49052000�������������ti,omap3-gpio������������ˆI �������������Ø������������ãgpio3������������q�������������������������������������gpio@49054000�������������ti,omap3-gpio������������ˆI@�������������Ø��� ���������ãgpio4������������q�������������������������������������gpio@49056000�������������ti,omap3-gpio������������ˆI`�������������Ø���!���������ãgpio5������������q�������������������������������������gpio@49058000�������������ti,omap3-gpio������������ˆI€�������������Ø���"���������ãgpio6������������q����������������������������������������Ð��������serial@4806a000�����������ti,omap3-uart������������ˆH ��� ���������������H��������(������1������2��������-tx�rx������������ãuart1�����������7Ül�������serial@4806c000�����������ti,omap3-uart������������ˆHÀ������������������I��������(������3������4��������-tx�rx������������ãuart2�����������7Ül���������ddefault���������r���å������serial@49020000�����������ti,omap3-uart������������ˆI�������������������J���æ��n��������(������5������6��������-tx�rx������������ãuart3�����������7Ül���������ddefault���������r���ç������i2c@48070000���������� ����ti,omap3-i2c�������������ˆH�����€���������Ø���8���������������������+�������������ãi2c1������������ddefault���������r���è��������7�'¬@���twl@48�����������ˆ���H���������Ø�������������������������ti,twl4030������������������������������ddefault���������r���é���ê���audio�������������ti,twl4030-audio�������codec������������rtc�����������ti,twl4030-rtc�����������Ø���������bci�����������ti,twl4030-bci�����������Ø��� �����������¡���ë��������¯���ì�����������»vac�������watchdog��������������ti,twl4030-wdt��������regulator-vaux1�����������ti,twl4030-vaux1����������regulator-vaux2�����������ti,twl4030-vaux2����������regulator-vaux3�����������ti,twl4030-vaux3����������regulator-vaux4�����������ti,twl4030-vaux4����������regulator-vdd1������������ti,twl4030-vdd1���������¦� 'À��������¾� ������regulator-vdac������������ti,twl4030-vdac���������¦�w@��������¾�w@������regulator-vio�������������ti,twl4030-vio��������regulator-vintana1������������ti,twl4030-vintana1�������regulator-vintana2������������ti,twl4030-vintana2�������regulator-vintdig�������������ti,twl4030-vintdig��������regulator-vmmc1�����������ti,twl4030-vmmc1������������¦�:��������¾�0°���������Ð���ô������regulator-vmmc2�����������ti,twl4030-vmmc2������������¦�:��������¾�0°������regulator-vusb1v5�������������ti,twl4030-vusb1v5�����������Ð���í������regulator-vusb1v8�������������ti,twl4030-vusb1v8�����������Ð���î������regulator-vusb3v1�������������ti,twl4030-vusb3v1�����������Ð���ë������regulator-vpll1�����������ti,twl4030-vpll1����������regulator-vpll2�����������ti,twl4030-vpll2������������¦�w@��������¾�w@���������Ì������regulator-vsim������������ti,twl4030-vsim���������¦�w@��������¾�-ÆÀ������gpio��������������ti,twl4030-gpio����������q����������������������������������������à������twl4030-usb�����������ti,twl4030-usb�����������Ø��� �����������ì���í��������ú���î�����������ë��������������������������������Ð��������pwm�����������ti,twl4030-pwm����������*���������pwmled������������ti,twl4030-pwmled�����������*������������Ð��������pwrbutton�������������ti,twl4030-pwrbutton�������������Ø���������keypad������������ti,twl4030-keypad������������Ø�����������5�����������E���������madc��������������ti,twl4030-madc����������Ø�����������X������������Ð���ì������������i2c@48072000���������� ����ti,omap3-i2c�������������ˆH ����€���������Ø���9���������������������+�������������ãi2c2���������� ��jdisabled����������i2c@48060000���������� ����ti,omap3-i2c�������������ˆH�����€���������Ø���=���������������������+�������������ãi2c3������������ddefault���������r���ï��������7�† ���������Ð�����eeprom@51�������������atmel,24c01����������ˆ���Q��������q���������lis33de@1d������������st,lis33de�st,lis3lv02d����������ˆ�����������z���ð��������…���ñ���������“���������¥���������·��������É��� ��������Û��� ��������í��� ���������ÿ��������� ������������������*���������9���������H���������W���������f��������u���x��������„���x��������“���Œ��������¢��&��������±��&��������À��î������ ��jdisabled�������������mailbox@48094000��������������ti,omap3-mailbox�������������ãmailbox����������ˆH @�������������Ø�����������Ï�����������Û�����������í������mbox-dsp������������ÿ�������������������� ��������������������spi@48098000��������������ti,omap2-mcspi�����������ˆH €�������������Ø���A���������������������+�������������ãmcspi1�������������������@��(������#������$������%������&������'������(������)������*������ ��-tx0�rx0�tx1�rx1�tx2�rx2�tx3�rx3�������spi@4809a000��������������ti,omap2-mcspi�����������ˆH �������������Ø���B���������������������+�������������ãmcspi2������������������� ��(������+������,������-������.��������-tx0�rx0�tx1�rx1�������spi@480b8000��������������ti,omap2-mcspi�����������ˆH€�������������Ø���[���������������������+�������������ãmcspi3������������������� ��(��������������������������������-tx0�rx0�tx1�rx1�������spi@480ba000��������������ti,omap2-mcspi�����������ˆH �������������Ø���0���������������������+�������������ãmcspi4���������������������(������F������G��������-tx0�rx0�������1w@480b2000�����������ti,omap3-1w����������ˆH �������������Ø���:���������ãhdq1w���������mmc@4809c000��������������ti,omap3-hsmmc�����������ˆH À�������������Ø���S���������ãmmc1�������������#��������(������=������>��������-tx�rx�����������0���ò��������ddefault���������r���ó��������=���ô��������I���������mmc@480b4000��������������ti,omap3-hsmmc�����������ˆH@�������������Ø���V���������ãmmc2������������(������/������0��������-tx�rx�����������ddefault���������r���õ��������=���ö��������S���÷��������I������������`���������m������mmc@480ad000��������������ti,omap3-hsmmc�����������ˆH Ð�������������Ø���^���������ãmmc3������������(������M������N��������-tx�rx��������� ��jdisabled����������mmu@480bd400������������{��������������ti,omap2-iommu�����������ˆHÔ����€���������Ø������������ãmmu_isp���������ˆ������������Ð�� ������mmu@5d000000������������{��������������ti,omap2-iommu�����������ˆ]������€���������Ø������������ãmmu_iva������� ��jdisabled����������wdt@48314000���������� ����ti,omap3-wdt�������������ˆH1@����€������ ���ãwd_timer2���������mcbsp@48074000������������ti,omap3-mcbsp�����������ˆH@����ÿ��������ömpu����������Ø������;���<������ ��˜common�tx�rx������������¨���€���������ãmcbsp1����������(������������ ��������-tx�rx������������Œ���ø���������“fck������� ��jdisabled����������target-module@480a0000������������ti,sysc-omap2�ti,sysc������������ˆH �<���H �@���H �D�����������örev�sysc�syss����������������������� ���������������������������Œ���ù���������“ick����������������������+������������í����H ���� ����rng@0��������� ����ti,omap2-rng�������������ˆ������ ����������Ø���4���������mcbsp@49022000������������ti,omap3-mcbsp�����������ˆI ����ÿI€����ÿ������ ��ömpu�sidetone�������������Ø������>���?�����������˜common�tx�rx�sidetone�����������¨������������ãmcbsp2�mcbsp2_sidetone����������(������!������"��������-tx�rx������������Œ���ú���¦���������“fck�ick���������jokay�������������Ð��������mcbsp@49024000������������ti,omap3-mcbsp�����������ˆI@����ÿI ����ÿ������ ��ömpu�sidetone�������������Ø������Y���Z�����������˜common�tx�rx�sidetone�����������¨���€���������ãmcbsp3�mcbsp3_sidetone����������(��������������������-tx�rx������������Œ���û���§���������“fck�ick������� ��jdisabled����������mcbsp@49026000������������ti,omap3-mcbsp�����������ˆI`����ÿ��������ömpu����������Ø������6���7������ ��˜common�tx�rx������������¨���€���������ãmcbsp4����������(��������������������-tx�rx������������Œ���ü���������“fck���������·���������� ��jdisabled����������mcbsp@48096000������������ti,omap3-mcbsp�����������ˆH `����ÿ��������ömpu����������Ø������Q���R������ ��˜common�tx�rx������������¨���€���������ãmcbsp5����������(��������������������-tx�rx������������Œ���ý���������“fck������� ��jdisabled����������sham@480c3000�������������ti,omap3-sham������������ãsham�������������ˆH0����d���������Ø���1��������(������E��������-rx��������target-module@48318000������������ti,sysc-omap2-timer�ti,sysc����������ˆH1€����H1€���H1€�����������örev�sysc�syss��������������'�������� ������������������������������Œ���þ���°���������“fck�ick����������������������+������������í����H1€�������������È���������Ü���timer@0�����������ti,omap3430-timer������������ˆ�������€���������Œ���þ���������“fck����������Ø���%���������ç��������ö���þ�����������G���������target-module@49032000������������ti,sysc-omap2-timer�ti,sysc����������ˆI ����I ���I �����������örev�sysc�syss��������������'�������� ������������������������������Œ���ÿ���¥���������“fck�ick����������������������+������������í����I �������timer@0�����������ti,omap3430-timer������������ˆ����������������Ø���&���������timer@49034000������������ti,omap3430-timer������������ˆI@�������������Ø���'���������ãtimer3��������timer@49036000������������ti,omap3430-timer������������ˆI`�������������Ø���(���������ãtimer4��������timer@49038000������������ti,omap3430-timer������������ˆI€�������������Ø���)���������ãtimer5�����������������timer@4903a000������������ti,omap3430-timer������������ˆI �������������Ø���*���������ãtimer6�����������������timer@4903c000������������ti,omap3430-timer������������ˆIÀ�������������Ø���+���������ãtimer7�����������������timer@4903e000������������ti,omap3430-timer������������ˆIà�������������Ø���,���������ãtimer8�����������*���������������timer@49040000������������ti,omap3430-timer������������ˆI��������������Ø���-���������ãtimer9�����������*������timer@48086000������������ti,omap3430-timer������������ˆH`�������������Ø���.���������ãtimer10����������*������timer@48088000������������ti,omap3430-timer������������ˆH€�������������Ø���/���������ãtimer11����������*������target-module@48304000������������ti,sysc-omap2-timer�ti,sysc����������ˆH0@����H0@���H0@�����������örev�sysc�syss��������������'�������� ������������������������������Œ������¯���������“fck�ick����������������������+������������í����H0@�������timer@0�����������ti,omap3430-timer������������ˆ����������������Ø���_���������ç���������7���������usbhstll@48062000��������� ����ti,usbhs-tll�������������ˆH �������������Ø���N���������ãusb_tll_hs��������usbhshost@48064000������������ti,usbhs-host������������ˆH@�������������ãusb_host_hs����������������������+�������������í������ ��Gehci-phy�������ohci@48064400�������������ti,ohci-omap3������������ˆHD�������������Ø���L���������R������ehci@48064800��������� ����ti,ehci-omap�������������ˆHH�������������Ø���M��������j���������������gpmc@6e000000�������������ti,omap3430-gpmc�������������ãgpmc�������������ˆn�����Ð���������Ø�����������(��������������-rxtx������������o�����������{������������������������+��������������������������������q�����������������0���í��������0�������������+�������������,���������������Ð�����nand@0,0��������������ti,omap2-nand�����������micron,mt29c4g96maz����������ˆ�������������������������������Ø�����������������������œ�����������«�����������½bch8������������Í������������Þ������������ì���,��������þ���,����������������������"��������2���,��������E���(��������T���6��������c���@��������r���R��������ƒ���R��������”���(��������¦�������������������������+������partition@0���������¾SPL����������ˆ�������������partition@80000���������¾U-Boot�����������ˆ������������partition@1c0000������������¾Environment����������ˆ�$�����������partition@280000������������¾Kernel�����������ˆ�(���€��������partition@780000������������¾Filesystem�����������ˆ�¨������������������target-module@480ab000������������ti,sysc-omap2�ti,sysc������������ˆH ´����H ´���H ´�����������örev�sysc�syss�����������������������,������������������ ������������������������������“fck����������������������+������������í����H °�������������Œ���Ž���usb@0�������������ti,omap3-musb������������ˆ����������������Ø���\���]��������˜mc�dma����������Ä�����������Ï�����������×�����������à������������ï����������j�������� ��÷usb2-phy����������������������� ���2���������dss@48050000���������� ����ti,omap3-dss�������������ˆH�������������jokay���������� ���ãdss_core�������������Œ���µ���������“fck����������������������+�������������í��������ddefault���������r�����dispc@48050400������������ti,omap3-dispc�����������ˆH�������������Ø��������� ���ãdss_dispc������������Œ���µ���������“fck�������encoder@4804fc00���������� ����ti,omap3-dsi�������������ˆHü����Hþ����@Hÿ���� ��������öproto�phy�pll������������Ø��������� ��jdisabled���������� ���ãdss_dsi1�������������Œ���µ���´���������“fck�sys_clk����������������������+����������encoder@48050800��������������ti,omap3-rfbi������������ˆH���������� ��jdisabled���������� ���ãdss_rfbi�������������Œ���µ���¶���������“fck�ick�������encoder@48050c00��������������ti,omap3-venc������������ˆH���������� ��jdisabled���������� ���ãdss_venc�������������Œ���²���������“fck�������port�������endpoint������������ ���������� ������������Ð��������������ssi-controller@48058000������� ����ti,omap3-ssi�������������ãssi���������jokay�������������ˆH€����H������������ösys�gdd����������Ø���G��������˜gdd_mpu����������������������+�������������í���������Œ������������� ���“ssi_ssr_fck�ssi_sst_fck�ssi_ick����ssi-port@4805a000�������������ti,omap3-ssi-port������������ˆH ����H¨������������ötx�rx������������Ø���C���D������ssi-port@4805b000�������������ti,omap3-ssi-port������������ˆH°����H¸������������ötx�rx������������Ø���E���F���������pinmux@480025d8������� ����ti,omap3-padconf�pinctrl-single����������ˆH�%Ø���$���������������������+�������������ô�������������������������������)�����������G��ÿ��������ddefault���������r�����hsusb2-2-pins���������0��|������������������������� �����"�����������Ð��������w3cbw003c-2-pins������������|���������������Ð��������led-pins������������|���������������Ð�����������isp@480bc000���������� ����ti,omap3-isp�������������ˆHÀ���üHØ���|���������Ø����������� "�� ��������������l�������� )������������Ö������ports������������������������+�������������bandgap@48002524�������������ˆH�%$�������������ti,omap34xx-bandgap��������� 5�������������Ð�� ������target-module@480cb000������������ti,sysc-omap3430-sr�ti,sysc����������ãsmartreflex_core�������������ˆH°$�����������ösysc�������������������������Œ�� ���������“fck����������������������+������������í����H°�������smartreflex@0�������������ti,omap3-smartreflex-core������������ˆ����������������Ø������������target-module@480c9000������������ti,sysc-omap3430-sr�ti,sysc����������ãsmartreflex_mpu_iva����������ˆH$�����������ösysc�������������������������Œ�����������“fck����������������������+������������í����H�������smartreflex@480c9000��������������ti,omap3-smartreflex-mpu-iva�������������ˆ����������������Ø������������target-module@50000000������������ti,sysc-omap2�ti,sysc������������ˆP�������������örev����������Œ�����á���������“fck�ick����������������������+������������í����P���������gpu@0���������#����ti,omap3430-gpu�img,powervr-sgx530�����������ˆ����������������Ø���������������opp-table�������������operating-points-v2-ti-cpu����������������������Ð������opp-125000000����������� K����sY@�������� R�à˜�à˜�à˜�������� `ÿÿÿÿ���������opp-250000000����������� K����æ²€�������� R�g8�g8�g8�������� `ÿÿÿÿ������������ q������opp-500000000����������� K����Íe��������� R�O€�O€�O€�������� `ÿÿÿÿ���������opp-550000000����������� K���� ÈU€�������� R�tx�tx�tx�������� `ÿÿÿÿ���������opp-600000000����������� K����#ÃF��������� R�™p�™p�™p�������� `ÿÿÿÿ���������opp-720000000����������� K����*êT��������� R�™p�™p�™p�������� `ÿÿÿÿ������������ }���������thermal-zones������cpu-thermal��������� ˆ���ú�������� ž��è�������� ¬������N �������� ¹�� ���trips������cpu_alert����������� É�8€�������� Õ��Ð���������ƒpassive����������Ð��������cpu_crit������������ É�_�������� Õ��Ð������ ���ƒcritical�������������cooling-maps�������map0������������ à���������� å��ÿÿÿÿÿÿÿÿ���������������memory@0�������������|memory�����������ˆ��������������led-controller�������� ����pwm-leds�������led-1�����������¾overo:blue:COM���������� ô������w5”�������� ù����������� mmc0�������������sound�������������ti,omap-twl4030��������� overo����������� '��������hsusb2_power_reg��������������regulator-fixed���������—hsusb2_vbus���������¦�LK@��������¾�LK@�������� 0����������������� 5�p��������� F���������Ð��������hsusb2-phy-pins�����������usb-nop-xceiv����������� Y���������������� e�����������������������Ð��������regulator-w3cbw003c-npoweron��������������regulator-fixed���������—regulator-w3cbw003c-npoweron������������¦�2Z ��������¾�2Z �������� 0������������������ F���������Ð���ö������regulator-w3cbw003c-wifi-nreset���������ddefault���������r��������������regulator-fixed������� ��—regulator-w3cbw003c-wifi-nreset���������¦�2Z ��������¾�2Z �������� 0����������������� 5��'���������Ð���÷������lis33-3v3-reg�������������regulator-fixed���������—lis33-3v3-reg�����������¦�2Z ��������¾�2Z ���������Ð���ñ������lis33-1v8-reg�������������regulator-fixed���������—lis33-1v8-reg�����������¦�w@��������¾�w@���������Ð���ð������encoder������� ����ti,tfp410������ports������������������������+�������port@0�����������ˆ�������endpoint������������ �����������Ð�����������port@1�����������ˆ������endpoint������������ �����������Ð�����������������connector�������������dvi-connector�����������¾dvi���������� p�������� x�����port�������endpoint������������ �����������Ð��������������leds���������� ����gpio-leds�����������ddefault���������r�����led-heartbeat�����������¾overo:red:gpio21������������ _�������������� �� heartbeat��������������� compatible�interrupt-parent�#address-cells�#size-cells�model�i2c0�i2c1�i2c2�mmc0�mmc1�mmc2�serial0�serial1�serial2�display0�device_type�reg�clocks�clock-names�clock-latency�operating-points-v2�#cooling-cells�phandle�interrupts�ti,hwmods�ranges�#pinctrl-cells�#interrupt-cells�interrupt-controller�pinctrl-single,register-width�pinctrl-single,function-mask�pinctrl-names�pinctrl-0�pinctrl-single,pins�syscon�regulator-name�regulator-min-microvolt�regulator-max-microvolt�#clock-cells�clock-output-names�reg-names�ti,sysc-mask�ti,sysc-sidle�ti,syss-mask�dmas�dma-names�clock-frequency�ti,bit-shift�ti,max-div�ti,index-starts-at-one�clock-mult�clock-div�ti,set-bit-to-disable�ti,clock-mult�ti,clock-div�ti,set-rate-parent�ti,index-power-of-two�ti,dividers�ti,low-power-stop�ti,lock�ti,low-power-bypass�#ssize-cells�ti,sysc-midle�#dma-cells�dma-channels�dma-requests�ti,gpio-always-on�gpio-controller�#gpio-cells�interrupts-extended�bci3v1-supply�io-channels�io-channel-names�regulator-always-on�ti,use-leds�usb1v5-supply�usb1v8-supply�usb3v1-supply�usb_mode�#phy-cells�#pwm-cells�keypad,num-rows�keypad,num-columns�#io-channel-cells�status�pagesize�Vdd-supply�Vdd_IO-supply�st,click-single-x�st,click-single-y�st,click-single-z�st,click-thresh-x�st,click-thresh-y�st,click-thresh-z�st,irq1-click�st,irq2-click�st,wakeup-x-lo�st,wakeup-x-hi�st,wakeup-y-lo�st,wakeup-y-hi�st,wakeup-z-lo�st,wakeup-z-hi�st,min-limit-x�st,min-limit-y�st,min-limit-z�st,max-limit-x�st,max-limit-y�st,max-limit-z�#mbox-cells�ti,mbox-num-users�ti,mbox-num-fifos�ti,mbox-tx�ti,mbox-rx�ti,spi-num-cs�ti,dual-volt�pbias-supply�vmmc-supply�bus-width�vqmmc-supply�cap-sdio-irq�non-removable�#iommu-cells�ti,#tlb-entries�interrupt-names�ti,buffer-size�#sound-dai-cells�ti,no-reset-on-init�ti,no-idle�ti,timer-alwon�assigned-clocks�assigned-clock-parents�ti,timer-dsp�ti,timer-pwm�ti,timer-secure�port2-mode�remote-wakeup-connected�phys�gpmc,num-cs�gpmc,num-waitpins�linux,mtd-name�nand-bus-width�gpmc,device-width�ti,nand-ecc-opt�gpmc,sync-clk-ps�gpmc,cs-on-ns�gpmc,cs-rd-off-ns�gpmc,cs-wr-off-ns�gpmc,adv-on-ns�gpmc,adv-rd-off-ns�gpmc,adv-wr-off-ns�gpmc,we-off-ns�gpmc,oe-off-ns�gpmc,access-ns�gpmc,rd-cycle-ns�gpmc,wr-cycle-ns�gpmc,wr-access-ns�gpmc,wr-data-mux-bus-ns�label�multipoint�num-eps�ram-bits�interface-type�usb-phy�phy-names�power�remote-endpoint�data-lines�iommus�ti,phy-type�#thermal-sensor-cells�opp-hz�opp-microvolt�opp-supported-hw�opp-suspend�turbo-mode�polling-delay-passive�polling-delay�coefficients�thermal-sensors�temperature�hysteresis�trip�cooling-device�pwms�max-brightness�linux,default-trigger�ti,model�ti,mcbsp�gpio�startup-delay-us�enable-active-high�reset-gpios�vcc-supply�digital�ddc-i2c-bus�