Ð
þí�`]���8�V<���(������������
!�V������������������������������������������������������6���compulab,omap5-sbc-t54�compulab,omap5-cm-t54�ti,omap5������������&������������7CompuLab CM-T54 on SB-T54������chosen��������aliases�������?���=/ocp/interconnect@48000000/segment@0/target-module@70000/i2c@0��������?���B/ocp/interconnect@48000000/segment@0/target-module@72000/i2c@0��������?���G/ocp/interconnect@48000000/segment@0/target-module@60000/i2c@0��������?���L/ocp/interconnect@48000000/segment@0/target-module@7a000/i2c@0��������?���Q/ocp/interconnect@48000000/segment@0/target-module@7c000/i2c@0��������?���V/ocp/interconnect@48000000/segment@0/target-module@9c000/mmc@0��������?���[/ocp/interconnect@48000000/segment@0/target-module@b4000/mmc@0��������?���`/ocp/interconnect@48000000/segment@0/target-module@ad000/mmc@0��������?���e/ocp/interconnect@48000000/segment@0/target-module@d1000/mmc@0��������?���j/ocp/interconnect@48000000/segment@0/target-module@d5000/mmc@0��������B���o/ocp/interconnect@48000000/segment@0/target-module@6a000/serial@0���������B���w/ocp/interconnect@48000000/segment@0/target-module@6c000/serial@0���������B���/ocp/interconnect@48000000/segment@0/target-module@20000/serial@0���������B���‡/ocp/interconnect@48000000/segment@0/target-module@6e000/serial@0���������B���/ocp/interconnect@48000000/segment@0/target-module@66000/serial@0���������B���—/ocp/interconnect@48000000/segment@0/target-module@68000/serial@0���������	���Ÿ/ocp/dsp�������������¦/ocp/ipu@55020000������������­/connector0����������¶/connector1�������	���¿/display����������cpus���������������������������������cpu@0������������Ècpu����������arm,cortex-a15�����������Ô�������������Ø�B@�, �ã`�Ð���������é������������ðcpu����������ü�“à��������
����������������������%���������cpu@1������������Ècpu����������arm,cortex-a15�����������Ô������������Ø�B@�, �ã`�Ð���������é������������ðcpu����������ü�“à��������
������������thermal-zones������cpu_thermal���������-���ú��������C��ô��������Q���������������a���Aÿÿù���trips������cpu_alert�����������n�† ��������z��Ð���������Ïpassive���������%���������cpu_crit������������n�èH��������z��Ð������	���Ïcritical�������������cooling-maps�������map0������������…�����������Š���ÿÿÿÿÿÿÿÿ������������gpu_thermal���������-���ú��������C��ô��������Q��������������a���uÿÿôP���trips������gpu_crit������������n�èH��������z��Ð������	���Ïcritical����������������core_thermal������������-���ú��������C��ô��������Q��������������a������Ð���trips������core_crit�����������n�èH��������z��Ð������	���Ïcritical�������������������timer������������arm,armv7-timer�������0��™������
������������������������
�����������&���������pmu����������arm,cortex-a15-pmu����������™�������ƒ����������„���������sram@40300000���������
���mmio-sram������������Ô����@0�����������������%���Œ������interrupt-controller@48211000������������arm,cortex-a15-gic�����������¤��������¹���������@���Ô����H!������������H! ������� �����H!@������� �����H!`������� ����������&�����������%���������interrupt-controller@48281000���������&���ti,omap5-wugen-mpu�ti,omap4-wugen-mpu������������¤��������¹������������Ô����H(�����������������&�����������%���������ocp����������simple-pm-bus�����������Ê���������$���é���	�����������
����������������������������������������������������Ø������������À�����������߀�������€���€������l3-noc@44000000����������ti,omap5-l3-noc����������ÔD����� �D€����0�E�����@���������™�������	����������
���������interconnect@4ae00000������������ti,omap5-l4-wkup�simple-pm-bus������������������������
�����������������ðfck����������ÔJà�����Jà����Jà����������
��êap�la�ia0����������������������������������$��Ø����Jà��������Já��������Jâ��������segment@0������������simple-pm-bus����������������������������������„��Ø�������������������������������`���`��� ���€���€������ ��� ������°���°������@���@������P���P������À���À������Ð���Ð�������target-module@4000�����������ti,sysc-omap2�ti,sysc������������Ô��@������@���������	��êrev�sysc������������ô����������������é���
���0�������������ðfck����������������������������������Ø������@�������counter@0������������ti,omap-counter32k�����������Ô�������@���������target-module@6000�����������ti,sysc-omap4�ti,sysc������������Ô��`������������êrev����������������������������������Ø������`��� ����prm@0������������ti,omap5-prm�simple-bus����������Ô������ ���������™�������������������������������������������Ø���������� ����clocks�������������������������������sys_clkin@110���������������������
���ti,mux-clock����������
��sys_clkin����������������������������������������������������"��������%���������abe_dpll_bypass_clk_mux@108�������������������
���ti,mux-clock������������abe_dpll_bypass_clk_mux����������������������������������%���6������abe_dpll_clk_mux@10c����������������������
���ti,mux-clock������������abe_dpll_clk_mux�������������������������������������%���5������custefuse_sys_gfclk_div����������������������fixed-factor-clock����������custefuse_sys_gfclk_div��������������������9�����������D���������dss_syc_gfclk_div������������������������fixed-factor-clock����������dss_syc_gfclk_div����������������������9�����������D�����������%���M������wkupaon_iclk_mux@108����������������������
���ti,mux-clock������������wkupaon_iclk_mux�������������������������������������%���������l3instr_ts_gclk_div����������������������fixed-factor-clock����������l3instr_ts_gclk_div��������������������9�����������D������������clockdomains����������wkupaon_cm@1900����������ti,omap4-cm���������wkupaon_cm���������������������������������������������������������������clk@20�����������ti,clkctrl����������wkupaon_clkctrl������������� ���\�������������������%���
���������prm@300�������#���ti,omap5-prm-inst�ti,omap-prm-inst�����������Ô��������������N������������%���Š������prm@400�������#���ti,omap5-prm-inst�ti,omap-prm-inst�����������Ô��������������b�����������N������������%���o������prm@500�������#���ti,omap5-prm-inst�ti,omap-prm-inst�����������Ô��������������N������������%���������prm@600�������#���ti,omap5-prm-inst�ti,omap-prm-inst�����������Ô��������������N����������prm@700�������#���ti,omap5-prm-inst�ti,omap-prm-inst�����������Ô��������������b�����������N������������%���������prm@1200����������#���ti,omap5-prm-inst�ti,omap-prm-inst�����������Ô��������������b�����������N����������prm@1300����������#���ti,omap5-prm-inst�ti,omap-prm-inst�����������Ô��������������N����������prm@1400����������#���ti,omap5-prm-inst�ti,omap-prm-inst�����������Ô��������������N������������%���—������prm@1500����������#���ti,omap5-prm-inst�ti,omap-prm-inst�����������Ô��������������N����������prm@1600����������#���ti,omap5-prm-inst�ti,omap-prm-inst�����������Ô��������������N������������%���r������prm@1700����������#���ti,omap5-prm-inst�ti,omap-prm-inst�����������Ô��������������N����������prm@1800����������#���ti,omap5-prm-inst�ti,omap-prm-inst�����������Ô��������������N������������%���������prm@1a00����������#���ti,omap5-prm-inst�ti,omap-prm-inst�����������Ô��������������N����������prm@1c00����������#���ti,omap5-prm-inst�ti,omap-prm-inst�����������Ô��������������b���������������target-module@a000�����������ti,sysc-omap4�ti,sysc������������Ô�� ������������êrev����������������������������������Ø������ �������scrm@0�����������ti,omap5-scrm������������Ô����������clocks�������������������������������auxclk0_src_gate_ck@310������������������� ���ti,composite-no-wait-gate-clock���������auxclk0_src_gate_ck����������é�����������o������������Ô����������%���������auxclk0_src_mux_ck@310�����������������������ti,composite-mux-clock����������auxclk0_src_mux_ck�����������é�����������������o������������Ô����������%���������auxclk0_src_ck�����������������������ti,composite-clock����������auxclk0_src_ck�����������é��������������%���������auxclk0_ck@310�����������������������ti,divider-clock������������auxclk0_ck�����������é�����������o�����������|������������Ô����������%���*������auxclk1_src_gate_ck@314������������������� ���ti,composite-no-wait-gate-clock���������auxclk1_src_gate_ck����������é�����������o������������Ô����������%���������auxclk1_src_mux_ck@314�����������������������ti,composite-mux-clock����������auxclk1_src_mux_ck�����������é�����������������o������������Ô����������%���������auxclk1_src_ck�����������������������ti,composite-clock����������auxclk1_src_ck�����������é��������������%��� ������auxclk1_ck@314�����������������������ti,divider-clock������������auxclk1_ck�����������é��� ��������o�����������|������������Ô����������%���+������auxclk2_src_gate_ck@318������������������� ���ti,composite-no-wait-gate-clock���������auxclk2_src_gate_ck����������é�����������o������������Ô����������%���!������auxclk2_src_mux_ck@318�����������������������ti,composite-mux-clock����������auxclk2_src_mux_ck�����������é�����������������o������������Ô����������%���"������auxclk2_src_ck�����������������������ti,composite-clock����������auxclk2_src_ck�����������é���!���"��������%���#������auxclk2_ck@318�����������������������ti,divider-clock������������auxclk2_ck�����������é���#��������o�����������|������������Ô����������%���,������auxclk3_src_gate_ck@31c������������������� ���ti,composite-no-wait-gate-clock���������auxclk3_src_gate_ck����������é�����������o������������Ô����������%���$������auxclk3_src_mux_ck@31c�����������������������ti,composite-mux-clock����������auxclk3_src_mux_ck�����������é�����������������o������������Ô����������%���%������auxclk3_src_ck�����������������������ti,composite-clock����������auxclk3_src_ck�����������é���$���%��������%���&������auxclk3_ck@31c�����������������������ti,divider-clock������������auxclk3_ck�����������é���&��������o�����������|������������Ô����������%���-������auxclk4_src_gate_ck@320������������������� ���ti,composite-no-wait-gate-clock���������auxclk4_src_gate_ck����������é�����������o������������Ô�� ��������%���'������auxclk4_src_mux_ck@320�����������������������ti,composite-mux-clock����������auxclk4_src_mux_ck�����������é�����������������o������������Ô�� ��������%���(������auxclk4_src_ck�����������������������ti,composite-clock����������auxclk4_src_ck�����������é���'���(��������%���)������auxclk4_ck@320�����������������������ti,divider-clock������������auxclk4_ck�����������é���)��������o�����������|������������Ô�� ��������%���.������auxclkreq0_ck@210���������������������
���ti,mux-clock������������auxclkreq0_ck��������������*���+���,���-���.��������o��������������������auxclkreq1_ck@214���������������������
���ti,mux-clock������������auxclkreq1_ck��������������*���+���,���-���.��������o��������������������auxclkreq2_ck@218���������������������
���ti,mux-clock������������auxclkreq2_ck��������������*���+���,���-���.��������o��������������������auxclkreq3_ck@21c���������������������
���ti,mux-clock������������auxclkreq3_ck������������é���*���+���,���-���.��������o������������Ô�����������clockdomains����������������target-module@c000�����������ti,sysc-omap4�ti,sysc������������Ô��À������������êrev����������������������������������Ø������À�������pinmux@840�������� ���ti,omap5-padconf�pinctrl-single����������Ô��@���<����������������������������������‡�����������¹������������¤��������–�����������´��ÿ���ads7846-pins������������Ñ�������������%���}������palmas-sys-nirq-pins������������Ñ���(����������%���v���������omap5_scm_wkup_pad_conf@da0�������&���ti,omap5-scm-wkup-pad-conf�simple-bus������������Ô��
 ���`���������������������������������Ø�����������`���scm_conf@0�����������syscon�simple-bus������������Ô�������`���������������������������������Ø�����������`���clocks@0���������������������������������fref_xtal_ck�������������������������ti,gate-clock���������
��fref_xtal_ck�������������é�����������o������������Ô������������������������segment@10000������������simple-pm-bus����������������������������������`��Ø��������������������@��@������P��P������€��€��������������À��À������Ð��Ð�������target-module@0����������ti,sysc-omap2�ti,sysc������������Ô��������������������������êrev�sysc�syss�����������å�����������ô���������������������ò������������é���
����������
������������
���ðfck�dbclk������������������������������������Ø��������������gpio@0�����������ti,omap4-gpio������������Ô���������������™�������������������ÿ�����������������!������������¤��������¹�����������%������������target-module@4000�����������ti,sysc-omap2�ti,sysc������������Ô��@������@�����@�����������êrev�sysc�syss�����������å���"��������ô���������������������ò������������é���
����������������ðfck����������������������������������Ø������@�������wdt@0������������ti,omap5-wdt�ti,omap3-wdt������������Ô�������€��������™�������P������������target-module@8000�����������ti,sysc-omap4-timer�ti,sysc����������Ô��€������€���������	��êrev�sysc������������å�����������ô����������������������é���
��� �������������ðfck����������������������������������Ø������€�������������-���������A���timer@0����������ti,omap5430-timer������������Ô�������€���������é���
��� ���������������ðfck�timer_sys_ck������������™�������%������������L��������[���
��� �����������k������������target-module@c000�����������ti,sysc-omap2�ti,sysc������������Ô��À������À���������	��êrev�sysc������������å���"��������ô�������������������é���
���X�������������ðfck����������������������������������Ø������À�������keypad@0�������������ti,omap4-keypad����������Ô�������������������segment@20000������������simple-pm-bus����������������������������������„��Ø��`��`������ �� ������������������������ �� ������0��0������p��p������€��€��������������ˆ��ˆ������Š��Š�������target-module@0����������ti,sysc�������	��‚disabled�������������������������������������Ø�����������������target-module@2000�����������ti,sysc�������	��‚disabled�������������������������������������Ø������ ����������target-module@6000�����������ti,sysc�������	��‚disabled�����������������������������������H��Ø������`���������p������ ���€������(���ˆ������*���Š������0�������������������interconnect@4a000000������������ti,omap5-l4-cfg�simple-pm-bus�����������Ê������������é���/�����������������ðfck����������ÔJ������J�����J�����������
��êap�la�ia0����������������������������������T��Ø����J���������J��������J��������J������ ��J ������(��J(������0��J0��������segment@0������������simple-pm-bus���������������������������������h��Ø������������������������������� ��� ������0���0������@���@������P���P�����`��`�����p��p�����À��À�����€��€����� �� �����0��0������€���€��� ��� ��� �����`��`�����p��p�����à��à��� �����������@��@�����P��P����� �� �����°��°������������@��@��@�����P��P�����`��`��������������������������������target-module@2000�����������ti,sysc-omap4�ti,sysc������������Ô�� ������������êrev����������������������������������Ø������ �������scm@0������������ti,omap5-scm-core�simple-bus�������������Ô����������������������������������������Ø��������������scm_conf@0�����������syscon�����������Ô����������������������������������������%���p���������scm@800�������%���ti,omap5-scm-padconf-core�simple-bus�������������������������������������Ø�������������pinmux@40��������� ���ti,omap5-padconf�pinctrl-single����������Ô���@��¶����������������������������������‡�����������¹������������¤��������–�����������´��ÿ��������‰default���������—���0���1���led-gpio-pins�����������Ñ���p�����������%���0������i2c1-pins�����������Ñ��²����´����������%���u������i2c2-pins�����������Ñ��x�����z�����������%���x������mmc1-pins���������0��Ñ��¢����¤����¦����¨����ª����¬����������%���������mmc2-pins���������P��Ñ�����������������������������
������������������������������%���ˆ������mmc3-pins���������0��Ñ��d����f����h����j����l����n����������%���…������wlan-gpios-pins���������Ñ��\�����^�����������%���†������usbhost-pins����������0��Ñ���„������†�����œ�����ž������h������v�����������%���1������dss-hdmi-pins�����������Ñ���ü����������������������%���›������lcd-pins������������Ñ��2�����������%���£������hdmi-conn-pins����������Ñ���þ����������%���¥������dss-dpi-pins����������à��Ñ���Ä������Æ������È������Ê������Ì������Î������Ð������Ò������Ô������Ö������Ø������Ú������Ü������Þ������à������â������ä������æ������è������ê������ì������î������ð������ò������ô������ö������ø������ú�����������%���™������mcspi1-pins������� ��Ñ���¼������¾������À������Â�����������%���|������i2c4-pins�����������Ñ���¸�����º����������%���y������mmc1-aux-pins�����������Ñ��4����6����������%���‚���������omap5_padconf_global@5a0�������������syscon�simple-bus������������Ô�� ���ì���������������������������������Ø������ ���ì��������%���2���pbias_regulator@60�����������ti,pbias-omap5�ti,pbias-omap�������������Ô���`�����������¡���2���pbias_mmc_omap5���������¨pbias_mmc_omap5���������·�w@��������Ï�2Z ��������%���€������������������target-module@4000�����������ti,sysc-omap4�ti,sysc������������Ô��@������������êrev����������������������������������Ø������@�������cm_core_aon@0��������� ���ti,omap5-cm-core-aon�simple-bus����������Ô������ ����������������������������������Ø��������������clocks�������������������������������pad_clks_src_ck����������������������fixed-clock���������pad_clks_src_ck���������ç�·���������%���3������pad_clks_ck@108����������������������ti,gate-clock�����������pad_clks_ck����������é���3��������o������������Ô����������%���P������secure_32k_clk_src_ck������������������������fixed-clock���������secure_32k_clk_src_ck�����������ç��€�������slimbus_src_clk����������������������fixed-clock���������slimbus_src_clk���������ç�·���������%���4������slimbus_clk@108����������������������ti,gate-clock�����������slimbus_clk����������é���4��������o���
���������Ô����������%���J������sys_32k_ck�����������������������fixed-clock���������sys_32k_ck����������ç��€���������%���������virt_12000000_ck�������������������������fixed-clock���������virt_12000000_ck������������ç�·���������%���������virt_13000000_ck�������������������������fixed-clock���������virt_13000000_ck������������ç�Æ]@��������%���������virt_16800000_ck�������������������������fixed-clock���������virt_16800000_ck������������ç�Y���������%���������virt_19200000_ck�������������������������fixed-clock���������virt_19200000_ck������������ç$ø���������%���������virt_26000000_ck�������������������������fixed-clock���������virt_26000000_ck������������猺€��������%���������virt_27000000_ck�������������������������fixed-clock���������virt_27000000_ck������������ç›üÀ��������%���������virt_38400000_ck�������������������������fixed-clock���������virt_38400000_ck������������çIð���������%���������xclk60mhsp1_ck�����������������������fixed-clock���������xclk60mhsp1_ck����������瓇���������%���j������xclk60mhsp2_ck�����������������������fixed-clock���������xclk60mhsp2_ck����������瓇���������%���k������dpll_abe_ck@1e0����������������������ti,omap4-dpll-m4xen-clock�����������dpll_abe_ck����������é���5���6���������Ô��à��ä��ì��è��������%���7������dpll_abe_x2_ck�����������������������ti,omap4-dpll-x2-clock����������dpll_abe_x2_ck�����������é���7��������%���8������dpll_abe_m2x2_ck@1f0�������������������������ti,divider-clock������������dpll_abe_m2x2_ck�������������é���8��������|������������Ô��ð���������"��������%���9������abe_24m_fclk�������������������������fixed-factor-clock��������
��abe_24m_fclk�������������é���9��������9�����������D�����������%���L������abe_clk@108����������������������ti,divider-clock������������abe_clk����������é���9��������|������������Ô�����������÷��������%���K������abe_iclk@528�������������������������ti,divider-clock����������	��abe_iclk�������������é���:��������o������������Ô��(��������
������������abe_lp_clk_div�����������������������fixed-factor-clock����������abe_lp_clk_div�������������9��������9�����������D�����������%���������dpll_abe_m3x2_ck@1f4�������������������������ti,divider-clock������������dpll_abe_m3x2_ck���������������8��������|���������������������"��������%���;������dpll_core_byp_mux@12c���������������������
���ti,mux-clock������������dpll_core_byp_mux�����������������;��������o��������������,��������%���<������dpll_core_ck@120�������������������������ti,omap4-dpll-core-clock����������
��dpll_core_ck������������������<����������� ��$��,��(��������%���=������dpll_core_x2_ck����������������������ti,omap4-dpll-x2-clock����������dpll_core_x2_ck������������=��������%���>������dpll_core_h21x2_ck@150�����������������������ti,divider-clock������������dpll_core_h21x2_ck�������������>��������|���?�����������P���������"��������%���?������c2c_fclk�������������������������fixed-factor-clock��������	��c2c_fclk���������������?��������9�����������D�����������%���@������c2c_iclk�������������������������fixed-factor-clock��������	��c2c_iclk���������������@��������9�����������D���������dpll_core_h11x2_ck@138�����������������������ti,divider-clock������������dpll_core_h11x2_ck�������������>��������|���?�����������8���������"������dpll_core_h12x2_ck@13c�����������������������ti,divider-clock������������dpll_core_h12x2_ck�������������>��������|���?�����������<���������"��������%���A������dpll_core_h13x2_ck@140�����������������������ti,divider-clock������������dpll_core_h13x2_ck�������������>��������|���?�����������@���������"������dpll_core_h14x2_ck@144�����������������������ti,divider-clock������������dpll_core_h14x2_ck�������������>��������|���?�����������D���������"��������%���a������dpll_core_h22x2_ck@154�����������������������ti,divider-clock������������dpll_core_h22x2_ck�������������>��������|���?�����������T���������"������dpll_core_h23x2_ck@158�����������������������ti,divider-clock������������dpll_core_h23x2_ck�������������>��������|���?�����������X���������"������dpll_core_h24x2_ck@15c�����������������������ti,divider-clock������������dpll_core_h24x2_ck�������������>��������|���?�����������\���������"������dpll_core_m2_ck@130����������������������ti,divider-clock������������dpll_core_m2_ck������������=��������|��������������0���������"������dpll_core_m3x2_ck@134������������������������ti,divider-clock������������dpll_core_m3x2_ck��������������>��������|��������������4���������"��������%���������iva_dpll_hs_clk_div����������������������fixed-factor-clock����������iva_dpll_hs_clk_div������������A��������9�����������D�����������%���B������dpll_iva_byp_mux@1ac����������������������
���ti,mux-clock������������dpll_iva_byp_mux�������������é������B��������o������������Ô��¬��������%���C������dpll_iva_ck@1a0����������������������ti,omap4-dpll-clock���������dpll_iva_ck����������é������C���������Ô�� ��¤��¬��¨��������[���D��������Ep}@��������%���D������dpll_iva_x2_ck�����������������������ti,omap4-dpll-x2-clock����������dpll_iva_x2_ck�����������é���D��������%���E������dpll_iva_h11x2_ck@1b8������������������������ti,divider-clock������������dpll_iva_h11x2_ck������������é���E��������|���?���������Ô��¸���������"��������[���F��������Å`���������%���F������dpll_iva_h12x2_ck@1bc������������������������ti,divider-clock������������dpll_iva_h12x2_ck������������é���E��������|���?���������Ô��¼���������"��������[���G��������$üà��������%���G������mpu_dpll_hs_clk_div����������������������fixed-factor-clock����������mpu_dpll_hs_clk_div����������é���A��������9�����������D�����������%���H������dpll_mpu_ck@160����������������������ti,omap5-mpu-dpll-clock���������dpll_mpu_ck����������é������H���������Ô��`��d��l��h��������%���������dpll_mpu_m2_ck@170�����������������������ti,divider-clock������������dpll_mpu_m2_ck�����������é�����������|������������Ô��p���������"������per_dpll_hs_clk_div����������������������fixed-factor-clock����������per_dpll_hs_clk_div����������é���;��������9�����������D�����������%���Q������usb_dpll_hs_clk_div����������������������fixed-factor-clock����������usb_dpll_hs_clk_div����������é���;��������9�����������D�����������%���W������l3_iclk_div@100����������������������ti,divider-clock������������l3_iclk_div���������|�����������o������������Ô������������é���A���������÷��������%���I������gpu_l3_iclk����������������������fixed-factor-clock����������gpu_l3_iclk����������é���I��������9�����������D���������l4_root_clk_div@100����������������������ti,divider-clock������������l4_root_clk_div���������|�����������o������������Ô������������é���I���������÷������slimbus1_slimbus_clk@560�������������������������ti,gate-clock�����������slimbus1_slimbus_clk�������������é���J��������o������������Ô��`������aess_fclk@528������������������������ti,divider-clock����������
��aess_fclk��������������K��������o�����������|��������������(��������%���:������mcasp_sync_mux_ck@540���������������������
���ti,mux-clock������������mcasp_sync_mux_ck��������������L���M���N��������o��������������@��������%���O������mcasp_gfclk@540�������������������
���ti,mux-clock������������mcasp_gfclk����������é���O���P���J��������o������������Ô��@������dummy_ck�������������������������fixed-clock�������	��dummy_ck������������ç�������������clockdomains����������mpu_cm@300�����������ti,omap4-cm���������mpu_cm�����������Ô���������������������������������������Ø�������������clk@20�����������ti,clkctrl����������mpu_clkctrl����������Ô��� ����������������������%���‹���������dsp_cm@400�����������ti,omap4-cm���������dsp_cm�����������Ô���������������������������������������Ø�������������clk@20�����������ti,clkctrl����������dsp_clkctrl����������Ô��� ����������������������%���n���������abe_cm@500�����������ti,omap4-cm���������abe_cm�����������Ô���������������������������������������Ø�������������clk@20�����������ti,clkctrl����������abe_clkctrl����������Ô��� ���d�������������������%���Ž���������������target-module@8000�����������ti,sysc-omap4�ti,sysc������������Ô��€������������êrev����������������������������������Ø������€��� ����cm_core@0������������ti,omap5-cm-core�simple-bus����������Ô������ ����������������������������������Ø���������� ����clocks�������������������������������dpll_per_byp_mux@14c����������������������
���ti,mux-clock������������dpll_per_byp_mux�������������é������Q��������o������������Ô��L��������%���R������dpll_per_ck@140����������������������ti,omap4-dpll-clock���������dpll_per_ck����������é������R���������Ô��@��D��L��H��������%���S������dpll_per_x2_ck�����������������������ti,omap4-dpll-x2-clock����������dpll_per_x2_ck�����������é���S��������%���T������dpll_per_h11x2_ck@158������������������������ti,divider-clock������������dpll_per_h11x2_ck������������é���T��������|���?���������Ô��X���������"��������%���Z������dpll_per_h12x2_ck@15c������������������������ti,divider-clock������������dpll_per_h12x2_ck������������é���T��������|���?���������Ô��\���������"������dpll_per_h14x2_ck@164������������������������ti,divider-clock������������dpll_per_h14x2_ck������������é���T��������|���?���������Ô��d���������"��������%���b������dpll_per_m2_ck@150�����������������������ti,divider-clock������������dpll_per_m2_ck�����������é���S��������|������������Ô��P���������"��������%���\������dpll_per_m2x2_ck@150�������������������������ti,divider-clock������������dpll_per_m2x2_ck�������������é���T��������|������������Ô��P���������"��������%���[������dpll_per_m3x2_ck@154�������������������������ti,divider-clock������������dpll_per_m3x2_ck�������������é���T��������|������������Ô��T���������"��������%���������dpll_unipro1_ck@200����������������������ti,omap4-dpll-clock���������dpll_unipro1_ck����������é���������������Ô�����������������%���U������dpll_unipro1_clkdcoldo�����������������������fixed-factor-clock����������dpll_unipro1_clkdcoldo�����������é���U��������9�����������D�����������%���_������dpll_unipro1_m2_ck@210�����������������������ti,divider-clock������������dpll_unipro1_m2_ck�����������é���U��������|������������Ô�����������"��������%���`������dpll_unipro2_ck@1c0����������������������ti,omap4-dpll-clock���������dpll_unipro2_ck����������é���������������Ô��À��Ä��Ì��È��������%���V������dpll_unipro2_clkdcoldo�����������������������fixed-factor-clock����������dpll_unipro2_clkdcoldo�����������é���V��������9�����������D���������dpll_unipro2_m2_ck@1d0�����������������������ti,divider-clock������������dpll_unipro2_m2_ck�����������é���V��������|������������Ô��Ð���������"������dpll_usb_byp_mux@18c����������������������
���ti,mux-clock������������dpll_usb_byp_mux�������������é������W��������o������������Ô��Œ��������%���X������dpll_usb_ck@180����������������������ti,omap4-dpll-j-type-clock����������dpll_usb_ck����������é������X���������Ô��€��„��Œ��ˆ��������%���Y������dpll_usb_clkdcoldo�����������������������fixed-factor-clock����������dpll_usb_clkdcoldo�����������é���Y��������9�����������D���������dpll_usb_m2_ck@190�����������������������ti,divider-clock������������dpll_usb_m2_ck�����������é���Y��������|������������Ô�����������"��������%���]������func_128m_clk������������������������fixed-factor-clock����������func_128m_clk������������é���Z��������9�����������D���������func_12m_fclk������������������������fixed-factor-clock����������func_12m_fclk������������é���[��������9�����������D���������func_24m_clk�������������������������fixed-factor-clock��������
��func_24m_clk���������������\��������9�����������D�����������%���N������func_48m_fclk������������������������fixed-factor-clock����������func_48m_fclk��������������[��������9�����������D���������func_96m_fclk������������������������fixed-factor-clock����������func_96m_fclk��������������[��������9�����������D�����������%���^������l3init_60m_fclk@104����������������������ti,divider-clock������������l3init_60m_fclk������������]�������������������
��������������%���i������iss_ctrlclk@1320�������������������������ti,gate-clock�����������iss_ctrlclk������������^��������o�������������� ������lli_txphy_clk@f20������������������������ti,gate-clock�����������lli_txphy_clk��������������_��������o�������������� ������lli_txphy_ls_clk@f20�������������������������ti,gate-clock�����������lli_txphy_ls_clk���������������`��������o���	����������� ������usb_phy_cm_clk32k@640������������������������ti,gate-clock�����������usb_phy_cm_clk32k����������������������o��������������@��������%���q������fdif_fclk@1328�����������������������ti,divider-clock����������
��fdif_fclk��������������Z��������o�����������|��������������(������gpu_core_gclk_mux@1520��������������������
���ti,mux-clock������������gpu_core_gclk_mux��������������a���b��������o�������������� ������gpu_hyd_gclk_mux@1520���������������������
���ti,mux-clock������������gpu_hyd_gclk_mux���������������a���b��������o�������������� ������hsi_fclk@1638������������������������ti,divider-clock����������	��hsi_fclk���������������[��������o�����������|��������������8���������clockdomains�������l3init_clkdm�������������ti,clockdomain��������
��l3init_clkdm���������������Y���������l3main1_cm@700�����������ti,omap4-cm���������l3main1_cm���������������������������������������������������������������clk@20�����������ti,clkctrl����������l3main1_clkctrl������������� ����������������������%���	���������l3main2_cm@800�����������ti,omap4-cm���������l3main2_cm���������������������������������������������������������������clk@20�����������ti,clkctrl����������l3main2_clkctrl������������� ����������������������%���
���������ipu_cm@900�����������ti,omap4-cm���������ipu_cm�����������Ô��	�������������������������������������Ø������	�������clk@20�����������ti,clkctrl����������ipu_clkctrl����������Ô��� ����������������������%������������dma_cm@a00�����������ti,omap4-cm���������dma_cm�����������Ô��
�������������������������������������������
�������clk@20�����������ti,clkctrl����������dma_clkctrl������������� ����������������������%���h���������emif_cm@b00����������ti,omap4-cm���������emif_cm��������������������������������������������������������������clk@20�����������ti,clkctrl��������
��emif_clkctrl�������������Ô��� ����������������������%���•���������l4cfg_cm@d00�������������ti,omap4-cm�������	��l4cfg_cm�������������Ô��
�������������������������������������������
�������clk@20�����������ti,clkctrl����������l4cfg_clkctrl������������Ô��� ����������������������%���/���������l3instr_cm@e00�����������ti,omap4-cm���������l3instr_cm�����������Ô���������������������������������������Ø�������������clk@20�����������ti,clkctrl����������l3instr_clkctrl����������Ô��� ����������������������%������������clock@1000�����������ti,omap4-cm�������	��l4per_cm�������������Ô���������������������������������������Ø�������������clock@20�������������ti,clkctrl����������l4per_clkctrl������������Ô��� ��\�������������������%���t������clock@1a0������������ti,clkctrl����������l4sec_clkctrl������������Ô�� ���<�������������������%���z���������dss_cm@1400����������ti,omap4-cm���������dss_cm�����������Ô���������������������������������������Ø�������������clk@20�����������ti,clkctrl����������dss_clkctrl����������Ô��� ����������������������%���˜���������gpu_cm@1500����������ti,omap4-cm���������gpu_cm�����������Ô���������������������������������������Ø�������������clk@20�����������ti,clkctrl����������gpu_clkctrl����������Ô��� ����������������������%���–���������l3init_cm@1600�����������ti,omap4-cm�������
��l3init_cm������������Ô���������������������������������������Ø�������������clk@20�����������ti,clkctrl����������l3init_clkctrl�����������Ô��� ���Ô�������������������%���c���������������target-module@20000����������ti,sysc-omap4�ti,sysc������������Ô�����������������	��êrev�sysc������������å�����������.���������������������ô����������������������é���c���Ð�������������ðfck����������������������������������Ø�������������omap_dwc3@0����������ti,dwc3����������Ô���������������™�������]������������������������������������<�����������Ø�������������������F���d��������M���e���usb@10000���������
���snps,dwc3������������Ô������������$��™�������\����������\����������]�����������Yperipheral�host�otg���������i���f���g��������nusb2-phy�usb3-phy�����������xperipheral��������������target-module@56000����������ti,sysc-omap2�ti,sysc������������Ô�`�����`,����`(�����������êrev�sysc�syss�����������å��#��������.������������������ô������������������ò������������é���h�����������������ðfck����������������������������������Ø�����`�������dma-controller@0�������������ti,omap4430-sdma�ti,omap-sdma������������Ô�������������0��™�����������������
�������������������������������€�����������‹��� ��������˜�����������%���{���������target-module@58000����������ti,sysc�������	��‚disabled�����������������������������������0��Ø�����€�������������� �� ������0��°����������target-module@5e000����������ti,sysc�������	��‚disabled�������������������������������������Ø�����à��� �������target-module@62000����������ti,sysc-omap2�ti,sysc������������Ô� ����� ���� �����������êrev�sysc�syss�����������å����������ô������������������ò������������é���c���H�������������ðfck����������������������������������Ø����� �������usbhstll@0��������
���ti,usbhs-tll�������������Ô���������������™�������N������������target-module@64000����������ti,sysc-omap4�ti,sysc������������Ô�@�����@���������	��êrev�sysc������������å�����������.���������������������ô����������������������é���c���8�������������ðfck����������������������������������Ø�����@�������usbhshost@0����������ti,usbhs-host������������Ô����������������������������������������Ø��������������������é���i���j���k������3���ðrefclk_60m_int�refclk_60m_ext_p1�refclk_60m_ext_p2��������
��¥ehci-hsic���������
��°ehci-hsic������ohci@800�������������ti,ohci-omap3������������Ô��������������™�������L������������»������ehci@c00����������
���ti,ehci-omap�������������Ô��������������™�������M�����������i�������l���m������������target-module@66000����������ti,sysc-omap2�ti,sysc������������Ô�`�����`����`�����������êrev�sysc�syss�����������å����������ô������������������ò������������é���n�����������������ðfck���������Ó���o�����������Úrstctrl����������������������������������Ø�����`�������mmu@0������������ti,omap4-iommu�����������Ô���������������™������������������æ������������%������������target-module@70000����������ti,sysc�������	��‚disabled�������������������������������������Ø���������@�������target-module@75000����������ti,sysc�������	��‚disabled�������������������������������������Ø�����P�������������segment@80000������������simple-pm-bus���������������������������������˜��Ø���
����� ��
 �����°��
°�����À��
À�����Ð��
������
à���������������������@��@�����P��P�����`��`�����p��p�����`��`�����p��p�����Ð��Ð�����à��à�������������@���@��@������P��P������`��`������p��p������€��€��������	����@��@��	@�����P��	P�����`��	`�����p��	p�����€��	€��������
����@��@��
@�����P��
P�����`��
`�����p��
p�����€��
€�������target-module@0����������ti,sysc-omap2�ti,sysc������������Ô���������������������������êrev�sysc�syss�����������å�����������ô������������������ò������������é���c���À�������������ðfck��������������������������������<��Ø����������@���@���@������P���P������`���`������p���p�������ocp2scp@0������������ti,omap-ocp2scp�����������������������������������Ô������� ������usb2phy@4000����������
���ti,omap-usb2�������������Ô��@����|��������ó���p������������é���q���c���Ð������������ðwkupclk�refclk����������������������%���f������usb3phy@4400����������
���ti,omap-usb3�������������Ô��D����€��H����d��L����@��������êphy_rx�phy_tx�pll_ctrl����������ó���p��p���������é���q������c���Ð������������ðwkupclk�sysclk�refclk�����������������������%���g���������target-module@10000����������ti,sysc-omap2�ti,sysc������������Ô������������������������êrev�sysc�syss�����������å�����������ô������������������ò������������é���c���È�������������ðfck��������������������������������<��Ø���������@���@��@������P��P������`��`������p��p�������ocp2scp@0������������ti,omap-ocp2scp�����������������������������������Ô������� ������phy@6000�������������ti,phy-pipe3-sata������������Ô��`����€��d����d��h����@��������êphy_rx�phy_tx�pll_ctrl����������ó���p��t���������é������c���h������������ðsysclk�refclk�����������������������%���s���������target-module@20000����������ti,sysc�������	��‚disabled�����������������������������������<��Ø���������@���@��@������P��P������`��`������p��p����������target-module@36000����������ti,sysc�������	��‚disabled�������������������������������������Ø�����`����������target-module@4d000����������ti,sysc�������	��‚disabled�������������������������������������Ø�����Ð����������target-module@59000����������ti,sysc�������	��‚disabled�������������������������������������Ø���������������target-module@5b000����������ti,sysc�������	��‚disabled�������������������������������������Ø�����°����������target-module@5d000����������ti,sysc�������	��‚disabled�������������������������������������Ø�����Ð����������target-module@60000����������ti,sysc�������	��‚disabled�������������������������������������Ø����������������target-module@74000����������ti,sysc-omap4�ti,sysc������������Ô�@�����@���������	��êrev�sysc������������å�����������ô�������������������é���/����������������ðfck����������������������������������Ø�����@�������mailbox@0������������ti,omap4-mailbox�������������Ô���������������™����������������������������������������-�����������%���‘���mbox-ipu������������?��������������������J�������������������%���”������mbox-dsp������������?�������������������J�������������������%���’������������target-module@76000����������ti,sysc-omap2�ti,sysc������������Ô�`�����`����`�����������êrev�sysc�syss�����������å����������ô������������������ò������������é���/����������������ðfck����������������������������������Ø�����`�������spinlock@0�����������ti,omap4-hwspinlock����������Ô���������������U���������������segment@100000�����������simple-pm-bus����������������������������������`��Ø�� �� ������0��0������€��€�������������� �� ������°��°�������������������������target-module@2000�����������ti,sysc�������	��‚disabled�������������������������������������Ø������ ����������target-module@8000�����������ti,sysc�������	��‚disabled�������������������������������������Ø������€����������target-module@a000�����������ti,sysc�������	��‚disabled�������������������������������������Ø������ ����������target-module@40000����������ti,sysc-omap4�ti,sysc������������Ô��ü��������������	��êrev�sysc������������.������������������ô���������������������Ê���r���������é���c���h�������������ðfck����������������������������������Ø�������������sata@0�����������snps,dwc-ahci������������Ô���������������������™�������6�����������i���s������	��nsata-phy�������������é���c���h�����������c���������������segment@180000�����������simple-pm-bus����������������������������������segment@200000�����������simple-pm-bus���������������������������������à��Ø�à��!à�����ð��!ð������ ��  ������°�� °������`�� `������p�� p������@�� @������P�� P����� ��! �����0��!0������À�� À������Ð�� Ð��������!��������!�����`��!`�����p��!p�����@��!@�����P��!P�����€��!€�������!��������"��������"�����`��"`�����p��"p�����€��"€�������"����� ��" �����°��"°�����À��!À�����Ð��!Ð����� ��! �����°��!°�����@��"@�����P��"P������ ��  ������0�� 0������€�� €�������� ����� ��" �����0��"0�������target-module@2000�����������ti,sysc�������	��‚disabled�������������������������������������Ø������ ����������target-module@4000�����������ti,sysc�������	��‚disabled�������������������������������������Ø������@����������target-module@6000�����������ti,sysc�������	��‚disabled�������������������������������������Ø������`����������target-module@8000�����������ti,sysc�������	��‚disabled�������������������������������������Ø������€����������target-module@a000�����������ti,sysc�������	��‚disabled�������������������������������������Ø������ ����������target-module@c000�����������ti,sysc�������	��‚disabled�������������������������������������Ø������À����������target-module@10000����������ti,sysc�������	��‚disabled�������������������������������������Ø����������������target-module@12000����������ti,sysc�������	��‚disabled�������������������������������������Ø����� ����������target-module@14000����������ti,sysc�������	��‚disabled�������������������������������������Ø�����@����������target-module@16000����������ti,sysc�������	��‚disabled�������������������������������������Ø�����`����������target-module@18000����������ti,sysc�������	��‚disabled�������������������������������������Ø�����€����������target-module@1a000����������ti,sysc�������	��‚disabled�������������������������������������Ø����� ����������target-module@1c000����������ti,sysc�������	��‚disabled�������������������������������������Ø�����À����������target-module@1e000����������ti,sysc�������	��‚disabled�������������������������������������Ø�����à����������target-module@20000����������ti,sysc�������	��‚disabled�������������������������������������Ø����������������target-module@22000����������ti,sysc�������	��‚disabled�������������������������������������Ø����� ����������target-module@24000����������ti,sysc�������	��‚disabled�������������������������������������Ø�����@����������target-module@26000����������ti,sysc�������	��‚disabled�������������������������������������Ø�����`����������target-module@28000����������ti,sysc�������	��‚disabled�������������������������������������Ø�����€����������target-module@2a000����������ti,sysc�������	��‚disabled�������������������������������������Ø����� �������������segment@280000�����������simple-pm-bus����������������������������������segment@300000�����������simple-pm-bus�������������������������������������interconnect@48000000������������ti,omap5-l4-per�simple-pm-bus�����������Ê������������é���t��� �������������ðfck�������0���ÔH������H�����H�����H�����H�����H�������������êap�la�ia0�ia1�ia2�ia3������������������������������������Ø����H���� ��� ��H ��� �����segment@0������������simple-pm-bus�����������������������������������Ø���������������������������������������������� �� �����0��0�����@��@�����P��P�����`��`�����p��p�����à��à�����ð��ð�����P��P�����`��`�����p��p�����€��€������������ �� �����°��°�����À��À�����Ð��Ð�����à��à�������������� �� �����°��°�����À��À�����Ð��Ð�����à��à�����ð��ð��������������������� �� �����0��0������������0��0�����@��@����� �� �����0��0�����€��€������������`��`�����p��p�����€��€������������������� �� �����	€��	€�����	��	�����	 ��	 �����	°��	°�����	À��	À�����	Ð��	Ð�����€��€������������	���	���� ��	 ��	 �����
@��
@�����
P��
P�����
`��
`�����
€��
€���@��
À��
À�����
��
�����
�
à�����`��`�����p��p�����@��@�����P��P�����€��€������������ �� �����°��°�����
��
�����
 ��
 �����
P��
P�����
`��
`�����
 ��
 �����
0��
0��������������������������������
P��
P����� �� �����°��°�����À��À�����Ð��Ð�������target-module@20000����������ti,sysc-omap2�ti,sysc������������Ô��P�����T�����X�����������êrev�sysc�syss�����������å�����������ô���������������������ò������������é���t��0�������������ðfck����������������������������������Ø�������������serial@0�������������ti,omap4-uart������������Ô���������������™�������J�����������çÜl����������target-module@32000����������ti,sysc-omap4-timer�ti,sysc����������Ô� ����� ���������	��êrev�sysc������������å�����������ô����������������������é���t����������������ðfck����������������������������������Ø����� �������timer@0����������ti,omap5430-timer������������Ô�������€���������é���t������������������ðfck�timer_sys_ck������������™�������&������������target-module@34000����������ti,sysc-omap4-timer�ti,sysc����������Ô�@�����@���������	��êrev�sysc������������å�����������ô����������������������é���t��� �������������ðfck����������������������������������Ø�����@�������timer@0����������ti,omap5430-timer������������Ô�������€���������é���t��� ���������������ðfck�timer_sys_ck������������™�������'������������target-module@36000����������ti,sysc-omap4-timer�ti,sysc����������Ô�`�����`���������	��êrev�sysc������������å�����������ô����������������������é���t���(�������������ðfck����������������������������������Ø�����`�������timer@0����������ti,omap5430-timer������������Ô�������€���������é���t���(���������������ðfck�timer_sys_ck������������™�������(������������target-module@3e000����������ti,sysc-omap4-timer�ti,sysc����������Ô�à�����à���������	��êrev�sysc������������å�����������ô����������������������é���t���0�������������ðfck����������������������������������Ø�����à�������timer@0����������ti,omap5430-timer������������Ô�������€���������é���t���0���������������ðfck�timer_sys_ck������������™�������-������������u���������target-module@51000����������ti,sysc-omap2�ti,sysc������������Ô���������������������êrev�sysc�syss�����������å�����������ô���������������������ò������������é���t���ð�������t���ð���������
���ðfck�dbclk������������������������������������Ø������������gpio@0�����������ti,omap4-gpio������������Ô���������������™�������#��������������������!������������¤��������¹�����������%���¦���������target-module@53000����������ti,sysc-omap2�ti,sysc������������Ô�0�����0����1�����������êrev�sysc�syss�����������å�����������ô���������������������ò������������é���t���ø�������t���ø���������
���ðfck�dbclk������������������������������������Ø�����0�������gpio@0�����������ti,omap4-gpio������������Ô���������������™�������y��������������������!������������¤��������¹�����������%���„���������target-module@55000����������ti,sysc-omap2�ti,sysc������������Ô�P�����P����Q�����������êrev�sysc�syss�����������å�����������ô���������������������ò������������é���t���@�������t���@���������
���ðfck�dbclk������������������������������������Ø�����P�������gpio@0�����������ti,omap4-gpio������������Ô���������������™���������������������������!������������¤��������¹������������target-module@57000����������ti,sysc-omap2�ti,sysc������������Ô�p�����p����q�����������êrev�sysc�syss�����������å�����������ô���������������������ò������������é���t���H�������t���H���������
���ðfck�dbclk������������������������������������Ø�����p�������gpio@0�����������ti,omap4-gpio������������Ô���������������™���������������������������!������������¤��������¹�����������%���¢���������target-module@59000����������ti,sysc-omap2�ti,sysc������������Ô����������‘�����������êrev�sysc�syss�����������å�����������ô���������������������ò������������é���t���P�������t���P���������
���ðfck�dbclk������������������������������������Ø������������gpio@0�����������ti,omap4-gpio������������Ô���������������™������� ��������������������!������������¤��������¹�����������%��� ���������target-module@5b000����������ti,sysc-omap2�ti,sysc������������Ô�°�����°����±�����������êrev�sysc�syss�����������å�����������ô���������������������ò������������é���t���X�������t���X���������
���ðfck�dbclk������������������������������������Ø�����°�������gpio@0�����������ti,omap4-gpio������������Ô���������������™�������!��������������������!������������¤��������¹������������target-module@5d000����������ti,sysc-omap2�ti,sysc������������Ô�Ð�����Ð����Ñ�����������êrev�sysc�syss�����������å�����������ô���������������������ò������������é���t���`�������t���`���������
���ðfck�dbclk������������������������������������Ø�����Ð�������gpio@0�����������ti,omap4-gpio������������Ô���������������™�������"��������������������!������������¤��������¹������������target-module@60000����������ti,sysc-omap2�ti,sysc������������Ô������������������������êrev�sysc�syss�����������å����������ô���������������������ò������������é���t����������������ðfck����������������������������������Ø�������������i2c@0���������
���ti,omap4-i2c�������������Ô���������������™�������=��������������������������������������target-module@66000����������ti,sysc-omap2�ti,sysc������������Ô�`P����`T����`X�����������êrev�sysc�syss�����������å�����������ô���������������������ò������������é���t��P�������������ðfck����������������������������������Ø�����`�������serial@0�������������ti,omap4-uart������������Ô���������������™�������i�����������çÜl����������target-module@68000����������ti,sysc-omap2�ti,sysc������������Ô�€P����€T����€X�����������êrev�sysc�syss�����������å�����������ô���������������������ò������������é���t��X�������������ðfck����������������������������������Ø�����€�������serial@0�������������ti,omap4-uart������������Ô���������������™�������j�����������çÜl����������target-module@6a000����������ti,sysc-omap2�ti,sysc������������Ô� P���� T���� X�����������êrev�sysc�syss�����������å�����������ô���������������������ò������������é���t�� �������������ðfck����������������������������������Ø����� �������serial@0�������������ti,omap4-uart������������Ô���������������™�������H�����������çÜl����������target-module@6c000����������ti,sysc-omap2�ti,sysc������������Ô�ÀP����ÀT����ÀX�����������êrev�sysc�syss�����������å�����������ô���������������������ò������������é���t��(�������������ðfck����������������������������������Ø�����À�������serial@0�������������ti,omap4-uart������������Ô���������������™�������I�����������çÜl����������target-module@6e000����������ti,sysc-omap2�ti,sysc������������Ô�àP����àT����àX�����������êrev�sysc�syss�����������å�����������ô���������������������ò������������é���t��8�������������ðfck����������������������������������Ø�����à�������serial@0�������������ti,omap4-uart������������Ô���������������™�������F�����������çÜl����������target-module@70000����������ti,sysc-omap2�ti,sysc������������Ô������������������������êrev�sysc�syss�����������å����������ô���������������������ò������������é���t���€�������������ðfck����������������������������������Ø�������������i2c@0���������
���ti,omap4-i2c�������������Ô���������������™�������8�������������������������������������‰default���������—���u��������ç�€���at24@50����������atmel,24c02���������‚������������Ô���P������palmas@48���������
���ti,palmas������������Ô���H��������—���v��������‰default���������™�������������������¤��������¹������������‹��������%���w���palmas_usb�����������ti,palmas-usb-vid������������¦���������¿���������Ö��������%���d������rtc����������ti,palmas-rtc������������&���w��������™�������������palmas_pmic����������ti,palmas-pmic�����������&���w��������™�������������
��Yshort-irq������������à���regulators�����smps123���������¨smps123���������·�	'À��������Ï�ã`���������ñ�����������������%���������smps45����������¨smps45����������·�	'À��������Ï�ý0���������ñ���������������smps6�����������¨smps6�����������·�ã`��������Ï�ã`���������ñ���������������smps7�����������¨smps7�����������·�w@��������Ï�w@���������ñ���������������smps8�����������¨smps8�����������·�	'À��������Ï�ý0���������ñ���������������smps9�����������¨smps9�����������·�2Z ��������Ï�2Z �����������€���������ñ���������������smps10_out2���������¨smps10_out2���������·�LK@��������Ï�LK@���������ñ���������������smps10_out1���������¨smps10_out1���������·�LK@��������Ï�LK@��������%���e������ldo1������������¨ldo1������������·�w@��������Ï�w@������ldo2������������¨ldo2������������·�2Z ��������Ï�2Z ��������%��è��������%���Ÿ������ldo3������������¨ldo3������������·�ã`��������Ï�ã`���������ñ���������������ldo4������������¨ldo4������������·�w@��������Ï�w@��������%���š������ldo5������������¨ldo5������������·�w@��������Ï�w@���������ñ���������������ldo6������������¨ldo6������������·�O€��������Ï�O€���������ñ���������������ldo7������������¨ldo7������������·�„€��������Ï�„€������	��‚disabled����������ldo8������������¨ldo8������������·�-ÆÀ��������Ï�-ÆÀ���������ñ���������������ldo9������������¨ldo9������������·�w@��������Ï�-ÆÀ�����������������%���ƒ������ldoln�����������¨ldoln�����������·�w@��������Ï�w@���������ñ���������������ldousb����������¨ldousb����������·�1—P��������Ï�1—P���������ñ���������������regen3����������¨regen3�����������ñ������������������������������target-module@72000����������ti,sysc-omap2�ti,sysc������������Ô� ����� ���� �����������êrev�sysc�syss�����������å����������ô���������������������ò������������é���t���ˆ�������������ðfck����������������������������������Ø����� �������i2c@0���������
���ti,omap4-i2c�������������Ô���������������™�������9�������������������������������������‰default���������—���x��������ç�† ��������%���ª���������target-module@78000����������ti,sysc�������	��‚disabled�������������������������������������Ø�����€����������target-module@7a000����������ti,sysc-omap2�ti,sysc������������Ô� ����� ���� �����������êrev�sysc�syss�����������å����������ô���������������������ò������������é���t���˜�������������ðfck����������������������������������Ø����� �������i2c@0���������
���ti,omap4-i2c�������������Ô���������������™�������>�������������������������������������‰default���������—���y��������ç�€���at24@50����������atmel,24c02���������‚������������Ô���P������������target-module@7c000����������ti,sysc-omap2�ti,sysc������������Ô�À�����À����À�����������êrev�sysc�syss�����������å����������ô���������������������ò������������é���t��H�������������ðfck����������������������������������Ø�����À�������i2c@0���������
���ti,omap4-i2c�������������Ô���������������™�������<��������������������������������������target-module@86000����������ti,sysc-omap4-timer�ti,sysc����������Ô�`�����`���������	��êrev�sysc������������å�����������ô����������������������é���t����������������ðfck����������������������������������Ø�����`�������timer@0����������ti,omap5430-timer������������Ô�������€���������é���t������������������ðfck�timer_sys_ck������������™�������.������������u���������target-module@88000����������ti,sysc-omap4-timer�ti,sysc����������Ô�€�����€���������	��êrev�sysc������������å�����������ô����������������������é���t����������������ðfck����������������������������������Ø�����€�������timer@0����������ti,omap5430-timer������������Ô�������€���������é���t������������������ðfck�timer_sys_ck������������™�������/������������u���������target-module@90000����������ti,sysc-omap2�ti,sysc������������Ô�	à����	ä���������	��êrev�sysc������������å�����������ô����������������é���z��� �������������ðfck����������������������������������Ø�����	���� ����rng@0���������
���ti,omap4-rng�������������Ô������ ���������™�������4������������target-module@98000����������ti,sysc-omap4�ti,sysc������������Ô�	€�����	€���������	��êrev�sysc������������å�����������ô����������������������é���t���Ð�������������ðfck����������������������������������Ø�����	€�������spi@0������������ti,omap4-mcspi�����������Ô���������������™�������A�������������������������������������6���������@��D���{���#���{���$���{���%���{���&���{���'���{���(���{���)���{���*������ ��Itx0�rx0�tx1�rx1�tx2�rx2�tx3�rx3����������target-module@9a000����������ti,sysc-omap4�ti,sysc������������Ô�	 �����	 ���������	��êrev�sysc������������å�����������ô����������������������é���t���Ø�������������ðfck����������������������������������Ø�����	 �������spi@0������������ti,omap4-mcspi�����������Ô���������������™�������B�������������������������������������6��������� ��D���{���+���{���,���{���-���{���.��������Itx0�rx0�tx1�rx1���������‰default���������—���|���ads7846@0�����������‰default���������—���}���������ti,ads7846����������S���~���������Ô������������^�ã`���������&�����������™���������������p�����������������}������������†ÿ����������������������˜ÿ����������¡�´����������±�ÿ����������Á�����������Ñ�
����������á������������ñ������������target-module@9c000����������ti,sysc-omap4�ti,sysc������������Ô�	À�����	À���������	��êrev�sysc������������å�����������.���������������������ô����������������������é���c����������������ðfck����������������������������������Ø�����	À�������mmc@0������������ti,omap4-hsmmc�����������Ô���������������™�������S������������ÿ�����������������D���{���=���{���>��������Itx�rx�����������#���€��������‰default���������—������‚��������0���ƒ��������<������������F���������R��������^���„��������������g���„���������������target-module@a2000����������ti,sysc�������	��‚disabled�������������������������������������Ø�����
 ����������target-module@a4000����������ti,sysc�������	��‚disabled�������������������������������������Ø�����
@��������
P����������target-module@a5000����������ti,sysc-omap2�ti,sysc�������������
P0����
P4����
P8�����������êrev�sysc�syss�����������å�����������ô���������������������ò������������é���z����������������ðfck����������������������������������Ø�����
P����������	��‚disabled�������des@0���������
���ti,omap4-des�������������Ô������� ��������™�������R�����������D���{���u���{���t��������Itx�rx������������target-module@a8000����������ti,sysc�������	��‚disabled�������������������������������������Ø�����
€���@�������target-module@ad000����������ti,sysc-omap4�ti,sysc������������Ô�
�����
Ð���������	��êrev�sysc������������å�����������.���������������������ô����������������������é���t����������������ðfck����������������������������������Ø�����
Ð�������mmc@0������������ti,omap4-hsmmc�����������Ô���������������™�������^��������������������D���{���M���{���N��������Itx�rx�����������‰default���������—���…���†��������0���‡��������<������������p���������target-module@b2000����������ti,sysc�������	��‚disabled�������������������������������������Ø����� ����������target-module@b4000����������ti,sysc-omap4�ti,sysc������������Ô�@�����@���������	��êrev�sysc������������å�����������.���������������������ô����������������������é���c����������������ðfck����������������������������������Ø�����@�������mmc@0������������ti,omap4-hsmmc�����������Ô���������������™�������V��������������������D���{���/���{���0��������Itx�rx�����������‰default���������—���ˆ��������0���‰��������<������������p���������target-module@b8000����������ti,sysc-omap4�ti,sysc������������Ô�€�����€���������	��êrev�sysc������������å�����������ô����������������������é���t���à�������������ðfck����������������������������������Ø�����€�������spi@0������������ti,omap4-mcspi�����������Ô���������������™�������[�������������������������������������6�����������D���{������{�����������Itx0�rx0����������target-module@ba000����������ti,sysc-omap4�ti,sysc������������Ô� ����� ���������	��êrev�sysc������������å�����������ô����������������������é���t���è�������������ðfck����������������������������������Ø����� �������spi@0������������ti,omap4-mcspi�����������Ô���������������™�������0�������������������������������������6�����������D���{���F���{���G��������Itx0�rx0����������target-module@d1000����������ti,sysc-omap4�ti,sysc������������Ô�
�����
���������	��êrev�sysc������������å�����������.���������������������ô����������������������é���t���������������ðfck����������������������������������Ø�����
�������mmc@0������������ti,omap4-hsmmc�����������Ô���������������™�������`��������������������D���{���9���{���:��������Itx�rx���������	��‚disabled�������������target-module@d5000����������ti,sysc-omap4�ti,sysc������������Ô�
P�����
P���������	��êrev�sysc������������å�����������.���������������������ô����������������������é���t��@�������������ðfck����������������������������������Ø�����
P�������mmc@0������������ti,omap4-hsmmc�����������Ô���������������™�������;��������������������D���{���;���{���<��������Itx�rx���������	��‚disabled����������������segment@200000�����������simple-pm-bus�������������������������������������target-module@48210000�����������ti,sysc-omap4-simple�ti,sysc������������Ê���Š���������é���‹�����������������ðfck����������������������������������Ø����H!��������mpu�������
���ti,omap4-mpu���������������Œ���������interconnect@40100000������������ti,omap5-l4-abe�simple-pm-bus������������Ô@�����@������������êla�ap�����������Ê������������������������������������Ø����@�����I���I���������segment@0������������simple-pm-bus���������������������������������0��Ø��������������������� �� �����0��0�����@��@�����P��P�����`��`�����p��p�����€��€������������ �� �����°��°�����à��à�����ð��ð��������������������� �� �����0��0�����€��€������������ �� �����°��°�����À��À�����Ð��Ð�����à��à�����ð��ð�����������������������
���
������
���
������������������������������� �� ����I���I������I��I�����I �I ����I0�I0����I@�I@����IP�IP����I`�I`����Ip�Ip����I€�I€����I�I����I �I ����I°�I°����Ià�Ià����Ið�Ið����I��I�����I�I����I �I ����I0�I0����I€�I€����I�I����I �I ����I°�I°����IÀ�IÀ����IÐ�IÐ����Ià�Ià����Ið�Ið����I��I�����I��I�����I
��I
�����I
��I
�����I��I�����I��I�����I�I����I �I �������target-module@22000����������ti,sysc-omap2�ti,sysc������������Ô� Œ�����������êsysc������������å����������ô�������������������é���Ž���(�������������ðfck����������������������������������Ø����� ����I �I �������mcbsp@0����������ti,omap4-mcbsp�����������Ô�������ÿI ����ÿ��������êmpu�dma����������é���Ž���(������������ðfck���������™������������������Ycommon����������†���€��������D���{���!���{���"��������Itx�rx���������	��‚disabled�������������target-module@24000����������ti,sysc-omap2�ti,sysc������������Ô�@Œ�����������êsysc������������å����������ô�������������������é���Ž���0�������������ðfck����������������������������������Ø�����@����I@�I@�������mcbsp@0����������ti,omap4-mcbsp�����������Ô�������ÿI@����ÿ��������êmpu�dma����������é���Ž���0������������ðfck���������™������������������Ycommon����������†���€��������D���{������{�����������Itx�rx���������	��‚disabled�������������target-module@26000����������ti,sysc-omap2�ti,sysc������������Ô�`Œ�����������êsysc������������å����������ô�������������������é���Ž���8�������������ðfck����������������������������������Ø�����`����I`�I`�������mcbsp@0����������ti,omap4-mcbsp�����������Ô�������ÿI`����ÿ��������êmpu�dma����������é���Ž���8������������ðfck���������™������������������Ycommon����������†���€��������D���{������{�����������Itx�rx���������	��‚disabled�������������target-module@28000����������ti,sysc�������	��‚disabled�������������������������������������Ø�����€����I€�I€����������target-module@2a000����������ti,sysc�������	��‚disabled�������������������������������������Ø����� ����I �I ����������target-module@2e000����������ti,sysc-omap4�ti,sysc������������Ô�à�����à���������	��êrev�sysc������������å�����������ô����������������������é���Ž����������������ðfck����������������������������������Ø�����à����Ià�Ià�������dmic@0�����������ti,omap4-dmic������������Ô�������Ià������������êmpu�dma���������™�������r�����������D���{���C��������Iup_link�������	��‚disabled�������������target-module@30000����������ti,sysc�������	��‚disabled�������������������������������������Ø����������I��I�����������target-module@32000����������ti,sysc-omap4�ti,sysc������������Ô� ����� ���������	��êrev�sysc������������å�����������ô����������������������é���Ž����������������ðfck����������������������������������Ø����� ����I �I ����������	��‚disabled�������mcpdm@0����������ti,omap4-mcpdm�����������Ô�������I ������������êmpu�dma���������™�������p�����������D���{���A���{���B��������Iup_link�dn_link����������target-module@38000����������ti,sysc-omap4-timer�ti,sysc����������Ô�€�����€���������	��êrev�sysc������������å�����������ô����������������������é���Ž���H�������������ðfck����������������������������������Ø�����€����I€�I€�������timer@0����������ti,omap5430-timer������������Ô�������€I€����€���������é���Ž���H������M���������ðfck�timer_sys_ck������������™�������)������������•���������u���������target-module@3a000����������ti,sysc-omap4-timer�ti,sysc����������Ô� ����� ���������	��êrev�sysc������������å�����������ô����������������������é���Ž���P�������������ðfck����������������������������������Ø����� ����I �I �������timer@0����������ti,omap5430-timer������������Ô�������€I ����€���������é���Ž���P������M���������ðfck�timer_sys_ck������������™�������*������������•���������u���������target-module@3c000����������ti,sysc-omap4-timer�ti,sysc����������Ô�À�����À���������	��êrev�sysc������������å�����������ô����������������������é���Ž���X�������������ðfck����������������������������������Ø�����À����IÀ�IÀ�������timer@0����������ti,omap5430-timer������������Ô�������€IÀ����€���������é���Ž���X������M���������ðfck�timer_sys_ck������������™�������+������������•���������target-module@3e000����������ti,sysc-omap4-timer�ti,sysc����������Ô�à�����à���������	��êrev�sysc������������å�����������ô����������������������é���Ž���`�������������ðfck����������������������������������Ø�����à����Ià�Ià�������timer@0����������ti,omap5430-timer������������Ô�������€Ià����€���������é���Ž���`������M���������ðfck�timer_sys_ck������������™�������,������������•���������u���������target-module@80000����������ti,sysc�������	��‚disabled�������������������������������������Ø����������I��I�����������target-module@a0000����������ti,sysc�������	��‚disabled�������������������������������������Ø�����
�����I
��I
�����������target-module@c0000����������ti,sysc�������	��‚disabled�������������������������������������Ø����������I��I�����������target-module@f1000����������ti,sysc-omap4�ti,sysc������������Ô���������������	��êrev�sysc������������.���������������������ô�������������������é���Ž����������������ðfck����������������������������������Ø���������I�I����������������target-module@50000000�����������ti,sysc-omap2�ti,sysc������������ÔP������P�����P�������������êrev�sysc�syss�����������ô������������������ò������������¢���������é���
����������������ðfck����������������������������������ØP���P��������������@������gpmc@50000000������������ti,omap4430-gpmc�������������ÔP���������������������������������������™������������������D���{�����������Irxtx������������µ�����������Á������������ðfck����������¤��������¹��������������������!������������target-module@55082000�����������ti,sysc-omap2�ti,sysc������������ÔU ����U ���U �����������êrev�sysc�syss�����������ô������������������å�����������é��������������������ðfck���������Ó��������������Úrstctrl���������Ø����U ��������������������������������mmu@0������������ti,omap4-iommu�����������Ô���������������™�������d�����������æ�������������Ó��������%���“���������dsp�������
���ti,omap5-dsp������������é���p��������������ô�����������Ó���o�������������é���n����������������ûomap5-dsp-fw.xe64T����������	���‘���’������	��‚disabled����������ipu@55020000����������
���ti,omap5-ipu�������������ÔU�������������êl2ram�����������ô���“��������Ó����������������������é�������������������ûomap5-ipu-fw.xem4�����������	���‘���”������	��‚disabled����������target-module@4e000000�����������ti,sysc-omap2�ti,sysc������������ÔN������N�����������	��êrev�sysc������������ô������������������Ø����N����������������������������������dmm@0���������
���ti,omap5-dmm�������������Ô���������������™�������q������������target-module@4c000000�����������ti,sysc-omap4-simple�ti,sysc�������������ÔL��������������êrev����������é���•����������������ðfck����������A���������������������������������Ø����L���������emif@0�����������ti,emif-4d5����������Ô���������������™�������n��������������������������������0���������E���������target-module@4d000000�����������ti,sysc-omap4-simple�ti,sysc�������������ÔM��������������êrev����������é���•����������������ðfck����������A���������������������������������Ø����M���������emif@0�����������ti,emif-4d5����������Ô���������������™�������o��������������������������������0���������E���������target-module@4b501000�����������ti,sysc-omap2�ti,sysc������������ÔKP€���KP„���KPˆ�����������êrev�sysc�syss�����������å�����������ô���������������������ò������������é���z�����������������ðfck����������������������������������Ø����KP�������aes@0���������
���ti,omap4-aes�������������Ô������� ��������™�������U�����������D���{���o���{���n��������Itx�rx������������target-module@4b701000�����������ti,sysc-omap2�ti,sysc������������ÔKp€���Kp„���Kpˆ�����������êrev�sysc�syss�����������å�����������ô���������������������ò������������é���z����������������ðfck����������������������������������Ø����Kp�������aes@0���������
���ti,omap4-aes�������������Ô������� ��������™�������@�����������D���{���r���{���q��������Itx�rx������������target-module@4b100000�����������ti,sysc-omap3-sham�ti,sysc�����������ÔK����K���K�����������êrev�sysc�syss�����������å�����������ô������������������ò������������é���z���(�������������ðfck����������������������������������Ø����K��������sham@0�����������ti,omap4-sham������������Ô���������������™�������3�����������D���{���w��������Irx�����������bandgap@4a0021e0���������� ���ÔJ�!à���J�#,���J�#€���,J�#À���<��������™�������~������������ti,omap5430-bandgap���������X�����������%���������target-module@56000000�����������ti,sysc-omap4�ti,sysc������������ÔV�þ����V�þ���������	��êrev�sysc������������.������������������ô�������������������é���–�����������������ðfck����������������������������������Ø����V���������gpu@0���������#���ti,omap5432-gpu�img,powervr-sgx544�����������Ô���������������™�������������������target-module@58000000�����������ti,sysc-omap2�ti,sysc������������ÔX������X�����������	��êrev�syss������������ò�����������Ê���—������0���é���˜�����������˜�������	���˜�������
���˜����������������ðfck�hdmi_clk�sys_clk�tv_clk����������������������������������Ø����X���������dss@0���������
���ti,omap5-dss�������������Ô�������€��������‚okay�������������é���˜����������������ðfck����������������������������������Ø�������������������‰default���������—���™���target-module@1000�����������ti,sysc-omap2�ti,sysc������������Ô������������������������êrev�sysc�syss�����������ô������������������.������������������å����������ò������������é���˜����������������ðfck����������������������������������Ø�������������dispc@0����������ti,omap5-dispc�����������Ô���������������™�������������������é���˜����������������ðfck����������target-module@2000�����������ti,sysc-omap2�ti,sysc������������Ô�� ������ ����� �����������êrev�sysc�syss�����������ô������������������å�����������ò������������é���˜����������������ðfck����������������������������������Ø������ �������encoder@0������������ti,omap5-rfbi������������Ô�������������	��‚disabled�������������é���˜����������I���������ðfck�ick����������target-module@4000�����������ti,sysc-omap2�ti,sysc������������Ô��@������@�����@�����������êrev�sysc�syss�����������ô������������������å����������ò������������������������������������Ø������@�������encoder@0���������
���ti,omap5-dsi�������������Ô�������������@������@��������êproto�phy�pll�����������™�������5���������	��‚disabled�������������é���˜����������˜�������
���������ðfck�sys_clk������������������������������������target-module@9000�����������ti,sysc-omap2�ti,sysc������������Ô������������������������êrev�sysc�syss�����������ô������������������å����������ò������������������������������������Ø�������������encoder@0���������
���ti,omap5-dsi�������������Ô�������������@������@��������êproto�phy�pll�����������™�������7�����������‚okay�������������é���˜����������˜�������
���������ðfck�sys_clk�����������������������������������n���š���������target-module@40000����������ti,sysc-omap4�ti,sysc������������Ô�����������������	��êrev�sysc������������ô���������������������å������������é���˜�������	���˜����������������ðfck�dss_clk����������������������������������Ø�������������encoder@0������������ti,omap5-hdmi��������� ���Ô�������������€������€�������������êwp�pll�phy�core���������™�������e�����������‚okay�������������é���˜�������	���˜�������
���������ðfck�sys_clk���������D���{���L������	��Iaudio_tx������������y���š��������‰default���������—���›���port�������endpoint������������…���œ������ ��•���������������������������������%���§���������������port���������������������������������endpoint@0�����������Ô������������…�����������›�����������%���¨������endpoint@1�����������Ô�����������…���ž��������›�����������%���¤���������������regulator-abb-mpu���������
���ti,abb-v2�����������¨abb_mpu�������������������������������������é�����������¦���2��������·��������� ���ÔJà|Ü���Jà`���J�!Ä���JàÃ���������3��êbase-address�int-address�efuse-address�ldo-address����������Ç���€��������à�����������ø���������0��	�, ���������������ð���Ð��������������ð��������regulator-abb-mm����������
���ti,abb-v2�����������¨abb_mm��������������������������������������é�����������¦���2��������·��������� ���ÔJà|ä���Jà`���J�!¤���JàÃ���������3��êbase-address�int-address�efuse-address�ldo-address����������Ç€�����������à�����������ø���������0��	�£è���������������ð������������������ð�����������memory@80000000����������Èmemory�����������Ô����€����������������fixed-regulator-mmcsd������������regulator-fixed�������
��¨vmmcsd_fixed������������·�2Z ��������Ï�2Z ��������%���‰������fixed-regulator-vwlan-pdn������������regulator-fixed���������¨vwlan_pdn_fixed���������·�2Z ��������Ï�2Z ��������	���Ÿ��������x��� ���
������������%��è���������	#��������%���¡������fixed-regulator-vwlan������������regulator-fixed���������¨vwlan_fixed���������·�2Z ��������Ï�2Z ��������	���¡��������x��� ���������������%��è���������	#��������%���‡������ads7846-reg����������regulator-fixed���������¨ads7846-reg���������·�2Z ��������Ï�2Z ��������%���~������hsusb2-phy-pins����������usb-nop-xceiv�����������	6���¢��������������������������%���l������hsusb3_phy�����������usb-nop-xceiv�����������	6���¢��������������������������%���m������leds����������
���gpio-leds������led1����������
��	BHeartbeat�����������a���¢�������������
��	Hheartbeat�����������	^off����������display�������!���startek,startek-kd050c�panel-dpi������������	Blcd���������‰default���������—���£��������	l���„����������panel-timing������������ç÷Š@��������	y�� ��������	��à��������	‰���(��������	–���(��������	¢���+��������	¬�����������	¸���
��������	Å�����������	Ï������������	Ü������������	é�����������	ó���������port�������endpoint������������…���¤��������%���ž������������connector0�����������hdmi-connector����������	Bhdmi�������������Ïa�����������‰default���������—���¥��������
���¦����������port�������endpoint������������…���§��������%���œ������������encoder0����������
���ti,tfp410������ports��������������������������������port@0�����������Ô�������endpoint������������…���¨��������%������������port@1�����������Ô������endpoint������������…���©��������%���«���������������connector1�����������dvi-connector�����������	Bdvi����������

��������
���ª���port�������endpoint������������…���«��������%���©���������������	#address-cells�#size-cells�compatible�interrupt-parent�model�i2c0�i2c1�i2c2�i2c3�i2c4�mmc0�mmc1�mmc2�mmc3�mmc4�serial0�serial1�serial2�serial3�serial4�serial5�rproc0�rproc1�display0�display1�display2�device_type�reg�operating-points�clocks�clock-names�clock-latency�#cooling-cells�cpu0-supply�phandle�polling-delay-passive�polling-delay�thermal-sensors�coefficients�temperature�hysteresis�trip�cooling-device�interrupts�interrupt-controller�#interrupt-cells�power-domains�ranges�dma-ranges�reg-names�ti,sysc-sidle�#clock-cells�clock-output-names�ti,index-starts-at-one�clock-mult�clock-div�#power-domain-cells�#reset-cells�ti,bit-shift�ti,max-div�#pinctrl-cells�pinctrl-single,register-width�pinctrl-single,function-mask�pinctrl-single,pins�ti,sysc-mask�ti,syss-mask�ti,gpio-always-on�gpio-controller�#gpio-cells�ti,no-reset-on-init�ti,no-idle�ti,timer-alwon�assigned-clocks�assigned-clock-parents�status�pinctrl-names�pinctrl-0�syscon�regulator-name�regulator-min-microvolt�regulator-max-microvolt�clock-frequency�ti,index-power-of-two�ti,dividers�assigned-clock-rates�ti,sysc-midle�utmi-mode�extcon�vbus-supply�interrupt-names�phys�phy-names�dr_mode�#dma-cells�dma-channels�dma-requests�port2-mode�port3-mode�remote-wakeup-connected�resets�reset-names�#iommu-cells�syscon-phy-power�#phy-cells�#mbox-cells�ti,mbox-num-users�ti,mbox-num-fifos�ti,mbox-tx�ti,mbox-rx�#hwlock-cells�ports-implemented�ti,timer-pwm�pagesize�ti,system-power-controller�ti,enable-vbus-detection�ti,enable-id-detection�ti,wakeup�ti,ldo6-vibrator�regulator-always-on�regulator-boot-on�ti,smps-range�startup-delay-us�ti,spi-num-cs�dmas�dma-names�vcc-supply�spi-max-frequency�pendown-gpio�ti,x-min�ti,x-max�ti,y-min�ti,y-max�ti,x-plate-ohms�ti,pressure-max�ti,debounce-max�ti,debounce-tol�ti,debounce-rep�wakeup-source�ti,dual-volt�ti,needs-special-reset�pbias-supply�vmmc-supply�bus-width�cd-inverted�wp-inverted�cd-gpios�wp-gpios�ti,non-removable�sram�ti,buffer-size�ti,timer-dsp�ti,no-idle-on-init�gpmc,num-cs�gpmc,num-waitpins�ti,iommu-bus-err-back�ti,bootreg�iommus�firmware-name�mboxes�phy-type�hw-caps-read-idle-ctrl�hw-caps-ll-interface�hw-caps-temp-alert�#thermal-sensor-cells�vdd-supply�vdda-supply�remote-endpoint�lanes�data-lines�ti,settling-time�ti,clock-cycles�ti,tranxdone-status-mask�ti,ldovbb-override-mask�ti,ldovbb-vset-mask�ti,abb_info�vin-supply�enable-active-high�reset-gpios�label�linux,default-trigger�default-state�enable-gpios�hactive�vactive�hfront-porch�hback-porch�hsync-len�vback-porch�vfront-porch�vsync-len�hsync-active�vsync-active�de-active�pixelclk-active�hpd-gpios�digital�ddc-i2c-bus�